P. 1
QUESTÕES Arquitetura de Computadores

QUESTÕES Arquitetura de Computadores

|Views: 1.167|Likes:
Publicado porMarcioFariaFaria

More info:

Published by: MarcioFariaFaria on Mar 21, 2013
Direitos Autorais:Attribution Non-commercial

Availability:

Read on Scribd mobile: iPhone, iPad and Android.
download as DOCX, PDF, TXT or read online from Scribd
See more
See less

11/24/2013

pdf

text

original

QUESTÕES Arquitetura de Computadores / Memória

1 - 34340 ( Prova: AOCP - 2012 - BRDE - Analista de Sistemas - Suporte / Arquitetura de Computadores /
Memória; )

Sobre Memória Primária e Endereços de Memória, analise as assertivas e assinale a alternativa que aponta a(s) correta(s). I. Sem uma memória da qual os processadores possam ler e na qual possam gravar, ou escrever informações, não haveria computadores digitais com programas armazenados. II. A unidade básica de memória é o digito binário, denominado bit.

III. Há poucos anos, praticamente todos os fabricantes de computadores padronizaram células de 32 bits. IV. Memórias consistem em uma quantidade de células (ou endereços). Cada célula tem um número, denominando seu endereço, pelo qual os programas podem se referir a ela.
    

a) Apenas I. b) Apenas I, II e III. c) Apenas I, II e IV. d) Apenas II, III e IV. e) I, II, III e IV.

2 - 34341 ( Prova: AOCP - 2012 - BRDE - Analista de Sistemas - Suporte / Arquitetura de Computadores /
Memória; )

Sobre Memória Cache, analise as assertivas e assinale a alternativa que aponta a(s) correta(s). I. A ideia básica de uma memória Cache simples é: as palavras de memórias usadas com maior frequência são mantidas na cache. II. A localização lógica da cache é entre a CPU e a memória principal. III. Usando o princípio da localidade como guia, memórias principais e cache são divididas em blocos de tamanhos variáveis. IV. O projeto de cache é uma questão de importância cada vez maior para CPUs de alto desempenho. Embora quanto maior a cachê, maior o custo.
 

a) Apenas I. b) Apenas I, II e III.

  

c) Apenas I, II e IV. d) Apenas II, III e IV. e) I, II, III e IV.

3 - 33384 ( Prova: FUNIVERSA - 2012 - PC-DF - Perito Criminal - Informática / Arquitetura de
Computadores / Memória; )

São tipos de memória utilizadas nos computadores e classificadas como não-voláteis
    

a) FPM, DDR3, EEPROM, EDO. b) FPM, Flash, EEPROM, DRAM. c) DDR3, EPROM, SRAM, Flash. d) ROM, EEPROM, Flash, PROM. e) EDO, FPM, Flash, EPROM.

4 - 54040 ( Prova: FCC - 2012 - TCE-AM - Analista de Controle Externo - Tecnologia da Informação /
Arquitetura de Computadores / Memória; )

Uma instrução de comparação de valores em uma linguagem de programação, como por exemplo, a comparação do valor booleano verdadeiro ou falso, exige que seja avaliado um ou mais bits presentes em uma célula de memória. O componente do computador responsável por avaliar o conteúdo desta célula de memória para esta operação é chamado de
    

a) memória secundária. b) memória principal. c) CPU. d) registrador. e) barramento de memória.

5 - 59979 ( Prova: CESPE - 2012 - TRE-RJ - Técnico Judiciário - Operação de Computador / Arquitetura
de Computadores / Memória; )

Com relação à memória na arquitetura de computadores, julgue os itens que se seguem.

2010 .Q110071 ( Prova: FGV . ) Há dois tipos de memória RAM.2012 . Dessa forma. b) endereço do operando é obtido diretamente do campo de endereço da instrução. porém não tão rápido. de acesso aleatório: o estático.TRE-RJ .DETRAN-RN .Operação de Computador / Arquitetura de Computadores / Memória. a RAM estática é usada como memória cache enquanto a dinâmica é usada como memória principal.  ( ) Certo ( ) Errado 7 .Programador / Arquitetura de Computadores / Memória.Técnico Judiciário . NÃO condiz com uma característica da Memória Principal (MP) de um computador:      a) Tempo de acesso mais rápido que o dos discos rígidos.Engenharia de Software / Arquitetura de Computadores / Modos de endereçamento. Dessa forma. isto é. o   a) valor do operando é especificado diretamente na instrução. Na técnica de endereçamento imediato. podendo estas serem recuperadas após a interrupção da alimentação de energia elétrica. de memória volátil.59980 ( Prova: CESPE . d) Armazena a instrução que será acessada pela UCP. Memória. ) Instruções de máquina utilizam várias técnicas de endereçamento da memória. . precisam ser refrescadas. pelo sistema de memória. acessadas.As memórias RAM dinâmicas perdem seu conteúdo depois de determinado tempo. mais barato. e) Armazena as informações de forma permanente. b) Capacidade menor que a dos discos rígidos. 8 . de forma usual.  ( ) Certo ( ) Errado 6 .2012 . para evitar perda de informação — essa ação é realizada de forma transparente ao usuário. predominantemente. e o dinâmico.49372 ( Prova: CESGRANRIO . c) É composta.Analista de Sistemas Júnior .Petrobrás . mais rápido e caro. ) Assinale a alternativa que.

Armazenamento de dados. Processadores.Analista de Sistemas Júnior . duas são caracterizadas a seguir: 1.  9 . por:      a) Fragmentação e Compactação b) Paginação e Fragmentação c) Segmentação e Paginação d) Otimização e Segmentação e) Compactação e Otimização .divide a memória física em um número de partições de mesmo tamanho. c) É implementada pelo sistema operacional com suporte do hardware.divide o espaço de endereçamento em um número de partições com tamanhos variáveis. RISC.49373 ( Prova: CESGRANRIO .Técnico em Informática / Arquitetura de Computadores / Memória.Petrobrás . d) endereço do operando encontra-se em um registrador predeterminado da CPU. e) campo de endereço da instrução contém um endereço de memória onde se encontra o endereço do operando. 10 .Engenharia de Software / Arquitetura de Computadores / Memória. ) Memória virtual representa um mecanismo que é implementado pelo sistema operacional. d) Pode ser inserida diretamente no chip do processador. Das técnicas utilizadas no processo. denominadas frames. ) Qual característica NÃO se refere à memória cache de processadores?      a) Tem o objetivo de reduzir o tempo de acesso à memória principal. e) É comumente encontrada em processadores RISC.2012 . com o auxílio do disco rígido.46779 ( Prova: CEPERJ . 2.  c) endereço do operando é obtido diretamente do topo da pilha do sistema.PROCON-RJ . b) Os dados nela armazenados são cópias de parte da memória principal. Essas técnicas são conhecidas respectivamente.2012 .

32452 ( Prova: FCC .2012 . Memória.34303 ( Prova: AOCP .     12 . III.C 2 . I. ) Em gerência de memória. A alocação contígua simples foi implementada nos primeiros sistemas operacionais desenvolvidos. Na alocação contígua simples a memória principal é divida em duas partes: uma para o sistema operacional e outra para o programa do usuário. usando o DMA. o controlador necessita executar uma rotina de interrupção para avisar a CPU que iniciará essa tarefa.C 5 . além de contar com uma conexão dedicada com o controlador de memória.C 7 . . é correto afirmar que  a) quando o controlador de E/S usa o DMA para ler ou escrever dados de ou para a memória.E 8 .  a) Apenas I.C 10 .C 3 . temos vários tipos de alocação. b) para ler ou escrever dados de ou para a memória.GABARITOS: 1 .Administrador de Banco de Dados / Arquitetura de Computadores / Memória. Analise as assertivas e assinale a alternativa que aponta a(s) correta(s) sobre alocação contígua simples.Analista Judiciário .Análise de Sistemas / Arquitetura de Computadores / Barramento. em função do tamanho dos programas que executariam no ambiente.A 9 .D 4 .BRDE . IV. sem prejudicar o tráfego CPU-memória.2012 .C 6 . Com a alocação contígua foi eliminado o conceito de partições de tamanho fixo. Neste tipo de alocação.C 11 . ) Em termos de organização e arquitetura de computadores.TRE-SP . o tamanho das partições eram estabelecidas no momento da inicialização do sistema. ele não necessita de intervenção da CPU.Analista de Sistemas . c) em geral a CPU tem precedência sobre o controlador de E/S na utilização do barramento. II. d) o processo denominado roubo de ciclo consiste em a CPU apropriar-se de ciclos do barramento que estão em execução para atender dispositivos de E/S e) o barramento EISA. também conecta na outra extremidade periféricos de alta largura de banda. porém ainda está presente em alguns sistemas monoprogramáveis.

b) memória L1 tem maior latência que memória L2.2012 .TRF . ) As designações L1 e L2 são utilizadas em referência à memória de computadores.Análise de Sistemas / Arquitetura de Computadores / Memória. 13 .TJ-RJ .Programação de Sistemas / Arquitetura de Computadores / Memória. A seu respeito é correto afirmar que      a) memória L1 tem menor latência que memória L2. EXCETO      a) o tamanho da cache. e) I. c) a maneira de organização da cache. c) Apenas I. b) o tamanho da memória principal. d) o tamanho da linha de cache.2012 . II.Informática / Arquitetura de Computadores / Memória. 15 .TSE . 14 .25152 ( Prova: CONSULPLAN . d) Apenas I e IV.    b) Apenas I.Analista Judiciário .Analista Judiciário .2012 .31727 ( Prova: FCC . c) todo computador tem ambos os tipos de memória. II e III. III e IV. e) quantidade de caches. d) nenhum computador pode ter ambos os tipos de memória.2ª REGIÃO . III e IV.Técnico Judiciário . ) O projeto de uma memória cache é uma questão de importância cada vez maior para CPUs de alto desempenho e levam em conta os seguintes aspectos. e) L1 e L2 designam níveis de memória virtual. ) .32172 ( Prova: FCC .

TRE-CE . A memória cache é uma memória rápida que armazena partes da memória principal. c) I. prontas para serem processadas.Operação de Computador / Arquitetura de Computadores / Memória.Suporte Técnico / Arquitetura de Computadores / Memória. A memória cache executa a seguinte função     a) agiliza o processamento. por meio da BIOS. apenas. apenas.15056 ( Prova: FCC . existe uma. como uma extensão do disco rígido. e) II. a distância de Hamming entre as palavras de código 10001001 e 10110001 é igual a  a) 1. operando entre a memória RAM e a CPU. ele primeiramente verifica se a informação referente a essa área se encontra na memória cache. d) realiza o mecanismo de memória virtual. c) grava as configurações de setup de forma permanente.20535 ( Prova: FCC . denominada cache.Sobre as memórias utilizadas nos microcomputadores. analise: I.Técnico Judiciário . 17 . b) executa a verificação de hardware. . III. 16 . apenas. que é um tipo de memória cache que armazena instruções já decodificadas.Técnico Judiciário . Alguns processadores implementam o Trace Cache. II e III. apenas. Quando o processador necessita efetuar a leitura de alguma região de memória. É      correto o que consta em a) II e III. referenciada como L2 e capacidade típica de 2 MB. ) Em relação a memória cache do processador (cache memory). d) I e III.TJ-PE . por ocasião do boot da máquina. b) I e II.2012 . para fornecer um rápido acesso às informações mais utilizadas. ) Em relação a códigos de detecção de erro de memória. II.2012 .

18 . 19 .BRB .2011 . c) Registradores. d) Cache. também estabelece um tempo máximo que cada página pode permanecer ativa na memória. ) Com relação aos conceitos de arquitetura de computadores.15061 ( Prova: FCC . e) Clock. c) Least Recently Used. c) 3. d) Working Set. ) O algoritmo que. utilizada tanto em leitura quanto em escrita e pode ser apagada sem ser removida do circuito.TJ-PE . é denominado      a) Least Frequently Used. e) 5. 20 . julgue os itens a seguir. b) Not Recently Used.Suporte Técnico / Arquitetura de Computadores / Memória.15057 ( Prova: FCC .2012 . além de realizar a substituição de páginas. seus tipos são NOR e NAND:      a) SDRAM.Analista de Tecnologia da Informação / Arquitetura de Computadores / Memória.Técnico Judiciário .TJ-PE .Suporte Técnico / Arquitetura de Computadores / Memória.Técnico Judiciário . ) É uma memória não volátil. d) 4.04348 ( Prova: CESPE . .2012 . b) EEPROM.    b) 2. e) Flash.

E 20 .C 17 .D 19 . ) Memória virtual é uma técnica de gerência de memória que mantém apenas parte do código de execução e parte da área de dados dos programas em memória real.Analista de Sistemas / Arquitetura de Computadores / Memória. a técnica de paginação divide o espaço de endereçamento  a) virtual em blocos com tamanho igual ao tamanho dos blocos do espaço de endereçamento real b) virtual em blocos com tamanho igual ao tamanho do espaço de endereçamento real c) virtual em blocos com tamanho igual à metade do tamanho do espaço de endereçamento real d) real em blocos com tamanho igual ao tamanho do espaço de endereçamento virtual e) real em blocos com tamanho igual à metade do tama.2011 .D 13 . ) .E 21 .A 14 .2008 .MPE-RR .nho do espaço de endereçamento virtual     22 . Nesse contexto.O número de bits de um computador — por exemplo.  ( ) Certo ( ) Errado GABARITOS: 11 . uma máquina de 32 bits — representa o tamanho da célula de memória desse computador.05817 ( Prova: CESGRANRIO .A 12 .C 18 .A 16 .Analista de Suporte / Arquitetura de Computadores / Memória.Q162339 ( Prova: CESPE .FINEP .B 15 .

é INCORRETO afirmar:  a) Se uma célula de memória consistir em k bits.Na gerência de memória virtual. o sistema operacional transfere a página para a memória principal. 2 a 9. ela pode conter quaisquer das 2k diferentes combinações de bits.Q177961 ( Prova: ESAF . d) As memórias secundárias (discos) foram criadas para compensar o problema causado pelo fato de as CPUs serem mais rápidas que as memórias primárias.prova 2 / Arquitetura de Computadores / Memória. Quando um controlador lê ou escreve dados de ou para a memória sem intervenção da CPU. Um bit pode conter 0 ou 1. se um processo acessa uma posição de memória em uma página fora da memória principal.19ª Região (AL) .Q194244 ( Prova: FCC . ) Nas questões de n.Infraestrutura . uma unidade de gerência de memória no hardware solicita uma interrupção ao processador e.TRT .  ( ) Certo ( ) Errado 23 . se a posição for inválida para o processo. ) No que diz respeito à memória dos computadores.Analista de TIC .2011 .     24 . .CVM .Técnico Judiciário .positivo de E/S e manipular para ele o acesso ao barramento. assinale a opção correta. denominado bit. b) Se uma memória tiver n células (ou endereços) elas terão endereços de 0 a n1. diz-se que ele está executando acesso direto à memória (DMA).2010 . e) A função de um controlador é controlar seu dis. c) A unidade básica de memória é o digito binário.Tecnologia da Informação / Arquitetura de Computadores / Memória.

no qual as seguintes partições vazias de tamanho fixo estão na memória.INMETRO .     25 . 17K. b) first-fit. a capacidade máxima de endereçamento desse computador e a quantidade de bits necessária para representar essa quantidade máxima de endereços são iguais. 26 . a)Thrashing é a excessiva transferência de páginas/segmentos entre a memória principal e a memória secundária. d) best-fit.Q106926 ( Prova: CESPE .Q106911 ( Prova: CESPE . e) last-fit. b) Upload consiste em integrar o programa segundo seus módulos. c) Overlap consiste em dividir o programa em unidades gráficas. 4 gigabits. utilizando uma mesma área de memória principal e secundária. (232 bits) então. na ordem apresentada: 20K. d) Turning é a excessiva transferência de layouts entre a memória principal e a memória secundária.Ciência da Computação / Arquitetura de Computadores / Memória. .Pesquisador . Se um processo solicitar a alocação de uma área de memória de 21K.2010 . utilizando uma mesma área de memória secundária. respectivamente.Ciência da Computação / Arquitetura de Computadores / Memória. considerando-se que em cada célula de memória seja possível armazenar 32 bits. 8K. ) Considere um sistema com swapping. 14K. c) worst-fit.2010 .Pesquisador . 35K. o algoritmo de alocação de memória que faz a alocação minimizando a fragmentação interna é      a) next-fit. 22K e 27K. ) Se a memória principal de um computador permite armazenar. e) Updating é a excessiva transferência de páginas/segmentos entre a memória secundária e a memória virtual. no máximo.INMETRO . 39K. b) 128 megabits e 27 bits. de forma que seja possível a execução independente de cada módulo. a   a) 128 megabits e 8 bits.

27 . e) 4 gigabits e 27 bits. ) Considere agora um trecho de uma memória cache interligada à memória principal apresentada. ) Considere o cenário descrito abaixo.2011 . para responder às questões de nos 34 e 35.Q154702 ( Prova: CESGRANRIO . a linha 220 armazena o bloco que contém as células de endereços FF8 e FF9. Segue-se o trecho final de uma memória principal. Todos os números são apresentados em hexadecimal. onde o endereço FFF representa a maior posição endereçável.   c) 256 megabits e 32 bits.Analista de Sistemas Júnior / Arquitetura de Computadores / Memória.Transpetro . . d) 1 gigabit e 32 bits. O número máximo de células que essa memória pode conter será igual a      a) 512 b) 1024 c) 2048 d) 4096 e) 8192 28 . No exemplo ilustrado a seguir.Analista de Sistemas Júnior / Arquitetura de Computadores / Memória.Transpetro .2011 .Q154701 ( Prova: CESGRANRIO . Cada linha abriga um bloco de memória com duas células.

tem-se que a memória cache implementa a    a) política de escrita conhecida como escrita somente no retorno (write back).TRE-AP . e) 65.2011 . no máximo.UFAL . que é 3EBC.435 posições de memória principal. Considerando-se esse cenário.Analista Judiciário . 30 .536 posições de memória principal. b) política de escrita conhecida como escrita uma vez (write once). Após a operação ser completada. mas a memória principal mantém armazenado o valor anterior.536 posições de memória principal.Q147110 ( Prova: FCC . e) técnica de mapeamento de blocos da memória principal conhecida como mapeamento associativo.Analista de Tecnologia da Informação / Arquitetura de Computadores / Memória.526 posições de memória principal.Q141697 ( Prova: COPEVE-UFAL . ) Um computador com arquitetura de 16 bits pode endereçar. c) 66. d) técnica de mapeamento de blocos da memória principal conhecida como mapeamento direto.2011 .Análise de Sistemas / Arquitetura de Computadores / Memória.535 posições de memória principal.   29 . d) 65. a memória cache tem o valor alterado para 3EBF. b) 65.      a) 65.O processador então envia uma solicitação de escrita à memória principal na célula FF9. c) política de mapeamento de escrita em blocos conhecida por LFU (least frequently used). ) Substituição de página por aproximação LRU (Least Recently Used) é uma solução associada ao conceito de .

D 26 . ) A busca antecipada de instruções é uma técnica utilizada nos processadores dos microcomputadores atuais.2011 . b) segurança da informação.A 22 .     a) banda larga. o tempo de acesso a um dado nela contido é muito menor se comparado ao tempo de acesso desse mesmo dado em uma memória RAM ou em registradores.E 23 . julgue os itens subsecutivos. ) A respeito de organização e arquitetura de computadores. c) impressão off-line.Técnico Judiciário .A 25 .A 29 .Q110920 ( Prova: CESPE .B 27 .Suporte de Sistemas / Arquitetura de Computadores / Memória. GABARITOS: 21 .E 30 – D 31 .Q105425 ( Prova: FCC . 32 . b) cache para a memória virtual.Programação de Sistemas / Arquitetura de Computadores / Memória. e) virtual para a memória principal. c) principal para a memória virtual.Analista de Correios .D 28 . de forma a acelerar a execução de um programa.2011 .TRE-RN .Correios . d) memória virtual. memória volátil de alta velocidade. As instruções são pré-carregadas da memória      a) cache para a memória principal. Na memória cache. d) principal para a memória cache. e) arquitetura OLAP.Analista de Sistemas .D 24 .  ( ) Certo ( ) Errado .

Q110923 ( Prova: CESPE .2011 .Técnico Judiciário . ) Módulo de memória DDR3 que trabalha internamente a 200 MHz.Analista de Correios .Q111541 ( Prova: FCC . c) 1600 MHz.Analista de Sistemas . ) Acerca dos componentes de um computador (hardware e software). memória cache e memória RAM. b) 800 MHz. funciona externamente a      a) 400 MHz.Suporte de Sistemas / Arquitetura de Computadores / Memória. ) Em relação à segmentação no gerenciamento de memória.23ª REGIÃO (MT) . ) . b) O espaço de endereço virtual não pode ser maior do que o tamanho da memória.2011 .2011 . d) 3200 MHz.Tecnologia da Informação / Arquitetura de Computadores / Memória.2011 . c) O programador não precisa estar ciente de que há segmentação.  ( ) Certo ( ) Errado 34 .Técnico Judiciário . e) Os segmentos não têm tamanho fixo.Q106342 ( Prova: FCC .Programação de Sistemas / Arquitetura de Computadores / Memória. A memória interna de um computador é constituída de registradores.Q125854 ( Prova: FCC . é correto afirmar:   a) Há apenas um espaço de endereço linear.33 . e) 6400 MHz.    36 .TRE-AP . julgue os itens a seguir.Correios .NOSSA CAIXA DESENVOLVIMENTO . 35 .Analista de Sistemas / Arquitetura de Computadores / Memória.TRT . d) A segmentação não manipula tabelas de tamanhos variáveis.

c) Send.CRM-DF . Liberar as unidades de memória que foram desocupadas por um processo que finalizou. Tratar do Swapping entre memória principal e memória secundária. II e III.Assistente de Tecnologia da Informação / Arquitetura de Computadores / Memória. ) É uma das operações realizadas pela memória para a consecução da ação de armazenamento:      a) Write. II. A memória RAM Dinâmica (DRAM) é um circuito que armazena os bits de informação através de minúsculos capacitores: um capacitor carregado equivale a “1“ e um capacitor descarregado equivale a “0”. Controlar quais as unidades de memória estão ou não estão em uso. b) Seek. 37 . 38 . d) II e III. Está correto o que se afirma em:      a) I.Q109730 ( Prova: FGV . ) Sobre a memória RAM é CORRETO afirmar que: I. apenas. apenas.Assessor Técnico . e) Find.DETRAN-RN . e) I. III. apenas.2010 . d) Endereçamento. b) I e II.2010 .Q108856 ( Prova: IESES . para que sejam alocadas quando necessário. A memória RAM Estática (SRAM) utiliza capacitores denominados flip-flops para o . apenas. c) I e III. II.São funções do gerenciador de memória: I.Administração de Rede / Arquitetura de Computadores / Memória.

d) A memória cache é uma memória volátil de menor velocidade e com grande capacidade de armazenamento. já que o endereço 156110 não existe na arquitetura em questão.  a) A hierarquização da memória cache em múltiplos níveis prejudica seu desempenho.2011 . Considere que. julgue os seguintes itens. referenciar instruções e dados na memória secundária localizados em endereços próximos.prova 2 / Arquitetura de Computadores / Memória. d) Apenas a assertiva III está correta. 39 . c) A localidade é o endereço de um programa que referencia instruções e ?uxos na memória principal.  ( ) Certo ( ) Errado 40 . é correto inferir que o programa de carga apresenta um erro.Analista de Tecnologia da Informação . c) Apenas as assertivas III e IV estão corretas. b) A localidade é a tendência do processador. As SRAM As de são SRAM bem cada mais “0” lentas que de ou as “1”.FUB .    .2010 . Memória. b) Apenas a assertiva I está correta. ) Assinale a opção correta.Analista de Sistemas . refresh.Específicos / Arquitetura de Computadores / Barramento.armazenamento III. IV.Q91109 ( Prova: CESPE . ao ligar um computador cujo processador tem barramento de endereçamento de 16 bits.Q92199 ( Prova: ESAF . o programa de carga libere a seguinte mensagem: Erro no endereço 156110. ao longo da execução de um programa.CVM . necessitam A sequência correta é:     a) Apenas as assertivas II e III estão corretas. ) Acerca dos conceitos de informática. DRAM. Nessa situação.

2010 . Atualmente.PC-ES . Algumas podem ser voláteis. ) Sobre os componentes principais de um computador.C 35 .E 41 . porém com pequena capacidade de armazenamento.  ( ) Certo ( ) Errado 42 . GABARITOS: 31 . c) É uma memória de pequenas dimensões e de acesso muito rápido.E 33 . b) Os registradores são memórias auxiliares que podem ser de dados (RDM) ou de endereços (REM). sendo que normalmente os de dados têm tamanho menor que a palavra do processador e os de endereços podem ter tamanhos iguais ou maiores que a palavra.Q93383 ( Prova: IADES .D 32 . ROM (Read Only Memory).B 39 . como os discos.    .Q95571 ( Prova: CESPE . Processadores. Memória.  a) A memória pode ser classificada em principal e secundária. que se coloca entre a memória (RAM) e o processador.2011 .E 36 . e outras não voláteis.E 40 .Analista de Sistemas / Arquitetura de Computadores / Arquiteturas. Sua função é acelerar a velocidade de transferência das informações entre a UCP e a memória secundária. PROM (Programable Read Only Memory) e EPROM (Erasable PROM).C 34 . Registradores. fitas.Específicos / Arquitetura de Computadores / Memória. julgue os itens a seguir. As funções de processamento são executadas pela unidade de aritmética e lógica (UAL) e alguns registradores e as funções de controle apenas pela Unidade de Controle e o clock. ) Em relação aos conceitos de organização e arquitetura de computadores.E 37 .A 38 . sistemas operacionais e circuitos digitais. d) A unidade central de processamento (UCP) tem como funções básicas o processamento e controle.Perito Criminal . como os registradores e a memória RAM (Random Access Memory). assinale a alternativa correta. e) A memória cache é uma memória volátil de alta velocidade. há várias arquiteturas de computadores com dois ou até três níveis de memória cache.CFA . todos constituídos de memórias SRAM (Static RAM).

) Acerca de método de acesso de memória de um computador moderno. uma palavra é buscada com base em uma parte de seu conteúdo e não de acordo com o seu endereço. marque a alternativa CORRETA:  a) Atualmente. b) Entendemos por Taxa de transferência como sendo 2/tempo de ciclo.2009 . todos os requisitos fundamentais de armazenamento de dados: capacidade alta. c) O método de acesso aleatório é um tipo de memória aleatória que compara simultaneamente certo número de bits de uma palavra com todas as palavras da memória. o tempo de acesso não depende da localização ou do acesso anterior. ) Acerca das características do sistema de memória de um computador moderno.Analista de Tecnologia da Informação / Arquitetura de Computadores / Memória.Q95826 ( Prova: INSTITUTO CIDADES . ) Acerca da hierarquia de memória de um computador moderno.    45 .2009 . assinale a alternativa INCORRETA.UNIFESP .Analista de Tecnologia da Informação / Arquitetura de Computadores / Memória.Q95829 ( Prova: INSTITUTO CIDADES .    44 . determinando as que possuem o mesmo padrão de bits.Analista de Tecnologia da Informação / Arquitetura de Computadores / Memória. as tecnologias de memórias existentes satisfazem. marque a alternativa INCORRETA:  a) Tempo de acesso é o tempo gasto pela memória para efetuar uma operação de leitura ou escrita.2009 . d) No método de acesso aleatório.UNIFESP . b) No método de acesso associativo. d) A memória cachê é mais rápida que as memórias off-line. c) Tempo de ciclo compreende o tempo de acesso e o tempo adicional requerido antes que um segundo acesso possa ser iniciado.  a) No método de acesso aleatório. de maneira ótima. velocidade rápida de nível aceitável e custo razoável. cada posição endereçável possui um mecanismo de endereçamento único e fisicamente conectado a ele.Q95827 ( Prova: INSTITUTO CIDADES . .UNIFESP .43 .

") 46 .Q95831 ( Prova: INSTITUTO CIDADES . inclui-se a altíssima velocidade de acesso e aceleração do processo de busca de informações na memória cache.  ATENÇÃO: Esta questão foi anulada pela banca que organizou o concurso.UNIFESP . . Entre as características da memória RAM. FIFO.2010 . ) Acerca de memória cache.Tecnologia da Informação / Arquitetura de Computadores / Memória.Q92694 ( Prova: CESPE . menor o número de portas envolvidas no endereçamento. ) Julgue os itens seguintes. c) Seu preço de mercado costuma ser mais caro que o da memória estática. memória cache grande tende a ser mais rápida do que as pequenas. Consequentemente. d) No que diz respeito à memória cache.Técnico Judiciário . ) Marque a alternativa CORRETA acerca de Memória RAM Dinâmica:     a) Os bits são armazenados em capacitores.21ª Região (RN) . ao executar um programa. c) É na memória cache onde o sistema operacional é carregado. b) Quanto maior o tamanho da memória cache. c) O Princípio de Localidade Espacial refere-se à tendência do processador em fazer referências a posições de memórias próximas.UNIFESP . 47 .   48 . d) O Princípio da Localidade Temporal refere-se à tendência do processador em usar posições de memória utilizadas remotamente. referentes à organização e à arquitetura de computadores.TRT . b) Não necessita de recurso de refresh.Q95830 ( Prova: INSTITUTO CIDADES . marque a alternativa CORRETA:   a) Esta memória fica localizada entre a memória flash e a CPU. d) Possui um tamanho de célula maior que o da memória RAM estática.Analista de Tecnologia da Informação / Arquitetura de Computadores / Memória.  b) As memórias primárias são mais baratas que as memórias secundárias.2009 . LFU e Random.2009 . os algoritmos de substituição são: LRU.Analista de Tecnologia da Informação / Arquitetura de Computadores / Memória.

2 V. Em relação ao módulo DDR3.800 MB/s e 1. os valores que preenchem correta e respectivamente as lacunas Taxa de Transferência Máxima Teórica e Tensão de Alimentação Típica são:   a) 6.TRT .Tecnologia da Informação / Arquitetura de Computadores / Memória.24ª REGIÃO (MS) .TRE-ES .E 51 .2010 .Tecnologia da Informação / Arquitetura de Computadores / Memória.Q90258 ( Prova: CESPE .21ª Região (RN) .Q92695 ( Prova: CESPE .2 V.2011 . ) A memória EEPROM.E 50 .Técnico Judiciário .400 MB/s e 2. ) Considerando os conceitos de arquitetura dos computadores. pode ser programada e desprogramada por meio de raios ultravioleta.A 46 . julgue os itens a seguir.TRT .2011 .B 44 .C 42 .A 43 . relativo aos módulos de memória DDR2 e DDR3.Específicos / Arquitetura de Computadores / Memória.A 47 .C 45 .Operação de Computadores . ) Considere o quadro abaixo. b) 12.Técnico Judiciário . EEPROM é um tipo de memória normalmente utilizado para armazenar temporariamente os dados que estejam sendo processados por um programa em execução em um computador. tipo de memória ROM. .  ( ) Certo ( ) Errado 50 . ( ) Certo ( ) Errado 49 .Q87883 ( Prova: FCC .  ( ) Certo ( ) Errado GABARITOS: 41 .D 48 .E 49 .Técnico .

5 V.500 MB/s e 1. Esse padrão é utilizado normalmente em processadores Pentium II e III. ) Acerca de conceitos básicos de informática. organização e componentes de computadores. ) Se a referência à memória é para um endereço determinado.2 V.DETRAN-ES . b) localidade. d) 6. arquitetura de computadores. em um encapsulamento composto por módulos de 168 pinos.8 V. Julgue se cada item . Trata-se de uma afirmação relevante ao princípio que forma a base de todos os sistemas cache. Nesse manual.Q83120 ( Prova: CESPE .500 MB/s e 1. é possível que a próxima referência à memória seja feita nas adjacências desse endereço. relativos a processamentos de dados.4ª REGIÃO (RS) . 52 . d) latência. e) 8. 53 . ) Considere que determinada empresa planeje elaborar um manual para orientar seus usuários de produtos e serviços de informática. que permitem a leitura ou o armazenamento simultâneo de dois dados em alta frequência.400 MB/s e 1.2011 .TRT .   c) 8.Q86785 ( Prova: FCC . O padrão DIMM é empregado em memórias SDRAM.Tecnologia da Informação / Arquitetura de Computadores / Memória. julgue os itens a seguir.Analista de Sistemas / Arquitetura de Computadores / Memória.2010 . c) temporalidade.2010 . devem constar informações acerca de fundamentos. denominado princípio da      a) referência.Q80937 ( Prova: CESPE .MPU . hardware e software. e) velocidade.Técnico Judiciário .  ( ) Certo ( ) Errado 54 .Técnico de Informática / Arquitetura de Computadores / Memória.

em substituição às tradicionais L1.OFICIAL TÉCNICO DE INTELIGÊNCIA . recomenda-se o uso das versões iterativas nos casos em que é exigido melhor desempenho no tempo de execução e no uso da memória.a seguir apresenta informação correta.Q79423 ( Prova: CESPE . julgue os próximos itens. o topo da pilha será o endereço do byte menos significativo do último valor empilhado. se a disposição dos bytes seguir a forma little endian.2010 .ABIN . por isso. uma nova geração de memória cache.ÁREA DE SUPORTE A REDE DE DADOS / Arquitetura de Computadores / Memória.ÁREA DE SUPORTE A REDE DE DADOS / Arquitetura de Computadores / Memória.  ( ) Certo ( ) Errado 55 . A informação de que um notebook é dotado de um processador com 1 megabyte de L2 cache significa que esse computador possui.2010 . evita que o tamanho dos programas seja limitado pelo tamanho da memória principal. mais rápida e com maior capacidade de armazenamento.ÁREA DE SUPORTE A REDE DE DADOS / Arquitetura de Computadores / Memória. a respeito da relação entre arquitetura de computadores e sistemas operacionais.ABIN .Q79414 ( Prova: CESPE . As recursivas tipicamente consomem mais recursos de memória e tempo de processamento. No gerenciamento de memória.OFICIAL TÉCNICO DE INTELIGÊNCIA . o endereço de memória do topo da pilha apontará para o endereço do byte mais significativo do último valor empilhado.OFICIAL TÉCNICO DE INTELIGÊNCIA . a ser colocada no referido manual.ABIN . ) Existem problemas cujo algoritmo de solução pode ser descrito em versões recursivas e iterativas.  ( ) Certo ( ) Errado 57 .Q79419 ( Prova: CESPE . . ) Acerca de programas aplicativos e das arquiteturas de computadores. além de facilitar a segmentação e a alocação mais eficiente da memória aos processos em execução.  ( ) Certo ( ) Errado 56 . Se a disposição dos bytes seguir a forma big endian. o mecanismo de paginação utilizado pelo sistema operacional. Em uma pilha implementada na CPU.2010 . ) Julgue os seguintes itens.

c) Tempo de acesso. é conhecida como:     a) overlay. ) Qual é o componente de um sistema de computação cuja função é armazenar as informações que são manipuladas por este sistema para que as informações possam ser prontamente recuperadas. c) memória virtual.2010 . 60 .PRODAM-AM . b) Placa mãe.Q78508 ( Prova: MS CONCURSOS .Banco de Dados / Arquitetura de Computadores / Memória.CODENI-RJ . ) Das opções abaixo. qual não apresenta característica referente à memória cachê?     a) Temporariedade. b) best-fit. ( ) Certo ( ) Errado 58 . d) Memória. . d) paginação.Analista de Tecnologia da Informação . d) Capacidade.2010 . Processadores.Analista de Sistemas / Arquitetura de Computadores / Memória. c) Processador. b) Tempo de memória.2010 .Q78514 ( Prova: MS CONCURSOS .Analista de Sistemas / Arquitetura de Computadores / Memória. 59 . quando necessário?     a) Conector. dando ao usuário a ilusão de existir uma memória muito maior que a memória principal. ) A técnica de gerência de memória cujas memórias principal e secundária são combinadas.CODENI-RJ .Q76668 ( Prova: FUNCAB .

B 59 .D 52 .E 56 . GABARITOS: 51 .E 55 .D 60 .B 53 .C 58 . e) thrashing.C .C 57 .C 54 .

You're Reading a Free Preview

Descarregar
scribd
/*********** DO NOT ALTER ANYTHING BELOW THIS LINE ! ************/ var s_code=s.t();if(s_code)document.write(s_code)//-->