Você está na página 1de 3

1

1 Introduo
Os experimentos propostos tm como objetivo estudar e implementar o projeto de
um amplificador em coletor comum, tambm conhecido como seguidor do emissor
porque sua sada feita atravs do resistor do emissor.

Este relatrio est estruturado da seguinte forma: Na seo 2 apresentaremos uma


breve reviso terica dos tpicos necessrios para o entendimento do experimento. Na
seo 3 apresentaremos a descrio dos experimentos, na seo 4 os dados obtidos nos
experimentos e na seo 5, a concluso.

2 Reviso Terica
O circuito caracterstico para um coletor comum conforme a figura 2.1 abaixo:

Figura 2.1

Como podemos observar, Ele no apresenta a resistncia Rc, no coletor. Esse tipo de
amplificador apresenta ainda, ganho de tenso de aproximadamente 1. Este tipo de
configurao til como circuito para casamento de impedncia, desde que sua
impedncia de entrada muito maior que sua impedncia de sada.
Como primeiro parmetro queremos que o 0^ > 4.5 V, ou seja, fazendo uma
anlise CC do cicuito da figura 2.1, teremos que:
< - 0^ - = 15 4.5 0.2 = 10.3 V
Desta forma escolheremos VE = 9.2V. E temos ainda que:
RE <

( 0^ )
0^

Como VE = 9.2V, 0^ = 4.5 e RL = 1 K, teremos que:

RE < 1.04 K ,ou seja, RE = 1K (valor comercial escolhido)


Desta forma teremos que:

9.2

IE = = 1 = 9.2 mA

9.2

IB = +1
= 355+1 = 0.03mA

Sendo I1 a corrente que passa pelo resistor R1 e I2 a corrente que passa pelo resistor R2,
teremos que:
I1 =

I2 =

+
2

=
=

159.20.7
1
9.2+0.7
2

5.1
1

9.9
2

Temos ainda que:


IB = I1 I2 -> 0.03 =

5.1
1

9.9
2

R2 2R1
Escolheremos R1 = 10k e R2 = 20k. Porm como as resistncias medidas em laboratrio
apresentaram pequenas diferenas em relao a esses valores, simularemos o circuito
com o valor das resistncias medidas, R1 = 10.08 K e R2 = 20.71 K. O circuito a ser
simulado o da figura 2.2 abaixo:

Figura 2.2

Simulando esse circuito no PSIM, com os voltmetros nos resistores Rs e RL, obteremos as
curvas conforme a figura 2.3:

Figura 2.3

De acordo com o Software, o valor rms da tenso de entrada VS foi de 9.8 mV e a tenso
de sada VL foi de 11.5 mV. Desta forma o ganho tenso ser de 0.852, que maior que
o valor mnimo exigido (Av > 0.85).

4 Resultados

Na tabela 4.1 apresentamos uma comparao entre os valores medidos e simulados:

Terico (V)

Prtico (V)

Erro (v)

Disc. Relativa (%)

VE

9.2

9.22

0.02

0.22

VB

9.9

10

0.1

1.01

AV

0.85

0.86

0.01

1.17

tabela 4.1

Como podemos observar na tabela 4.1, os valores medidos esto muito prximos dos valores
calculados. Isso se deve tambm ao fato de que o circuito foi simulado com as resistncia
medidas em laboratrio.

Você também pode gostar