Você está na página 1de 18

5 - Osciladores e Monoestveis

5.1-Timer 555
5.2-Monoestvel
5.3-Astvel
5.4- Osciladores e monoestveis com base em Ampops

5.1 Timer 555

De um modo geral os circuitos integrados temporizadores, admitem dois modos de


funcionamento. No modo monoestvel podem gerar temporizaes, de valor bem definido, com
base num sinal de disparo externo (Trigger) e no modo astvel funcionam como osciladores.
So as ligaes externas e em particular o valor dos componentes (resistncias e condensadores)
que seleccionam o modo de funcionamento bem como o valor das temporizaes geradas.
No caso do temporizador 555 que ir ser tomado como referncia, no modo
monoestvel a temporizao ajustada por meio de uma resistncia e um condensador externos.
No modo astvel os valores da frequncia e duty cycle so ajustveis por um condensador e
duas resistncias externas.
Representa-se na figura seguinte o diagrama funcional do Timer 555.

V
CC

R
Control
Voltage

C1

O.B.

Output

+
R

Threshold
Reset

Rd

T2

Ref

C2

F/F
Q

Discharge

T1

Trigger

C1, C2 - comparadores; F/F bscula (Flip-Flop); O.B. amplificador de sada (output


buffer); gama de tenses de alimentao: 5 a 15 Volt

Descrio do funcionamento do circuito

As trs resistncias de valor R, internas ao prprio I.C., permitem com base num divisor
resistivo, criar as tenses de referncia para os dois comparadores (C 1 e C2). No caso de no se
aplicar qualquer tenso externa no pino Control Voltage as tenses de referncia dos
comparadores valem:

VRef(C 1)=2VCC/3 e VRef(C 2)=VCC/3, representando VCC o valor da tenso de alimentaco.

Nas situaes em que se pretenda controlar externamente as tenses de referncia dos


comparadores, e consequentemente as temporizaes fornecidas pelo Timer, utiliza-se a entrada
Control Voltage. Caso no haja necessidade de controlar externamente as tenses de
referncia dos comparadores o pino Control Voltage deve ser ligado massa atravs de um
condensador (valor aproximado da capacidade=0.01 F).

Sempre que o sinal de disparo (Trigger) inferior tenso de referncia do comparador


C2 efectuado o SET do Flip-Flop( Q = "1" Q = " 0" ).
Sempre que o sinal de limiar (Threshold) superior tenso de referncia do
comparador C1 efectuado o RESET do Flip-Flop( Q = " 0" Q = "1" ).
A entrada de inicializao (Reset) permite efectuar o RESET directo do Flip-Flop
tendo prioridade relativamentes aos sinais provenientes dos comparadores. A activao da
funo RESET verifica-se sempre que a tenso aplicada inferior a 0.4 Volt. Caso no seja
necessria a utilizao desta funo o pino Reset deve ser ligado tenso de alimentao
(VCC).
O transstor T2 permite desacoplar, em termos de impedncias, o pino de Reset do
Flip-Flop do transstor T1.
O bloco O.B. permite obter correntes at 200 mA para qualquer dos nveis lgicos
TTL.
Se for utilizado um condensador entre o pino de descarga (Discharge) e a massa,
quando o Flip-Flop est no estado de RESET o transstor T1 est saturado e o condensador
fica descarregado. Quando o Flip-Flop passa para o estado SET, o transstor T1 entra no
estado de corte e o condensador , ligado externamente atravs de uma resistncia (pull-up)
tenso de alimentao, carrega-se. O tempo de carga pode ser controlado aplicando uma tenso
no pino de Reset inferior a 0.4 Volt. A ligao directa entre o colector de T2 e a base de T1
tem por objectivo evitar que o tempo de atraso de propagao do Flip-Flop influencie a resposta
dinmica do Timer.

5.2-Monoestvel
O modo monoestvel permite gerar temporizaes, de valor bem definido, com base
num sinal de disparo externo (Trigger). Representa-se na figura seguinte as interligaes a
utilizar para seleccionar este modo de funcionamento no Timer 555.
R
V

V
cc

cc

V0

Output

Threshold

Reset

R1

Trigger

C'

R2

Discharge

R1, R2 - resistncias (ordem de grandeza - k); C - condensador que regula o valor de


temporizao conjuntamente com a resistncia R

Anlise do funcionamento circuito


Na ausncia de sinal de disparo (Trigger) devemos ter:

R2
V
VCC > CC
R1 + R 2
3

estando o condensador C descarregado (T1 saturado).


Quando aplicado um impulso de polaridade apropriada no pino de Trigger o
transstor T1 corta e o condensador C carrega-se atravs da resistncia R at atingir uma tenso
igual a 2VCC/3. O valor da temporizao gerada no depende de VCC e pode ser obtido a partir
do clculo do tempo de carga do condensador entre as tenses de 0 e 2VCC/3 que vale
aproximadamente:

T1.1xRC

Convm notar que o valor da temporizao no alterado mesmo que durante esse
intervalo de tempo apaream novos sinais de disparo (assume-se que a amplitude destes sinais
no pino Trigger so sempre inferiores a VCC).

5.3-Astvel

O modo astvel permite obter osciladores. Iremos no entanto analisar dois tipos de
interligaes que permitem obter duty cycle diferente e igual a 50%.

.Duty-Cycle diferente de 50%

Representa-se na figura seguinte as interligaes a utilizar para seleccionar este modo de


funcionamento no Timer 555.

RA
RB
V

V
cc

cc

Output

V0

Threshold

Reset

Trigger

Discharge
Control Voltage

.Anlise do funcionamento circuito


Neste caso o condensador C carrega-se atravs das resistncias RA e RB at atingir a
tenso de referncia de 2VCC/3. Neste instante o transstor T1 satura e o condensador
descarrega-se, atravs de RB, desde aquele valor de tenso at atingir a tenso de VCC/3 sendo
este processo de carga-descarga repetitivo. Designando por T1 e T2 os tempos de carga e
descarga, respectivamente, tem-se:
T1 = 0.7( R A + R B )C
T2 = 0.7R B C
O valor do perodo de oscilao, T, dado por:
T = T1 + T2 = 0.7( R A + 2 R B ) C
O valor do duty-cycle sempre diferente de 50% uma vez que se tem sempre T1
superior a T2.

Duty Cycle =

T2
T
= 2 (ciclo de trabalho)
T1 + T2 T

.Duty-Cycle igual a 50%

A montagem vai diferir da anterior pelo facto de se colocar um dodo em paralelo com a
resistncia RB. Neste caso o condensador C carrega-se atravs das resistncias RA at atingir a
tenso de referncia de 2VCC/3. Neste instante o transstor T1 satura e o condensador
descarrega-se, atravs de RB, desde aquele valor de tenso at atingir a tenso de VCC/3 sendo
este processo de carga-descarga repetitivo. Designando por T1 e T2 os tempos de carga e
descarga, respectivamente, tem-se:
T1 = 0. 7 RA C
T2 = 0. 7 R BC
O valor do periodo de oscilao, T, dado por:
T = T1 + T2 = 0.7( R A + R B )C
O valor do duty-cycle, D, dado por:

D=

RB
RA + R B

No caso de se ter RA=RB obtem-se um duty-cycle de 50% (onda quadrada).

5.4-Osciladores e monoestveis com base em Ampops

Oscilador de onda quadrada


O circuito representado na figura seguinte permite obter, com base na realimentao
positiva e na carga e descarga do condensador, um sinal peridico com duty-cycle de 50%.

RF

VC

+Vcc
V
+

R1

-Vcc

R2

Os valores das tenses de comparao VUT e VLT , existentes na entrada no inversora


do AMPOP, para cada um dos estados de saturao, so dados por:
R2
V
R1 + R2 Sat +
R2
VLT =
V
R1 + R 2 Sat
VUT =

Quando a sada do AMPOP se encontra saturada positivamente o condensador carregase de VLT a VUT . No instante em que a tenso atinge este valor o estado de saturao muda e o
condensador descarrega-se de VUT a VLT .

V0

VSat+

VC
VUT
0

VLT
VSat-

Os valores do tempo de carga (T1), do tempo de descarga (T2), do perodo (T) e da


frequncia de oscilao (F) so dados por:

FG 1+ IJ
H 1 K
F 1 + IJ
= 2R C lnG
H 1 K

T1 = T2 = R FC ln
T = T1 + T2

F=

R2
R1 + R 2

1
=
T

FG 1 + IJ
H 1 K

2R F C ln

Nota: assume-se que se tem VSat+=-VSat-

Monoestvel

O circuito representado na figura seguinte funciona como monoestvel uma vez que na
ausncia de sinal de disparo (Trigger) o dodo D1 est ON e o condensador est
descarregado. Nesta situao temos:
V0 = VSat +

V+ =

R2
VSat +
R1 + R 2
RF

D1
C

VC

+Vcc
-

D2

V
+

VI
Ci

Ri

-Vcc

R1

t
-E

R2

IP

D2 - impede que o valor da temporizao seja afectado


pelos "flancos" ascendentes do sinal de entrada.

Ao chegar um impulso de disparo de polaridade apropriada, o AMPOP satura


negativamente, o dodo D1 fica OFF, e o condensador descarrega-se at atingir o valor:
V+ =

R2
VSat
R1 + R2

VSat VDON

. O valor

=
O valor desta temporizao () dado por:
R F C ln
V R2 V
Sat
Sat
R1 + R 2

VDON representa a tenso aos terminais do dodo no estado de conduo (0.2 V - germnio; 0.6
V - silcio).

VI

-EIP
V0

VSat+
0

VSatEm termos de dimensionamento do diferenciador de entrada usual fazer-se:


R i Ci

1
R FC . Um novo disparo s conduz ao valor de temporizao correcto se o
10

condensador tiver tempo para se carregar de VLT a VDON. Para reduzir o tempo mnimo entre
disparos sucessivos pode ser utilizada a montagem a seguir representada.

RD

DD
D1
VC

RF

+Vcc
-

D2
VI

V0

+
Ci

Ri

R1

-Vcc

t
-E

IP

R2

Neste caso a utilizao da resistncia RD em srie com o dodo DD permite reduzir o


tempo de recuperao de TRF para TRD (ver diagrama temporal da figura seguinte), sem alterar
o valor da temporizao () que depende apenas dos valores de RF e C.

Valores tpicos do tempo de recuperao (TR):


- apenas com RF

TR

- com RD=0.1xRF

TR/10

VI

-EIP
VC

V0

VSat+

RF

RD

VSatT

RF

- tempo de recuperao utilizando apenas RF

RD

- tempo de recuperao utilizando RF e RD

Osciladores de onda triangular

Se no circuito do oscilador de onda quadrada substituirmos a resistncia que se encontra


ligada ao condensador por uma fonte de corrente a tenso ao terminais do condensador passa a
ter uma evoluo linear, ou seja:
iC = I = c

dv C
dt

vC ( t ) = vC ( t o ) +

I
(t to )
C

Se considerarmos que a carga inicial e o instante inicial so nulos teremos graficamente a


seguinte recta de carga do condensador:
VC

m=I/C

to

m - declive da recta
Em termos de implementao a fonte de corrente pode ser obtida com um FET
interligado do seguinte modo:
D
G

VGS = -R FI

RF

Desde que VDS seja suficiente para colocar o FET na zona de saturao, o valor da
corrente ID determinado pelo valor da resistncia RF.

Exemplo:

FET 2N4221 VDS >3 V

RF = 0
R F = 5 k

I D = I = 3. 2 mA
I D = I = 0. 3 mA

.Anlise do circuito
Quando AMPOP, do circuito a seguir representado, se encontra saturado positivamente,
os dodos D1 e D2 ficam no estado ON e o condensador carrega-se linearmente de VLT a
VUT , sendo:
VLT =

R1
VSat
R1 + R 2

D4

VUT =

RF
S

D2

R1
VSat +
R1 + R 2

D1
D

D3

C
VC

V0

+
R2
R1

Quando o condensador atinge a tenso VUT , o AMPOP satura negativamente e o


condensador descarrega-se linearmente de VUT a VLT , iniciando de seguida novo ciclo.
A frequncia de oscilao obtida dada por:
F=

I
2 CVH

F - frequncia (Hz)
C - capacidade (F)
VH - largura de histerese (V)

VH= VUT -VLT

Como no processo de descarga do condensador utilizamos uma fonte de corrente de


igual amplitude mas sentido inverso, obtemos um oscilador de onda triangular.
Em termos grficos tem-se o seguinte diagrama temporal para a tenso aos terminais do
condensador:

VC
V UT

V LT

Oscilador em dente de serra

Este tipo de oscilador basicamente um oscilador triangular modificado de modo a que o


tempo de carga e descarga do condensador sejam ajustveis. A configurao da fonte de
corrente que colocada na malha de retroaco a seguinte:

DP
FN

S
P

FP

DN

Designando por TP e TN os tempos de carga e descarga do condensador,


respectivamente, teremos o seguinte andamento para a tenso aos terminais do condensador:

TN

VC
VUT

0
V LT

TP

Os potencimetros RP e RN permitem ajustar os tempos TP e TN , respectivamente.


Designando por IP e IN as correntes associadas aos FETs (FP e FN), respectivamente, so
vlidas as seguintes relaes:

TP =

CVH
IP

TN =

CVH
IN

T = TP + TN , onde VH representa a largura de histerese

Geradores de onda triangular com base em integradores


O circuito que serve de base a este tipo de osciladores encontra-se representado na
figura seguinte:

C
nR

+Vcc

V1

+ Vcc

R
+

-Vcc

VL

-Vcc
Comparador

Gerador de R a m p a
1
2

- elemento de circuito com 2


terminais (dipolo)

.Anlise do funcionamento do circuito

A)

2 curto-circuito
A frequncia obtida dada por:
F=

n
V
sendo VLT = Sat
4 R IC
n

V Sat+

VUT =

VSat +
n

VH =

VSat + VSat
n

V2

V UT

T
V1

V LT
V Sat-

B)

2
Neste caso temos um oscilador triangular com tenso unipolar positiva, sendo:

F=

n
V 0. 6
e VUT = Sat
2 R IC
n

(0.6 - tenso aos terminais do dodo no estado de

conduo).

C)

1
2

Neste caso temos um oscilador triangular com tenso unipolar negativa, sendo:
F=

n
e
2 R IC

VUT =

VSat + 0. 6
n

(0.6 - tenso aos terminais do dodo no estado de

conduo).

Oscilador em dente de serra com base em integradores


Representa-se na figura seguinte um oscilador de dente de serra que tem por base um
integrador e um comparador de tenso.

RB
T

+Vcc

RI
V

C
-Vcc

+
V

V2

-Vcc

+Vcc
R
V Ref

Se a tenso V1 inferior tenso de referncia do comparador, o AMPOP satura


negativamente, o dodo D est OFF e o transstor T est na zona de corte. Durante esta fase a
tenso de entrada integrada, pelo que se tem: V1 = VI

t
.
RI C

Quando a teno V1 atinge o valor da tenso de referncia do comparador (Vref), o


AMPOP satura positivamente, o dodo D entra em conduo e o transstor T entra na zona de
saturao, descarregando o condensador.

Desprezando o tempo de descarga face ao tempo de carga do condensador


frequncia de oscilao dada por: F =

1 VI
.
R IC VRe f

Uma vez que a frequncia de oscilao (F) funo da tenso de entrada (VI) o circuito
pode ser utilizado como conversor tenso-frequncia.

Nota: o dodo D protege o transstor, uma vez que impede que a tenso de saturao negativa
do AMPOP seja aplicada directamente na sua base.

Oscilador de onda sinusoidal

Um dos osciladores mais vulgarmente utilizados para gerar sinais sinusoidais o oscilador
em Ponte de Wien. A frequncia de oscilao dada por: F =

1
e o seu circuito encontra2RC

se representado na figura seguinte:


R

R
+
C

V+

V0

R'
R1

DZ

R2

.Anlise do circuito

Assumindo que o AMPOP ideal e que os dodos esto OFF, tem-se:

R + R'
Vo ( S) = 1 + 2
V (S)
R1 +

R / / 1

SC
V+ (S) =
V0 (S)
R / / 1 + R + 1

SC
SC
R / / 1
R 2 + R'

SC
Vo ( S) = 1 +
V0 ( S)

R1 R / / 1 + R + 1

SC
SC

R / / 1
'
R2 + R

SC
V0 ( S) 1 1 +

R 1 R / / 1 + R + 1

SC
SC
S 2 R 2 C 2 + SRC ( 3 A) + 1 = 0
fazendo S = j G = 1 +

R 2 + R'
=3
R1

F=

1
2RC

Nota: os dodos funcionam como limitadores de ganho impedindo a saturao do AMPOP e


garantem que no arranque se tem um ganho (G) superior a 3.

Você também pode gostar