Você está na página 1de 18
Conteudo \cia 01: Amplificador Inversor 3. Experiéncia 02: Amplificador Nao Inversor - Buffer. 4. Experiencia 03: Amplificador Somador Inversor. 5. Experiéncia 04: Amplificador Diferencial. 8 Fypariéncia 06: Integrador -Nifaranciadar 7. Experlencla 06: Circultos Comparadores. 8. Experiéncia 07: Astavel. 9. Experiéncia 08: Filtro Passa Baixas. 410. Experiéncia 09: Filtro Passa Altas. 41. Exporiéncia 10: Caractoristicas do amplificador operacional real M-1107A - AMPLIFICADOR OPERACIONAL, 4, Introqugao ‘Aunicade que passaremos @ chamar de maleta seré a base onde sera colocada a placa M-1107A.na qual seréo montados 08 circutos. {foto a seguir mostra a placa M-T107A na qual ser80 montados as experiencias Eabot BES 2. Experién: 04: Amplificador Inversor 2.1, Ovjettvos 1. Verificar © funcionamento do ampliicedor inversar om CC @.em CA, 2 Venticar a detasagem produzida pelo ampificadar inversor 3, Medir 0 ganna de um ampliicader inverser 2.2. Material Usado 1 Placa M-110/ i Maleta 1 Osviloscopio de dois canals 4 Multimetro digital 23. Introdugao Teorica © aplifadur operanional & caraterizauy pur let ui alsin yatila ean mala abet ta, necessitando de realimentacao negative nas aplicagBes ineares (salda proporcional 4 entrada). A figura a seguir mostra eimbolo do amplifcador operacional e 0 eeu modelo sipiticago, 0 amplificador inversor é um dos crcutos basicos lineares @ «) Figura 1: Amplicador operacionel(@) simbolo (b ) crcuito equivalente Na figura tb tomas trée dos principale pardmotros de um AO: Rig aresisténcia dy enliaia win mala aberta (sen reanverlay30) Av 80 ganho om maiha aberta, 2.4. A Realimentagio Negativa F obtita conectando a saida & entrada inversora (caso a saida estivesse conectada com a Cenivada née inversera a realimentagde sera positive), Todos os emplificadores com AO obrigatoriamente terdo realimentagso negativa A real- ‘mentagéo negativa contere aos amplicacores alqumas caracteristcas interessantes tas ‘come: estabiidade do ganho, aumento na largura de faa, diminuigdo na ditorgo @ mod ieayao ns impedarcia de entvada & sali. 2.3.2. © Amplificador Inversor Eobtido usando-se duas recsténciag, R1 @ R2, como na figura 2. Obsorvar que a realimen- (aya niegativa & Caracterizaa pola Conexo write a Sala w a erred inversoxe allawes eR? F Figura 2: Ampifieadorinversor 0 panho de tenséo realimentado. Avt. do circuito da figura 2 & dado por Vs Ve Avf = sina da manns significa que a saida Vs esté dafasada de 180" am ralagdn a Vp, ito & se 8 enirade & positive & saida seré negativa © vice versa, Se e entrada é senoidal a seide sera inverida contorme hgura 3 Aresisléncia de entrada do ereuito da figura 2 vale Rt \ f- \ f- \ J 7 Ze Figaa 3. doesagun ere writin (Ve) sida (Vs) en a eampifcae inverse de ‘amho 10 5 24, Procedimento Experimental 4. Monte 0 cirouito da figura 4 na placa M-1107A conform layout da fgura 6. Caloule 0 ga rw do creuto e arate na tela | bs: A elimentagso (1VCC @ VCC ) do Cl deve ser fete, Live 4 Figura 4: Ampincaaor inversor 2. Ajuste 0 gorador de funoSee da malota figura 6, om 1Vppeenoidal1KH2 0 nivel de offsot ‘uo. Essa sera a ertraca do crouito (Ve), Use o oscloscopio para ajustaratrequencia © a amplitude |igue a gaeadne ra fungi cnnforme lant a gira B (bs. 0 valor da freqatrcia no precise ser exatamenie igual a TKIIz mas a amplitude & importante ajustar com a maior precisdo possivel Figura 5: Gerador de funsdes Figura 6: Layout do cieuito da igure 4 na place M-1107A. 3. Anote as formas de onda de entrada (Ve) © saida (Ve). Anote a amplitude medida de pico 1 pico ra saida na tabela 1 @ calcule 0 gato por a Vv Ganho Medido=—" = 10 1Vip Tabet 1: Valores mecios e caladacos do ganho Gano Callao VepelV) anho Media = a = (Obs- quacriculado para anotar as formas de onda. § Pos Code 4, Comente 08 resultados do item 2 @ 9. FR: Conforme visto na teona, a saida esta ampttcada e defasada em 180". 9. Aumiente & entvaua ate a Sulua satura, A saturayau core prineaiente emt un valor positive au negative? Em madula qual é mai’? PeNegativo. 6, Substitua a fonte alomada por uma fonte continua e para todos o¢ valores de tensa da (abet 2 calcule w neva a sald Figuea 7: Amplifeader invarsar em CC (2) eequamétien (bayou na placa M.1107A, Tabela 2: Valores mecids @ calculados da saida em CC ve) VsiV}-caleulad Va) meio Os: 5 i 8 3 Bt 2 20 10 2 20 10 (Obs: Para cbter uma tenstio negatva inverta as ligagbes nos bornes, Figura & medindo tensao ( a) postva (b ) negativa (© )eplicando tens 0 negativa no ‘cui 7. Atensto de saturagto 6 maxima salda pessivel (postive ¢ nogatva) para uma dada ali mentagao. Anote esses valores: Vsat(+)=10 Vsat(- 8, Bocoado nae medidas ofetuadse © nae observapbes, ascreva ae euse conclusboe, 3. Experiéncia 02: Amplificador Nao Inversor - Buffer 3.1, Objettvos 1. Verificar © funcionamento do ampliicedor nBo inversor em CC @ em CA, 2 Vericar que a saida @ a entrada estao em fase em um ampilicadar nad inversor. 3, Mediro ganna de um amaliicader nae inversor 4. Verificar 0 funcionamento do buster 5. Mediro ganho do buffer 34. Material Usado. 1 Placa M-1107 1 Maleta 4 Osciloceépio de dois cancie 1 Mutimero aigtal 3.3. Introduyau Teo © ampliicador nd inversor, come © nome mesmo diz, 6 um amplifeador no qual a tene80 (8 Sada (V8) esta em fase com tensdo de entrada (Ve). A figura 1 mostra o circuto basi. Figura 1: Ampiticador néo inversor CObservar que a realimentagao continua a ser negativa, mas a tensao de entrada ¢ apicada ‘gnta na enttada nin inversera. desta forma a sada estan em fase com a enicada Q ga- ho de tensie realimentado, Avi, do crcuito da figura 1 & dado por _Vs_RI+R2_, R2 Avt = =—_— Ve RI RI © ganho sendo postive significa que, se @ entrade & postive, © saide seré positive e, se @ enivada ¢ negativa, a saida sera negatwva, Caso a entrada seja senoxdal a saida tambem 89rd sonoidal, figura 2. 10 =| i a, seh Sel $a Figure 2: Formas de onda de entrada (Ve) € de saida (Vs) © Burfer & cicuito derivado do amplifcador née inversor # tem como Caravteisticas 0 ga- ‘ho unio, a alissima resisténcia de entrada e a de saida muito baixa Buffer 6 usado ere isoer circuits, Figura 3: Seguidor de tensao ~ Butfer (0 Butter e 0 ampiticagor nao inversor onde Ke ntinito @ KZ € zero, desta forma substituindo na expresso ( 1) resulta Vs R2 1+ Avf =< Ve RI I+ Q) 0 u por observacéo do circuit tamibm chegamos a mesma concluséo. 3.4 Procedimento Experimental 1, Monts 0 ciruito da figura 4na placa M-1107A conforme layout da figura 5. Calcule © g3- rw do ampliicador anole na abe 1, " ah Figura 4: ampiticador no inversor 2 Aluste o gerador de fungbes da malata, em 2Vpplsenoidall1KH2 e nivel de afsat nulo Ease serd 6 entrade do circuito (Ve), Use 0 oscloscépio pera ejustar a frequéncia e a em- Dltlude, Ligue o gerador de tuncdes contorme layout da taura 5 (Oke: 0 valor da frequéneia no preciea sor exatamente igual a 1KHz mas a amplitude & im poilanle ajustar com a maior prevsau possivel Use © quadhiculado para axotar as foes ‘9.onda Figura 5: Layout do cieuito da figura 4 na place M-1107A. 8. Anote as formas de onda de entrada (Ve) ¢ aaida (Vs). Anotc @ amplitude medida de pico 2 pico na saida na tabela 1 Use o quacriculado para anotar as formas de onda. 2 a ne Ganho Medido Tabala 1: Valores mecides e caloulzdos do ganho Ganho Gaede Vanni) ‘Ganho Medi 2 4 2 4, Substitua a fonte alterna por uma fonte continua ¢ para cade um dos valores de tens8o de entrada (Ve) da tabela 2, calcule e mega a saida Figura 6: Ampiiicador nao inversor em CC (a ) esquemético (b) layout na placa M-1107A, Tabola 2: Valoros mesidos ¢ ealoulados da sida om CC ve) Vs(V}-caleulado Wet) - medio O5: 7 0 25 4 7 2 = 7] 2 4 % 5, Monte o ccuilo @ seguir ne placa M-1107A,Alusle 0 gerador de fungdes (Ve) em 2Vppv senoidal/1KHz. Com o ganho vertical dos dois canais em 1ViDiv, anote as formas de onda a ontrada ¢ caida e determine © ganho par 1“ Figura 7. Seyuidur Ue tesau (Buen) (a ) esyuemation (U layout Vspp Ganho 2Vpp bs: quecticulade para encter a2 formas de onde. = Ties pezO00uS ma eee 6. Raced nas medidas efetuadas @ nas observacies, asereun as suns conclustins 18 - Experiéni 03: Amplificador Somador Inversor 4.1, Ovjetivos 1. Verificar © funcionamento do ampliicedor somadorinvorscr em CC ©.em CA, 2. Venticar expermentaimente a relacao matematica entre saida e entradas, 4.2, Material Usado 4 Placa M4107 1 Maieta 1 Oscloseépio de dois cancis 4.3. Introduglo Teérica (0 circuits & derivado do amplifcader inversor © & um dos cieuites que justificam 0 nome Us anplficalur Gietaciunel. A fyurd 16 u Giwuily Lésivs nu qual ladas as resblennias So ciferentes, E importante notar que as tonetice de entrada podem ser altornadae ou continuae, © em qualquer instante o cxcuto soma e inverte tovas as tensoes de entrada, Figura 1: Ampliicador somadorinversor [Aexpresslo que relaciona as entradas (V1,V2,V3} com a saida (Vs) é: Vs= RE vi BE yoy BE vay ere RI R2 R3 RI Se resstéeis de ena foe quis (RI-R2-RO-R) a expresso feared ve~—BEWi+V2+V3) Q) 16 E se RFR o circuito efetuard a soma invertda, ito & Vs (V14+V24+V3) (3) Por example, cansideramos © siete 9 seguir Qual a indicagéo do votimetro na eaida? Figura 2: ampiicagor somador nversor ~ Exempio 1 As entradas s30 1V, 1,5V © -4V e como as resisténcias so todas iguais a expressdo a s sada ¢ a (3) resultando: Ver (IV 18 4 -AV))= 1.6 Consideremas uum exemple cam tenséa altemada Na figura 3 uma das entradas & seni © de ampliude 2V de pico © na oulra @ tensBo & continua 4. Para a analise & necesséio lum esotloscopio no qual seréo mostrades as formas de onda. ie F — a Figura 3: Amplticador somador inversor ~ Exemplo 2 (Obs: Se um cos canals estd aterrado nao na necessidade de aterrar no outro forma de onda de saida para 0 circuito da figura 9 ests indicado na figura 4. Observar a osiedo do zero. No osciloscépio o zero & estabelecido colocando-se a chave de entrada iniciamente em GND, posicionande o trago, ¢ em seguida colocande a chave em AC, 7 Figura 4: Forma de onda na eaida exemplo 2 4.4, Procedimento Experimental 1. Monte o crcutlo da aura 5 na placa M-110/A contorme lavout da aura 6 e para um dos valoree de tenede de entrada (Ve) indicadoe na tabola 1 ealoule © maga a tonedo na seida ws) e ay tp 2 ves ie . ae 1 Trea to 4 Figura 6: empliicador somacor (a ) esquematio ( b ) layout na placa M-1107A. 18 Tabela 1: Valores calculados © medios ~ cruito da figura S veiw) veaiv) Ve(¥)= Galcalady —_[Veiv) = Medio 2 5 a] 2z 3 31 2 4 4 2 H 1 Obs: Aste, com o multimetro datal, com a @ maior precisdo aue for Dossivel os valores da tabola ara obter uma tenso negativa simplasmenta inverta 0s fos igados nas entradas, veia Luma das combinages ne figura 6 a seguir. Figura 6: Amplifcador comadorinversor com Vet~2V e Ve2- 8. 2. Monta 6 cirsto da figura Ta consideranvio que a entrada 1 6 uma tensa sensidal de vpplsenoidal/ KHz @ a entrada 2 ¢ uma tensao continua de 4V. Use 0 quadiculado para ‘anotar as formas de onda, 4, Repitao item 2 invertendo a tensio CC, isto &, Ve2=-4V. Anote a forma de onda ne seide Pry Ted aE] Figura 7: ampliicador somador inversor com entrada CC @ CA( a) esquemtico(b ) a Tay na plana M.t107 8 Meth OFF Le ORS: Note qua as ondas do item 2.84 tam a mesma refardncia an canal 2 3. Anote a forma de onda da salda indicando os principals valores de tens 0, ned Pos ODE 5, Bacoado nas medidas ofetuadae © nas observagses, escreva ae une co 20 a 5. Experiéncia 04: Amplificador Diferencial 5.1, Objetivos 1. Verticar 0 funcionamente do ampliicadordiferencial em CC @em CA 2. Determinar experimentalmente o ganho diferencia e 0 ganhio em modo comum, 3. Verificar experimentaimente a relacdo matematica entre saida e entradas. 5.2, Material Usado 1 Placa M1107 1 Maleta 4 Oscilazcépio de doie cancie ‘1 Muttimetro aigital 5.3. Introdugao Terica um sirouito dorivade do inverco © do nBe invorsor @ acsita comante duce ontrado. Figura 1 Ampliicador diferencia Arelacdo entre a saida e as entradas no crcuto da aura 1 € dada por: R2 Vs=37-(Ve2 ~Var) = Age Ver) (1) R2 Ne eresezearine Ay = R? so garho steer do ampifeader ‘Se as resistencias sé iguais a exoressao 1 fca simplificada resultando Vs=Ver Ve (2) 2 Enido nessas condigées 0 circuito execute a operagdo de subtrago. Agora voc# sabe Porque © Ci chama-se ampiticador operecional. Se as entradas sao iquass Ve1=VeZ=VU einal om mado comum, a caida teorieamente 6 nula, mae na prética neseae condigioe havera urna pequera salva porque © AO nay & leet i= tL, 1 Figura 2: Amplificadordiferencial com entradas em modo comum, Define-s2 0 ganho em modo comum, AC: (Onde VC 60 sinal em modo comum aplicado em ambas as entradas e VS a seida nessas ceondigSes, Uma figura de mérte do amplificador operacional éa de Razdo de Rejeigae em ‘Modo Comum (RRMC) dé uma medida Jo quanto um sinal em modo comum & reeado. RRMC = 20.log a (dB) (4) c Existem ampliicadores dferenciais que so usados em instumentago para mest giande- 235 isicas tais como temperatura, pressao, deslocamento, etc, s30 chamados de ampli- ccadores de inatrumentago, Exomplot: Caleulr a tonsa na caida do cicuito da figura 3, \ a mye sb Ls Figura 3: Ampificader siferoncial -exemplo 1 2 © ganho diferencial (Ad) do circuito vale 10,0 sinl dferenga 0.SV & portanto a teneéo de saida valera Ve~Ad (Ve2.Vot)~100,6-6V 5.4. Procedimento Experimental 1. Monte 0 creuto da naura 3 de acordo com 0 layout da tgura 4, e para todas as tensoes as entradas, da tabela 1, calcule 0 maga a saida, Anoto o& valores na tabola 1. AS tenses ‘So oblidas das dues foros ejustnveis, Figura 4: Layout na placa M ~ 1107A.do circuito da figura 2. ver) vea(v) Vs(V)-Caleulado | Ve(V)- Medio 4 45 3 3 45 45 @ Oz 4 4 a ar 2 Ajuste o gerador de fungdes em *Vppisenoidal' KHz @ conecte-o a entrada Ve2 confor ime figura 4. Anote 0 voler da saida de pico 2 pico em seguida caleule © ganho diferencia (Observar que’o sinal diferenca (Vs2-Vet) @ igual a Vez j@ que Ver=0. Figura 8 Amplificaroeeifaranial am CA Matinrn 9 ganha eifaancial (Obs: Use 0 quadneulado para anctar as tormas de onda Vspp 1Vpp a | Math OFF REE ee Vspp=iov Aa Pos 0005 25 9, Ajuste 0 geredor de fungéies em 4Vpp © conecte-o ds entradas do amplificador conforme figura a sequr. Meca a salda de pico a pico e anote, Figura 6: Ampiticador diferencia em modo comum = Medica do ganho em modo comum = Vp Vspp= = PP= 20 wer ave 8 a a “oe 4 Caleule a RRMC RRMC log 20. og 2= 6 (26) Ac 5. Basoada nas medidas ofetuadas © nas observapkes, oscreva as suas censlussos 6. Experiéncia 05: Integrador - 6.1, Onjetivos 1. Verifcar que © circuit intograder se comperta como amplificader ou intogredor depen- endo da trequencia de operacao, 2, Levantar a curva de regpesta em frequéncia do cireuit, 8. Verifies que cicuite Uiferenciadbr se comporta wore ampliicadr Ou integra deper- endo da frequéncia de operacao. 4: Levantar @ curva de resposta em froquéncia do circuit, 6.2. Material Usado 1 Placa M1107 1 Maleto 1 Osciloscepio de dois canais 1 Mutimet sigtal 6.3 Introdugao Teérica No excutointagraccr a tansao de saida (Vs) 6 proporcional a integral da tenséo de entrada (Ve) “Wee Figura 1: Cireuite intogrador Atansai da salda & dada por Vs 1 Rel vet (ly) (bs: Se voeé no conhece © que ¢ integral, procure entender quc © crcuito tem como uma {as finalidades pravocar modficagoes em uma forma de onda (Por exemplo, converter uma fonda quadrada em onda triangular), 28 Na price 0 crcuito da figura 1 # afetado pela tensio de offset de entrada (Vio) fazendo o ‘AO saturar com +VCU ou VC . isto porque em CC nao existndo realmentacao negatva (2 capacitor 6 ecute aberte om CC) 0 ganho cord muito alto (per exemple 105) fazendo o A seturar cum tensOes Ue ena tay Dazxas comY ZMIV (VIO), ‘A soluedo & colocar um resistor, RP, em paralelo cam C, desta forma limitando 0 ganho a RPIR em CC, figure 2 ( aircuito, porem so sera mtearador para requencia muito aeima da trequencia ce corte do ccuto a qual 6 dada por Figura >: Creve integra pation ‘Abaixo da treqnéncia de corte 0 ercuto se comporta como ampiticador nversor de genho ados por -RPIR. Afigura 3 mostra a curva de resposta om fraquéncia do cveuito da figura 2 pars R=1K Rp=10K C=0,01pF. 1 Figura 3: Curva de respasta em frequéncia para crcuito da figura 2 cam R=1K Rj C=0,01uF 29 Afrequéncia de corte do cicuito com 08 valores especiicades ¢ de: 1 -—_——_--- 15601 2.2.10.10°.0,01.10 * fe Em freqiéncies muito acima da frequéncia de corte 0 circuito€ intearador entéo se a entra- afer uma onda quadrada a aida cord thangular. Afigura 4 acogur mostra a caida quando a entrada € quacrada e ce Z0KHz = ane Figura 4: Formas de onda de entrada e saida de circuto integrader para uma freqiéncia ‘muilo maior que a de corte (Observar na figura 4 que a incinagdo ¢ posta durante 0 intervalo de tempo que s entrada 6 5V,@ tem inelinagBe negative quando @ entrada & SV. lss0 deve ao fto da circuto see inversur (sal Ue ners a eguayau 1). Se a entrada tiver reqDéncia bem abaixo dafrequéncia de corte a saida seré aproximada- mente uma onda quadrada com amplitude 10V ¢ invertda, figura 6 Figura 5: Formas de onda de entreda ¢ sede do circuito integrador pera ume frequéncia muito menor que a de corte 30 Um diferenciador tem uma seida proporcional & dervada da tenséo de entrada, fgura 6 vee ] Oe Figura 6: Circuito dferenciador ‘Atensao na saida (Vs) do circuited figura 6 & dada por: dVe -RC— (3 i (3) Na pratica o circuto da figura 6 ¢ afetaco gela ata requéncia, principalmente devido & rule sos, provacand picas de saturagao (no esqueca que XC-=1/(2 fC) {A solugdo limiter © ganho nas alas fequércia cclocande em série com C um resistor RS. Este resistor porem ntroduz uma irequencia de corte e desta forma o cxculo so tunciona- como dlferenciador para frequéncias muto abaixo desta frequéneia. A fgura 7 a eegur most 0 ercuito patico Affeghncia de corte & calculada por — fe 2aRgC ® ‘Acioa da freqhéncia de corte © ciruito se comporta como amplfcador inversor de ganho datos por “RRS. A figura 8 mostra a curva de resposta em frequencia do crouto da figura 7 para Re10K Rs=1K C=0, IHF e cujatrequeéncia de corte vale: du Figura 7: Circuito dfercnciador prético a Figura 8 Curva de resnasta em freqiéncia pare circuit da figura? cam C=G,0%ur K Rp=10K Afrequéneia de corte do circuito com 08 valores especificader 6 de: 1 1 wep’ sae 2.nRyC 2.01.103.0,1.107° fe Muito acima da frequéncia de corte 0 cixcuilo ce camperta como amplificador inversor do ‘anno aado por RiRs, entao se a ertraga for uma onda quaoraga a salaa sera uma onaa ‘quadrada inverida e amplificada. Sea freqiéncia da anda quedrada for muito menor que a frequéncia de core, a saida serdo pulsos de curta curagao na subida e na descida da onda ‘quadrada. A fgura 9 a seguir mostra a seida quando a entrada & quacrada e de 100Hz. tt tt rE 2 | ih of i = Figura 9: Formas de onda de entrada © eaida do crate diferonciador pera uma frequen ‘la muto menor que a de core 2 6.4, Procedimente Experimental 4. Caleule a froqiéncia de corto do ceuito da figura 10a f= 16042 2. Monte 0 orcuto da higura Ua usando o layout da tigura Ub, austendo a entrada (Ve) em ‘onda quadrada, 0,4Vpp, 2KHz. Anote as formas ce onda da entrada o saida, Use o quauiculade para arota as frase ond, Figura 1U: Integrador ( a) crcuto ( ) layout na piaca a i oa oe 2. Repitao item 2 para e frequéncia de 50H. ‘es Poe Due —— Math OFF mel Ta Get /UUUay 4, Caleule a fraqiéncia da corte do crouita da figura 118 fe= thOHE 5. Monte cicuito da figura 11a usando o layout da figura 11, ajustando a entrada (Ve) em fonda quadrada, 0.4Vpp, 10UH2. Anote as formas de onda da entrada e saida, Figura 11 Rifernaciadnr ( 2) crete (h) layrut Tes Keesounue 6. Repitao item 5 para # frequéncia de Skt. a ce ath OFF cat ee 7. Basaads nas medidas afatuadas @ nas observanses, asrrava as suas conclushas 38

Você também pode gostar