Escolar Documentos
Profissional Documentos
Cultura Documentos
07 - Aplicações Com Flip-Flops 3
07 - Aplicações Com Flip-Flops 3
Metodologia de Anlise:
Escrever a expresso lgica para cada entrada de
controle dos FFs;
Estabelea um estado atual e aplique essa
combinao de bits s expresses lgicas de
controle;
Repita o processo at que toda a sequncia seja
determinada.
JC = A . B;
KC = C;
JB = KB = A;
J = KA = C.
Prximo
Estado
Entradas de Controle
JC
KC
JB
KB
JA
KA
Expresso Lgica:
Dc = CB+CA+CBA;
Db = BA+BA
Da = A
Transio na
sada do FF
Atual estado
Qn
Prximo estado
Qn+1
00
01
10
11
Procedimento de Projeto
1 Passo - Determine o nmero desejado de bits
(FFs), a sequncia de contagem desejada;
B
A
Exemplo: C
0
Prximo estado
Linha 1
Prximo estado
JKc
JKb
Jka
Linha 1 0
0x
0x
1x
2 0
0x
1x
X1
3 0
0x
X0
1x
4 0
1x
X1
X1
5 1
x1
0x
0x
6 1
X1
0x
X1
7 1
X1
X1
0x
8 1
X1
x1
X1
7.43
a) Projete um contador sncrono usando FFs JK que
tenha a seguinte seqncia: 000, 010, 101, 110 e
repete. Os estados indesejveis (no usados) 001, 011,
100 e 111 tm de levar o contador sempre para 000 no
prximo pulso de clock.
b) Redesenhe o contador do item (a) sem nenhuma
restrio sobre os estados no usados, ou seja, seus
prximos estados podem ser estados de irrelevncia.
Compare com o projeto do item (a).
C) Projeto o mesmo contador sncrono utilizando agora
FFs do tipo D. Compare com o projeto do item (a)
Relembrando:
Mquina de estado modelo de Moore
Relembrando:
Mquina de estado modelo de Mealy