Você está na página 1de 52

MANUAL DE SERVIOL MODELO : LAC-M8402

CD/MP3/WMA Player Receiver Car Stereo

MANUAL DE SERVIO
ATENO
ANTES DE EFETUAR REPAROS NA UNIDADE, LEIA AS PRECAUES DE SEGURANA DESTE MANUAL.

MODELO : LAC-M8402

[NDICE]

SEO 1. SUMRIO

PRECAUES DE SERVIO......................................................................................................... 1-2 PRECAUES ESD ....................................................................................................................... 1-3 ESPECIFICAES ......................................................................................................................... 1-4

SEO 2. ELTRICA

GUIA DE SOLUO DE PROBLEMAS ELTRICOS ..................................................................... 2-1 GUIA DE SOLUO DE PROBLEMAS DO CD.............................................................................. 2-3 FORMAS DE ONDA DOS PRINCIPAIS PONTOS DE VERIFICAO ........................................ 2-12 DIAGRAMA DE BLOCOS INTERNOS DO ICS ............................................................................ 2-14 DIAGRAMA DE BLOCOS .............................................................................................................. 2-35 - DIAGRAMA ESQUEMTICO PRINCIPAL ................................................................................. 2-37 - DIAGRAMA ESQUEMTICO FRONTAL ................................................................................... 2-39 - DIAGRAMA ESQUEMTICO DO CDP ...................................................................................... 2-41 - DIAGRAMA ESQUEMTICO DO H/F & MOTOR ...................................................................... 2-43 DIAGRAMAS DOS CIRCUITOS IMPRESSOS ............................................................................. 2-45

SEO 3. MECANISMO & CHASSIS PRINCIPAL DO GABINETE

VISTA EXPLODIDA ......................................................................................................................... 3-1 ACESSRIOS ................................................................................................................................. 3-5

SEO 4. LISTA DE PEAS PARA REPOSIO ........................................................ 4-1

- 1-1 -

SEO 1. SUMRIO
PRECAUES DE SERVIO
Sempre desconecte a fonte de alimentao antes de:
1) Remover ou instalar algum componente, placa do circuito, mdulo ou algum outro instrumento do conjunto. 2) Desconectar ou reconectar algum plugue eltrico do instrumento ou outra conexo eltrica. 3) Conectar um substituto para teste em paralelo com um capacitor eletroltico no instrumento. CUIDADO: A substituio por um componente errado ou a instalao de polaridade incorreta de capacitores eletrolticos pode resultar em risco de exploso.

No impea nenhuma tenso do plugue/soquete B+ bloqueando com instrumentos relatados por


este manual de servio que podem ser equipados.

No aplique alimentao para este equipamento e/ou algum de seus conjuntos eltricos a menos
que todos os dissipadores de calor dos dispositivos solid-state (estado-slido) estejam corretamente instalados.

Sempre conecte o terminal terra do instrumento de teste ao chassis do equipmento antes de


conectar o terminal positivo. Sempre remova o terminal terra do instrumento por ltimo. 1) As precaues de servio esto indicadas ou impressas sobre o gabinete, chassis ou nos componentes. Durante o servio, siga as precaues de servios impressas ou indicadas e os materiais de servio. 2) Os componentes utilizados na unidade possuem confiabilidade e fora dieltrica especificada. Ao substituir algum componente, utilize componentes que possuem a mesma taxa. Componentes marcados com no circuito so importantes para segurana ou para as caractersticas da unidade. Sempre substitua por componentes idnticos. 3) Tubo de isolao ou fita geralmente so utilizados e alguns componentes so levantados sobre a placa de circuito impresso para segurana. O diagrama interno geralmente comprimido para evitar contato com componentes que aquecem. Instale-os como estavam anteriormente ao servio. 4) Aps o servio sempre verifique se os parafusos, componentes, circuitos removidos foram instalados corretamente e se a regio ao redor do servio no sofreu danos. Posteriormente verifique a isolao entre as lminas do plugue de fixao e os circuitos condutores acessveis.

- 1-2 -

PRECAUES ESD
Dispositivos Sensveis Eletrostaticamente (ESD)
Alguns dispositivos semicondutores (estado slido) podem se danificar facilmente atravs de eletricidade esttica. Estes componentes so comumente chamados de Dispositivos Sensveis Eletrostaticamente (ESD). Alguns exemplos de dispositivos ESD so circuitos integrados e alguns transistores de efeito de campo e componentes chips semicondutores. As seguintes tcnicas devem ser seguidas para ajudar a diminuir a incidncia de danos decomponentes causados por eletricidade esttica. 1. Imediatamente antes de manusear qualquer componente semicondutor ou placas com componentes, retire toda a energia eletrosttica do seu corpo tocando um terminal terra conhecido. Ao invs, obtenha e use uma pulseira antiesttica disponvel comercialmente, que deve ser removida devido a choque potenciais antes de ligar a unidade e coloc-la em teste. 2. Aps remover o conjunto eltrico equipado com dispositivos ESD, coloque-o sobre uma superfcie condutora como uma folha de alumnio, para prevenir que cargas eletrostticas se desenvolvam ou exponham o conjunto. 3. Utilize somente soldadores com ponta aterrada para soldar ou para remover dispositivos ESD. 4. Utilize somente soldadores antiestticos para remover dispositivos ESD. Alguns soldadores de remoo de dispositivos no classificados como antiesttico podem gerar cargas eltricas suficientes para danificarem os dispositivos ESD. 5. No utilize sprays qumicos que utilizam freon. Estes podem gerar cargas eltricas suficientes para danificarem os dispositivos ESD. 6. No remova ou substitua os dispositivos ESD de sua embalagem protetora at o instante em que voc estar pronto para substituir. (A maioria dos dispositivos ESD so embalados com todos condutores eltricos curto-circuitados atravs de uma espuma condutora, folha de alumnio ou outros materiais condutores semelhantes). 7. Antes de remover o material protetor dos terminais de um dispositivo ESD para substituio, toque o material protetor no chassis do conjunto do circuito onde o dispositivo ir ser instalado.
CUIDADO : CERTIFIQUE-SE QUE NENHUMA ALIMENTAO EST SENDO APLICADA AO CHASSIS OU AO CIRCUITO, E OBSERVE TODAS AS OUTRAS PRECAUES DE SEGURANA.

8. Diminua os movimentos corporais quando estiver manuseando o dispositivo ESD substituto fora da embalagem. (Caso contrrio, movimentos inofensivos como o atrito de suas roupas de tecido ou o levantamento de seu p do cho carpetado podem gerar cargas eltricas suficientes para danificarem os dispositivos ESD).

ATENO. SMBOLOS GRFICOS


O SMBOLO COM UMA FLECHA DE LUZ INTERNA A UM TRINGULO EQILATERO, UTILIZADO PARA ALERTAR O TCNICO DA PRESENA DE NO ISOLAO TENSO PERIGOSA QUE PODE SER DE UMA MAGNITUDE QUE CONSTITUA O RISCO DE CHOQUE ELTRICO. O SMBOLO COM PONTO DE EXCLAMAO INTERNO A UM TRINGULO EQILATERO, UTILIZADO PARA ALERTAR O TCNICO PARA IMPORTANTES INFORMAES DE SEGURANA NO MANUAL DE SERVIO.

- 1-3 -

ESPECIFICAES

- 1-4 -

SEO 2. ELTRICA
GUIA DE SOLUO DE PROBLEMAS ELTRICOS
(1) Sem Alimentao.

Qualquer Tecla liga a unidade. SIM NO Est ligando? SIM NO O DISCO est sendo lido? SIM NO Verifique o circuito do laser. Q501, IC502. Check focusing circuitry. Q501,IC502 SIM Check DISC.
Verifique o circuito de alimentao de leitura do disco. Q350, Q351, CN505, Pino 84 do IC401. Verifique o circuito de fornecimento de alimentao, Q260, Q380, Q381, Pino 83 do IC401, Pino 2 do IC201.

A leitura inicial ocorre?

Can disc be played? SIM Is audio output supplied? SIM OK

NO

Check tracking servo circuitry. Q501,IC502

NO

Check audio circuitry. IC502,IC601,IC801

- 2-1 -

(2) Iluminao do LCD Anormal.

Qualquer tecla liga a unidade. (sem DISCO)

H iluminao no Display LCD?

NO

Verifique a tenso no circuito de fornecimento de alimentao. SIM O circuito reset u-com do IC401 est normal? Pino 11

NO

Circuito de fornecimento de alimentao danificado. Q380, Q381, IC403.

NO

Circuito reset danificado. Circuito surrounding IC821 danificado.

SIM O Pinos 15, 16 do terminal X1, NO X401, C413, C414 danificados. X2 do IC401 do u-com possui entrada? OSC: 9,8304MHz SIM Os Pinos 17, 46, 72, 76 do teclado IC401 do u-com possui entrada de 5V? SIM A forma de onda de sada do IC401 ucom dos Pinos 3, 9, 27, 76 est normal? NO O padro do PCB Frontal nos Pinos 3, 9, 27, 76 do IC401 est danificado. NO O padro do PCB Frontal CN401, Q260 est danificado.

SIM A forma de onda de sada do IC901 NO Com1, Com2, Com3 est normal?

Padro PCB do circuito surrounding do IC901 est danificado.

SIM Conector do display LCD danificado.

- 2-2 -

(3) Sem Hands Free.

Pressione a tecla Hand Free.

NO O H/F est ligando? SIM O circuito reset aparece normalmente no pino 56 do IC501? 3.3V

Verifique se h alimentao de sada (3,3V) no pino 2 do IC505?

NO

IC503 danificado.

SIM H oscilao nos pinos 23, 24 atravs do oscilador X501? OSC: 19,2MHz SIM H sinal de sada nos Pinos 26, 27, 33, 34 do IC501? SIM H sinal de sada nos Pinos 30, 37 do IC501? SIM OK NO MIC901, JK503, JK504 danificados. NO MIC901, JK503, JK504 danificados.

NO

X501, C505, C506 danificados.

- 2-3 -

CIRCUITO DO CD

LIGUE O CD.

VERIFICAO DO OPEN CLOSE (ABRIR FECHAR). VERIFIQUE O CONECTOR (CN503).

VERIFIQUE O CIRCUITO DE ALIMENTAO (CN503).

VERIFIQUE O CIRCUITO DA INTERFACE MICOM (CN503). VERIFICAO DO OPEN CLOSE (ABRIR FECHAR).

VERIFIQUE O CONECTOR (CN501, CN502, CN503).

VERIFIQUE O CIRCUITO DA INTERFACE MICOM (CN503). VERIFICAO READING OK. VERIFIQUE O CONECTOR (CN501, CN502).

VERIFIQUE O MOVIMENTO DA PICK-UP (UNIDADE LASER). LIGUE O CD.VERIFIQUE O BA5810FP (IC504).

VERIFIQUE O MN6627932CF (IC501).

VERIFIQUE O AN22004 (IC502).

EM CASO DE PLAY (REPRODUO), VERIFIQUE SE H SADA DE UDIO . VERIFIQUE O CONECTOR (CN503). OK.

- 2-4 -

VERIFICAO DO DISPLAY READING (= SOMENTE CD MOSTRADO NO DISPLAY)


VERIFIQUE A TRAVA DO CONECTOR. (CN501, CN502, CN503)

VERIFIQUE A PORTA DE ALIMENTAO (CN503). Pino 12 DO CN503 = 6,8V

CONECTOR OU ALIMENTAO PRINCIPAL DANIFICADA.

VERIFIQUE A TENSO DO Pino 2 DO IC505. Pino 2 DO IC505 = 3,3V

IC505 DANIFICADO.

VERIFIQUE O SINAL DE RESET DO CN503. Pino 24 DO CN503 = 5V

MICOM OU CONECTOR DANIFICADO.

VERIFIQUE O CIRCUITO DA INTERFACE MICOM (CN503). VERIFIQUE O SINAL DOS Pinos 18, 19, 20, 21 DO CN503. (19: STAT, 21: MDATA, 18: MCLK, 20 MLD) VERIFIQUE A FORMA DE ONDA #1.

MICOM OU CONECTOR DANIFICADO.

IC501 DANIFICADO.

- 2-5 -

VERIFICAO READING OK (= MOSTRADO NO DISC NO DISPLAY)

VERIFIQUE A TRAVA DO CONECTOR. (CN501, CN502)

O SLED SE MOVE?

VERIFIQUE OS Pinos 4, 5 DO CN501 (SL+, SL-). AS LENTES SE MOVEM (= CIMA & BAIXO)?

PICK UP (UNID. LASER) OU IC504 OU IC501 OU IC502 DANIFICADO.

VERIFIQUE OS Pinos 12, 13 DO CN502 (FA-, FA+).

PICK UP (UNID. LASER) OU IC504 OU IC501 DANIFICADO.

O LASER ACENDE?

VERIFIQUE O Pino 11 DO CN502 (LD).

PICK UP (UNID. LASER) OU IC502 DANIFICADO.

O SPINDLE (EIXO) ROTACIONA?

VERIFIQUE OS Pinos 6, 7 DO CN501 (SP+, SP-).

PICK UP (UNID. LASER) OU IC504.

A LEITURA (READING) EST OK?

VERIFIQUE OS Pinos 14, 15 DO CN502 (TA+, TA-).

PICK UP (UNID. LASER) OU IC504 OU IC501 OU IC502 DANIFICADO.

- 2-6 -

VERIFICAO READING OK #A (= MOSTRADO NO DISC NO DISPLAY)

A FORMA DE ONDA SL+ APARECE NO (PINO 14 DO IC504 E PINO 4 DO CN501) FORMA DE ONDA #2 ONDA DO MOTOR SLED A FORMA DE ONDA SLIN APARECE NO (PINO 5 DO IC504) FORMA DE ONDA #2 ONDA DO DRIVE DO SLED

IC501 DANIFICADO.

IC504 DANIFICADO.

VERIFIQUE A LINHA DO CONECTOR CN501.

CONECTOR CN501 DANIFICADO.

MOTOR SLED DA PICKUP (UNID. LASER) DANIFICADO.

- 2-7 -

VERIFICAO READING OK #B (= MOSTRADO NO DISC NO DISPLAY)

A FORMA DE ONDA FA+ APARECE NO (Pino 15 DO IC504 E Pino 12 DO CN502) FORMA DE ONDA #3 ONDA DO DRIVE DA BOBINA DE FOCO A FORMA DE ONDA FAIN-APARECE NO (Pino 26 DO IC504) FORMA DE ONDA #3 ONDA DO DRIVE DO FOCO

IC501 DANIFICADO.

DANIFICADO IC504 DANIFICADO.

VERIFIQUE A LINHA DO CONECTOR CN502.

CONECTOR CN502 DANIFICADO.

ATUADOR DO FOCO DA PICK UP (UNID. LASER) DANIFICADO.

- 2-8 -

VERIFICAO READING OK #C (= MOSTRADO NO DISC NO DISPLAY)

APLICADO ?V AO Pino 11 DO CN502? VERIFIQUE A TENSO DE ALIMENTAO DO LASER.

APLICADO 3,3V AO Pino 3 DO IC502? VERIFIQUE A TENSO DE ALIMENTAO DO IC RF.

IC505 DANIFICADO.

APLICADO 2,0V AO Pino 2 DO IC502? VERIFIQUE A TENSO DE CONTROLE DO LASER.

IC502 DANIFICADO.

Q501 DANIFICADO.

VERIFIQUE A LINHA DO CONECTOR CN502.

CONECTOR CN502 DANIFICADO.

CIRCUITO LASER DA PICK UP (UNID. LASER) DANIFICADO.

- 2-9 -

VERIFICAO READING OK #D (= MOSTRADO NO DISC NO DISPLAY)

A FORMA DE ONDA SP+ APARECE NO (Pino 12 DO IC504 E Pino 6 DO CN501) FORMA DE ONDA #4 ONDA DO DRIVE DO MOTOR DO SPINDLE (EIXO) A FORMA DE ONDA SPIN APARECE NO (Pino 6 DO IC504) FORMA DE ONDA #4 ONDA DO DRIVE DO SPINDLE (EIXO)

IC501 DANIFICADO.

IC504 DANIFICADO.

VERIFIQUE A LINHA DO CONECTOR CN501.

CONECTOR CN501 DANIFICADO.

MOTOR DO SPINDLE (EIXO) DA PICK UP (UNID. LASER) DANIFICADO.

- 2-10 -

VERIFICAO READING OK #E (= MOSTRADO NO DISC NO DISPLAY)

A FORMA DE ONDA TA+ APARECE NO (Pino 17 DO IC504 E Pino 14 DO CN502) FORMA DE ONDA #5 ONDA DO DRIVE DA BOBINA TRACKING A FORMA DE ONDA TAINAPARECE NO (Pino 23 DO IC504) FORMA DE ONDA #5 ONDA DO DRIVE DO TRACKING

IC501 DANIFICADO.

IC504 DANIFICADO.

VERIFIQUE A LINHA DO CONECTOR CN502.

CONECTOR CN502 DANIFICADO.

O SINAL ARF APARECE? (PORTA 8 DO IC502) FORMA DE ONDA #6

PICK UP (UNID. LASER) ou IC502 DANIFICADO.

OS SINAIS FE, TE APARECEM? (PORTA FE:23, TE:21 DO IC502) FORMA DE ONDA #6

PICK UP (UNID. LASER) ou IC502 DANIFICADO.

IC504 DANIFICADO.

- 2-11 -

FORMAS DE ONDA DOS PRINCIPAIS PONTOS DE VERIFICAO


#1. FORMA DE ONDA DA INTERFACE MICOM. (CN503 19, 21, 18, 20) durante reproduo (play) normal. #2. FORMA DE ONDA DO DRIVE DO SLED E DO MOTOR. (Pinos 5, 14 do IC504) durante procura por foco.

#3. FORMA DE ONDA DO DRIVE DO FOCO E DO MOTOR (R513, Pino 15 do IC504) Quando ocorrer erro na procura por foco ou quando no houver disco na bandeja.

H disco na bandeja e ocorre sucesso durante a procura por foco.

- 2-12 -

#4. FORMA DE ONDA DO DRIVE DO SPINDLE (EIXO) E DO MOTOR. (Pinos 6, 12 do IC504) durante a leitura TOC.

#5. FORMA DE ONDA DO DRIVE DO TRACK E DO MOTOR. (R508, Pino 23 do IC504) durante reproduo normal.

#6. FORMA DE ONDA DA FALHA DO RF, TRACKING E DO FOCO. (Pinos 8, 21, 23 do IC502) durante reproduo (play) normal.

- 2-13 -

DIAGRAMA DE BLOCOS INTERNOS dos ICS


I IC401 LC876B 1) CONFIGURAO DOS TERMINAIS

(PARA DOWNLOAD) Data 1 (Pull Down) Data0 CLK

(PARA DOWNLOAD) VDD, VSS e RESET esto conectados.

* Observao:
Adicione resistores Pull Down nos pinos 73 ao 84. (Estes pinos possuem formato de sada canal P com open drain.)

2) DESCRIO DOS TERMINAIS


Pin 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 Name in Micom P16/T1PWML P17/T1PWMH/BUZ SI2P0/SO2 SI2P1/SI2/SB2 P32/INT4/T1IN P33/INT4/T1IN P34/INT5/T1IN P35/INT5/T1IN SI2P2/SCK2/INT5/T1IN/AN12 SI2P3/SCK20/INT5/T1IN/AN13 /RESET XT1/AN10 XT2/AN11 VSS1 CF1 Name in Model PEV_DO PBEEP PMCM_DO PMCM_DI PDSP_OGCTL PEV_CLK PCD_IFSEQ PPLL_CE PMCM_CLK PSTANDBY /RESET XT1 XT2 GND CF1 Enable I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I I I/O I I/O setted O O O I O O I O I O I I O I Output Format CMOS CMOS CMOS N-ch CMOS CMOS N-ch CMOS CMOS CMOS Descripation To volume controller, data output Beep sound output To front micom, data output From front micom, data input RF IC control signal output (gain up) Clock for interface with volume controller Constant velocity signal input PLL IC enable output Clock output for interface with front micom To power amp, STANDBY command output Reset Sub clock 32.7 68 KHz Sub clock 32.7 68 KHz Ground Xtal 9.8304 MHz

- 2-14 -

Pin 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74

Name in Micom CF2 VDD1 P80/AN0 P81/AN1 P82/AN2 P83/AN3 P84/AN4 P85/AN5 P86/AN6 P87/AN7/MICIN P70/INT0/T0LCP/AN8 P71/INT1/T0HCP/AN9 P72/INT2/T0IN/NKIN P73/INT3/T0IN S0/T0 S1/T1 S2/T2 S3/T3 S4/T4 S5/T5 S6/T6 S7/T7 S8/T8 S9/T9 S10/T10 S11/T11 S12/T12 S13/T13 S14/T14 S15/T15 VDD3 S16/PC0 S17/PC1 S18/PC2 S19/PC3 VP S20/PC4 S21/PC5 S22/PC6 S23/PC7 S24/PD0 S25/PD1 S26/PD2 S27/PD3 S28/PD4 S29/PD5 S30/PD6 S31/PD7 S32/PE0 S33/PE1 S34/PE2 S35/PE3 S36/PE4 S37/PE5 S38/PE6 S39/PE7 VDD4 S40/PF0 S41/PF1

Name in Model CF2 VDD PLVL_MTR PS_MTR PAF_MUTE PHF_CTR PHF_SEND PPWR_MUTE PCDC_DO PRDS_DI PRDS_CLK PCD_IWRQ PCDC_DI PMCM_CE N.C N.C N.C N.C N.C N.C N.C N.C N.C N.C N.C N.C N.C N.C N.C N.C VDD PFRT_DET PFRT_OPEN N.C N.C N.C N.C N.C N.C N.C N.C N.C N.C N.C PPER_SNS PACC PTEL_MUTE PST PERT_CLOSE PCD_SW1 PCD_SW2 PCD_SW4 PLMT_ISW POPT_IN2 POPT_IN1 POPT_IN0 VDD POPT_OUT1 POPT_OUT0

Enable I/O O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O O O O O O O O O O O O O O O O O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O

I/O setted O I I O O O O O I I I I I O O O O O O O O O O O O O O O O I I I I I I I I I I I I I I I I I I I I I I I I I O O

Output Format N-ch N-ch N-ch N-ch N-ch N-ch N-ch N-ch N-ch CMOS CMOS CMOS P-ch P-ch P-ch P-ch P-ch P-ch P-ch P-ch P-ch P-ch P-ch P-ch P-ch P-ch P-ch P-ch P-ch P-ch P-ch P-ch P-ch P-ch P-ch P-ch P-ch P-ch P-ch P-ch P-ch P-ch P-ch P-ch P-ch P-ch P-ch P-ch P-ch P-ch P-ch P-ch P-ch P-ch P-ch

Descripation Xtal 9.8304 MHz Power supply +5V Sound levels signal input Radio stations strength signal input To tuner pack, AF mute output Hands free ON/OFF output Hands free send output To power amp, MUTE command output To CD changer, data output From tuner pack, RDS data input From tuner pack, RDS clock input Sub-Q read standard level signal input From CD changer, data input From front micom, chip select input Not to be used Not to be used Not to be used Not to be used Not to be used Not to be used Not to be used Not to be used Not to be used Not to be used Not to be used Not to be used Not to be used Not to be used Not to be used Not to be used Power supply +5 Front detachable switch signal input Front open state input Not to be used Not to be used Not to be used Not to be used Not to be used Not to be used Not to be used Not to be used Not to be used Not to be used Not to be used From ISO jack, BACKUP signal input From ISO jack, ACC signal input Telephone mute input Stereo indigaters signal input Front close state input In MD, SW1 state input In MD, SW2 state input In MD, SW4 state input In MD, limit switch state input For diode option check, signal 1 or 2 inter2 For diode option check, signal 1 or 2 inter1 For diode option check, signal 1 or 2 inter0 Power supply +5 For diode option check, signal 2 output For diode option check, signal 1 output

input port setted output port setted Used I/O port Interrupt A/D Converter

42 54 67 4 2

- 2-15 -

I IC501 MSM7731 (MAIN) 1) CONFIGURAO DOS TERMINAIS (VISTA SUPERIOR)

- 2-16 -

2) DIAGRAMA DE BLOCOS

- 2-17 -

I IC501 MN6627932 (CD) 1) CONFIGURAO DOS TERMINAIS

- 2-18 -

2) Diagrama de Blocos

MDATA MCLK MLD ST AT

AV DD 2 AV SS2

IREF ARF DS LF RFSW PLLF PLLF0

X2 X1

PM CK SM CK

DVDD DVSS

TIMING GE NERATOR

MICROCO MPUTER INTERACE

DS PLL, VCO L, SU BCODE INTERFACE

TXTCK TXTD DQSY S BCK SU TXTD/SMCK BC NCLDCK DQSY FLAG BLKCK

A/D CONVERT ER

ADPVCC FE TE RFENV

EFM DEMODULATION SPINDLE SERVO MP3 DECORDER S YNC INTERP OLATION CIRC ECC CDROMECC CIRC RAM

FS CONVERTOR

DRVDD

DSV
BUS CON TROL OF T NRFDET BDO SERVO CPU digital out DIGITAL FILTER D/A CONVERTER ADPCM ANALOG LOW PA F SS ILTER S ERIAL OU TPUT INTERFACE (DAO) UNIT (BCU) DRAM INTERFACE INPUT PORT

A9 A0 NRAS NCAS 0 NCAS 1 NWE D3 D0

PWMS EL SPPOL

OUTPUT PORT

TX SPOUT TRVP TRVM TRP TRM FOP FOM TBAL FBAL LDON

LRCK(TXTCK/EXT1) BCLK(DQS Y/EXT2) S RDATA(TXTD/EXT0) IPFLAG FLAG)

OUTR AV DD 1 AV SS1

OUTL

LRCKIN(EXT1) BCLKIN(EXT2) S RDATAIN(EXT0)

- 2-19 -

3) DESCRIO DAS PORTAS


Pin No. 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 Symbol D11 D10 D9 D8 UDQM SDRCK A11 A9 A8 A7 A6 A5 A4 LDQM NWE NCAS NRAS NCS A3 A2 A1 A0 DRVDD1 DVSS1 A10 *BA1 *BA0 DVDD1 SPOUT *SPPOL TRVP *TRVM *TRVP2 *TRVM2 TRP *TRM FOP *FOM IOVDD1 TBAL FBAL FE TE ADPVCC RFENV LDON NRFDET OFT BDO AVDD1 IREF ARF DSLF PWMSEL PLLF PLLFO AVSS1 LOOUTL LOVSS1 I/O I/O I/O I/O I/O O O O O O O O O O O O O O O O O O O I I O O O I O O O O O O O O O O I O O I I I I O I I I I I I O I O O I O I Function DRAM data signal I/O 11 DRAM data signal I/O 10 DRAM data signal I/O 9 DRAM data signal I/O 8 SDRAM upper byte data mask signal output SDRAM clock signal output DRAM address signal output 11 DRAM address signal output 9 DRAM address signal output 8 DRAM address signal output 7 DRAM address signal output 6 DRAM address signal output 5 DRAM address signal output 4 SDRAM lower byte data mask signal output DRAM write enable signal output DRAM CAS control signal output DRAM RAS control signal output SDRAM chip select signal output DRAM address signal output 3 DRAM address signal output 2 DRAM address signal output 1 DRAM address signal output 0 Power supply 1 for DRAM interface I/O Ground 1 for digital circuits DRAM address signal output 10 SDRAM bank selection signal output 1 SDRAM bank selection signal output 0 Power supply 1 for internal digital circuits Spindle drive signal output (absolute value) Spindle drive signal output (polarity) Traverse drive signal output (positive polarity) Traverse drive signal output (negative polarity) Traverse drive signal output 2 (positive polarity) Traverse drive signal output 2 (negative polarity) Tracking drive signal output (positive polarity) Tracking drive signal output (negative polarity) Focus drive signal output (positive polarity) Focus drive signal output (negative polarity) Power supply 1 for digital I/O Tracking balance adjustment signal output Focus balance adjustment signal output Focus error signal input Tracking error signal input Voltage input for supply voltage monitor RF envelope signal input Laser ON signal output RF detectoion signal input Off-track signal input Dropout signal input Power supply 1 for analog circuits Analog reference current input RF signal input DSL loop filter pin PWM output mode selection input Low: Direct High: 3-state PLL loop filter pin (for phase comparison) PLL loop filter pin (for speed comparison) Ground 1 for analog circuits L-ch audio output for line-out output Ground for line-out output

- 2-20 -

Pin No. 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 97 98 99 100

Symbol LOOUTR LOVDD1 N.C. TMON1 N.C. N.C. TMON2 DVDD3 DVSS2 *EXT0 *EXT1 *EXT2 MCLK MDATA MLD *STAT *BLKCK *SMCK *PMCK *TX *FLAG NRST NTEST DVSS3 X1 X2 IOVDD2 DVDD2 D2 D1 D0 D3 D4 D5 D6 D7 D15 D14 DRVDD2 D13 D12

I/O O I O O I I I/O I/O I/O I I I O O O O O O I I I I O I I I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I I/O I/O

Function R-ch audio output for line-out output Power supply for line-out output Test monitor output 1 Test monitor output 2 Power supply 3 for digital circuits Ground 2 for digital circuits Expansion I/O port 0 Expansion I/O port 1 Expansion I/O port 2 Microcontroller command clock signal input Microcontroller command data signal input Microcontroller command load signal input Status signal output Subcode block clock signal output 4.2336-/8.4672-MHz clock signal output 88.2-kHz clock signal output Digital audio interface signal output Flag signal output LSI reset signal input Test mode setting input Ground 3 for digital circuits Crystal oscillator circuit input Crystal oscillator circuit output Power supply 2 for digital I/O Power supply 2 for internal digital circuits DRAM data signal I/O 2 DRAM data signal I/O 1 DRAM data signal I/O 0 DRAM data signal I/O 3 DRAM data signal I/O 4 DRAM data signal I/O 5 DRAM data signal I/O 6 DRAM data signal I/O 7 DRAM data signal I/O 15 DRAM data signal I/O 14 Power supply 2 for DRAM interface I/O DRAM data signal I/O 13 DRAM data signal I/O 12

- 2-21 -

I IC503 M12L16161A 1) CONFIGURAO DOS TERMINAIS

2) DIAGRAMA DE BLOCOS

I/O Control

LWE LDQM

Bank Select

Data Input Regidter

Row Buffer Refresh Counter

Row Decoder

Output Buffer

Sense AMP

512K x 16 512K x 16

Address Register

DQI

CLK ADD

LRAS

LCBR

Column Decoder Latency & Burst Length Programming Register

Col. Buffer

LCKE

LRAS

LCBR

LWE

LCAS

LWCBR

LDQM

Timing Register

CLK

CKE

CS

RAS

CAS

WE

L(U)DQM

- 2-22 -

3) Tabela Funcional dos TERMINAIS


Pin CLK CS CKE A0~A10/AP BA RAS CAS WE L(U)DQM DQ0~15 VDD/VSS VDDQ/VSSQ N.C/RFU Input Function Active on the positive going edge to sample all inputs. Disables or enables device operation by masking or enabling all inputs except Chip Select CLK, CKE and L(U)DQM. Masks system clock to freeze operation from the next clock cycle. CKE Clock Enable should be enabled at least one cycle prior to new command. Disable input buffers for power down in standby. Row/Column addresses are multiplexed on the same pins. Row address: Address RA0~RA10, column address: CA0~CA7 Selects bank to be activated during row address latch time. Selects bank for Bank Select Address read/write during column address latch time. Latches row addresses on the positive going edge of the CLK with RAS low. Row Address Strobe Enables row access & precharge. Latches column addresses on the positive going edge of the CLK with CAS Column Address Strobe low. Enables column access. Enables write operation and row precharge. Latches data in starting from Write Enable CAS, WE active. Makes data output Hi-Z, tSHZ after the clock and masks the output. Blocks Data Input / Output Mask data input when L(U)DQM active. Data Input / Output Data inputs/outputs are multiplexed on the same pins. Power Supply/Ground Power and ground for the input buffers and the core logic. Isolated power supply and ground for the output buffers to provide improved Data Output Power/Ground noise immunity. No Connection/ This is recommended to be left No Connection on the Reserved for Future Use device. Name System Clock

I IC504 BA5810FM

28

27

26

25

24

23

22

21

20

19

18

17
10k

16
10k

15

CD1~ CB4 MUTE

POWVCC34 (CH3, CH4)

10k

10k

10k

7.5k 7.5k + 16k

16k

10k 10k

10k

+ +
LEVEL SHIFT 10k 10k

LOADING PRE FWE REV

7.5k 16k 7.5k 16k


10k LEVEL SHIFT

10k 10k

X3

POWER SAVE

PREVCC (PRE. LODING)

PREVCC12 (CH1. CH2) 10k

10

11

12

- 2-23 -

13

LEVEL SHIFT

LEVEL SHIFT

14

I IC505 AMC1117

1) Diagrama de Blocos

- 2-24 -

I IC599 BA6289F/BA6417F 1) Diagrama de Blocos

2) Descrio dos Terminais

- 2-25 -

I IC601 TDA7437T 1) CONEXO DOS TERMINAIS

44 43 42 41 40 39 38 37 36 35 34 TREB_R IN_R MUXOUT_R LOUD_R DIFFGND_R DIFF_R STEREO4_R STEREO1_R STEREO2_R STEREO3_R MONO 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 LOUD_L DIFFGND_L STEREO4_L STEREO1_L STEREO2_L STEREO3_L MUXOUT_L DIFF_L IN_L MID_RI CSM 33 32 31 30 29 28 27 26 25 24 23 OUT_RF OUT_LR MID_LI MID_LO OUT_RR SMEXT BASS_RO BASS_RI BASS_LO BASS_LI MID_RO

OUT_LF
D96AU435B

TREB-L

- 2-26 -

PAUSE

DGND

AGND

DVDD

ADDR

AVDD

CREF

SDA

SCL

2.2F 47nF IN_L

MUXOUT_L LOUD_L MID_LO 44 30 31 25 24 MID_LI BASS_LO BASS_LI 12 21 20

4 x 470nF

STEREO1_L

16

STEREO2_L SPKR ATT

17 34 OUT_LF

2) DIAGRAMA DE BLOCOS

STEREO3_L

18

STEREO4_L INGAIN VOLUME + LOUDN TREBLE MIDDLE BASS S-MUTE

15

TREBL_L

5.6nF

2.7K 22nF 100nF

5.6K 18nF 100nF

2 x 4.7F

DIFF_L

14

SPKR ATT

33

OUT_LR

DIFFGND_L I2 C BUS DECODER + LATCHES

13

40 38 37 36

ADDR SCL SDA DIGGND

STEREO1_R

IN_R

MUXOUT_R

2.7K

BASS_RO)

2.2F

TREB_R

22nF

18nF 100nF 5.6K

100nF

SMEXT

47nF

PAUSE

- 2-27 INGAIN VOLUME + LOUDN TREBLE MIDDLE BASS 39 CREF 22F 47nF LOUD_R 3 2 4 1 23 MID_RO 5.6nF 22 MID_RI 27 BASS_RI 26

STEREO2_R

STEREO3_R

10 S-MUTE SPKR ATT 29 OUT_RR

STEREO4_R

2 x 4.7F

DIFF_R

DIFFGND_R

5 MUTE CONTROL SOFT, ZERO SPKR ATT 32 OUT_RF

DVDD

41

AVDD

42

SUPPLY 28 35 19 CSM
D95AU249B

43

AGND

MULTIPLEXER

5 x 470nF

MONO

11

47nF

I IC602 S4560 1) DIAGRAMA DE BLOCOS

I IC801 TA8275H 1) DIAGRAMA DE BLOCOS

- 2-28 -

I IC901 PD703260GC-105-8EA
(PARA DOWNLOAD) 76 PINOS: FLMDI (pull up)

(PARA DOWNLOAD) FLMD0 (pull up)

(PARA DOWNLOAD) SCK SO SI

(PARA DOWNLOAD) VDD, VSS e RESET esto conectados.

1) DESCRIO DAS PORTAS


Pin 1 2 3 4 5 6 7 8 Name in Micom AVREFO AVSS P10/ANO0 P11/ANO1 AVREF1 PDH4/A20 PDH5/A21 IC/FLMD0 Name in Model AVREFO AVSS PVOLA PVOLB AVREF1 PMEMAD19 PMEMAD20 N.C Enable I/O I/O I/O I/O I/O I/O setted I I O O Descripation Analog reference voltage(3.3V) Analog ground Volume encoder A Pin input Volume encoder B Pin input Analog reference voltage(3.3V) External memory address 19 output External memory address 20 output MASK version : Ground FLASH version : Normal mode : pull down Flash memory programming mode : pull-up Power supply(3.3V) Regulator control (connect to VSS Via a 4.7F capacitor) Ground X'tal 4.9152 MHz X'tal 4.9152 MHz Reset(Low active) Connect to Vss Open Open Open

9 10 11 12 13 14 15 16 17 18

VDD REGC VSS X1 X2 /RESET XT1 XT2 P02/NMI P03/INTPO/ADTRG

VDD N.C VSS X'tal X'tal /RESET N.C N.C N.C N.C

I I I I/O I/O

I I I O O

- 2-29 -

Pin 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74

Name in Micom P04/INTP1 P05/INTP2//DRST P06/INTP3 P40/SIB0/SDA01 P41/SOB0/SCL01 P42//SCKB0 P30/TXDA0/SOB4 P31/RXDA0/INTP7/SIB4 P32/ASCKA0//SCKB4/TIP00/TOP00 P33/TIP01/TOP01 P34/TIP10/TOP10 P35/TIP11/TOP11 P36/CTXD0//IETX0 P37/CRXD0//IERX0 EVSS EVDD P38/TXDA2/SDA00 P39/RXDA2/SCL00 P50/TIQ01/KR0/TOQ01/RTP00 P51/TIQ02/KR1/TOQ02/RTP01 P52/TIQ03/KR2/TOQ03/RTP02/DDI P53/SIB2/KR3/TIQ00/TOQ00/RTP03/DDO P54/SOB2/KR4/RTP04/DCK P55/SCKB2/KR5/RTP05/DMS P90/A0/KR6/TXDA1/SDA02 P91/A1/KR7/RXDA1/SCL02 P92/A2/TIP41/TOP41 P93/A3/TIP40/TOP40 P94/A4/TIP31/TOP31 P95/A5/TIP30/TOP30 P96/A6/TIP21/TOP21 P97/A7/SIB1/TIP20/TOP20 P98/A8/SOB1 P99/A9//SCKB1 P910/A10/SIB3 P911/A11/SOB3 P912/A12//SCKB3 P913/A13/INTP4 P914/A14/INTP5/TIP51/TOP51 P915/A15/INTP6/TIP50/TOP50 PDH2/A18 PDH3/A19 PCM0//WAIT PCM1/CLKOUT PCM2//HLDAK PCM3//HLDRQ PCT0//WR0 PCT1//WR1 PCT4//RD PCT6/ASTB BVSS BVDD PDL0/AD0 PDL1/AD1 PDL2/AD2 PDL3/AD3

Name in Model PMCM_CE N.C PRMC PMDI PMCLK PMCLK PLCDDAT0 PLCDDAT1 PLCDDAT2 PLCDDAT3 PLCDDAT4 PLCDDAT5 PLCDDAT6 PLCDDAT7 EVSS EVDD PLCDA0 /PLCDWR N.C N.C /PLCDCS /PLCDRES N.C N.C N.C PMEMAD0 PMEMAD1 PMEMAD2 PMEMAD3 PMEMAD4 PMEMAD5 PMEMAD6 PMEMAD7 PMEMAD8 PMEMAD9 PMEMAD10 PMEMAD11 PMEMAD12 PMEMAD13 PMEMAD14 PMEMAD17 PMEMAD18 N.C N.C N.C N.C N.C N.C N.C N.C BVSS BVDD PMEMDAT0 PMEMDAT1 PMEMDAT2 PMEMDAT3

Enable I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O

I/O setted I O I I O O O O O O O O O O O O I I I O O O O O O O O O O O O O O O O O O O O O O O O O O O O O I I I I

Descripation Chip select input from main micom Open Remote controller input Serial data input from main micom Serial data output to main micom Serial clock for interface with main micom LCD data0 output LCD data1 output LCD data2 output LCD data3 output LCD data4 output LCD data5 output LCD data6 output LCD data7 output Power supply for port Ground for port LCD address 0 output LCD data weite signal output Open Open LCD driver chip select signal output LCD driver reset signal output Open Open Open External memory address0 output External memory address1 output External memory address2 output External memory address3 output External memory address4 output External memory address5 output External memory address6 output External memory address7 output External memory address8 output Normal mode : External memory address9 output Flash memory programming mode : Serial data input Normal mode : External memory address10 output Flash memory programming mode : Serial data input Normal mode : External memory address11 output Flash memory programming mode : Serial data input External memory address12 output External memory address13 output External memory address14 output External memory address17 output External memory address18 output Open Open Open Open Open Open Open Open Power supply for bus interface Groind for bus interface External memory data0 input External memory data1 input External memory data2 input External memory data3 input

input port setted output port setted Used I/O port Interrupt A/D Converter

24 36 60 3 3

- 2-30 -

I IC902 MR27V3202F 1) CONFIGURAO DOS TERMINAIS (VISTA SUPERIOR)

2) DIAGRAMA DE BLOCOS

Em modo de sada 8-bits, estes pinos esto posicionados em estado alto de alta Z e o pino D15 opera como pino de endereo A-1.

- 2-31 -

3) DESCRIO DOS TERMINAIS

I MDULO LCD 1) DIAGRAMA DE BLOCOS

- 2-32 -

2) CONFIGURAO DOS TERMINAIS

- 2-33 -

OBSERVAES

- 2-34 -

DIAGRAMA DE BLOCOS

2-35

2-36

DIAGRAMA ESQUEMTICO PRINCIPAL

2-37

2-38

DIAGRAMA ESQUEMTICO FRONTAL

2-39

2-40

DIAGRAMA ESQUEMTICO CDP

2-41

2-42

DIAGRAMA ESQUEMTICO DO H/F & MOTOR

2-43

2-44

DIAGRAMAS DOS CIRCUITOS IMPRESSOS


1. PLACA P.C. LED

2. PLACA P.C. FRONTAL (VISTA INFERIOR)

2-45

2-46

2. PLACA P.C. FRONTAL (VISTA SUPERIOR)

2-47

2-48

3. PLACA P.C. PRINCIPAL (VISTA INFERIOR)

2-49

2-50

3. PLACA P.C. PRINCIPAL (VISTA SUPERIOR)

2-51

2-52

4. PLACA P.C. CDP

2-53

2-54

SEO 3. VISTAS EXPLODIDAS


I SEO DO GABINETE & ARMAO PRINCIPAL
OBS.) Veja a "SEO 4. LISTA DE PEAS PARA REPOSIO" com o objetivo de identificar o nmero de cada pea.

330

286 451 A40 268 A43 451 263 310 A26 257 251 269 452

266

309
TU1 01
253 A49 452

452

ANT1 01

287 307 A47

262 261

250

264
252

PN801 299

*Option 306 452

820 *Option

A41

453 295 A46 297 300 298 453 455 290 289 457 285 294 304 458 282 454 452

288

285 453 291

292

308

284 450 283 270 311

280

3-1

3-2

OBSERVAES

OBSERVAES

3-3

3-4

ACESSRIOS

900
825

830 827

*Option

- 3-5 -