Você está na página 1de 1

A) Suponhamos que, inicialmente #TCD = Qx = 0 (*) Quando o boto acionado, o SET do flip-flop FFZ ativado por um curtssimo intervalo

lo de tempo, o que garante uma ascenso do CLK do mono de 0 para 1 (o CLK do mono se encontrava inicialmente em 0 porque tnhamos K=0 e J=1 anteriormente no flip-flop FFZ, e essa uma suposio vlida, basta supormos que, anteriormente, em algum momento, o CLK do flip-flop FFZ tenha cado de 1 para 0 em algum momento, o que vlido). O mono gera ento em #Y uma pulso invertido de 100Ns, que se transfere para #PL, logo, PL representa um pulso no invertido de 100Ns, o que demonstra o efeito antibouncing de FFZ. PL uma onda de 100Ns no invertida, durante os 100Ns o contador recebe a carga paralela (LOAD em Vcc). E, logo, em seguida, na queda de PL de 1 para 0, o contador down inicia sua contagem regressiva a partir da carga carregada em P=(P3,P2,P1,P0) pois #TCD = 1 = #CLR em FFX e, logo, CPD recebe a onda de 1Hz do clock externo pois a entrada Qx do AND vale 1 (Isso ocorre porque em FFX temos J=1 e K=0). Ao trmino da contagem, temos #TCD = 0, o que faz com que o flip-flop FFX entre em modo CLEAR, a sada Qx se torna 0 e o contador DOWN pra de contar. Logo, o clock do contador se estabiliza de forma que #TCD se mantm em 0. (*)Isso confirma a nossa suposio de que #TCD e #CLR = 0 inicialmente, o que garante um valor inicial de Qx igual a zero. (De fato, aps o primeiro apertar do boto, esse efeito se confirma). Notamos que a onda gerada em Qx se mantm ativa durante P impulsos de clock, onde P representado pelo vetor (P3,P2,P1,P0). Logo, a funo do flip-flop FFX garantir a estabilizao do contador down aps a contagem efetuada durante P pulsos de clock down. B) Porque a sada de #TCD possui uma durao 1 pulso de clock maior.

Você também pode gostar