Você está na página 1de 8

APRENDA ACERCA DEL PLL Y DEL DISEO DE CIRCUITOS DE CONTROL Y COMUNICACIN CON ELLOS

Electronic Now August 1994

Los circuitos con PLL enganchan la frecuencia y fase de un oscilador de frecuencia variable con el de una referencia de entrada. Un lazo de servo electrnico, proporciona una sintonizacin selectiva de frecuencia y filtrado sin la necesidad de bobinas o inductores, una caracterstica deseable en circuitos de estado slido en miniatura. Este artculo examina la teora y principios de funcionamiento bsico de circuitos con PLL. Luego se muestra muchas aplicaciones prcticas para el oscilador controlado por voltaje integrado dentro de un circuito PLL monoltico. Siguientes artculos en esta serie examinan los circuitos de comunicaciones y comunicaciones que hacen uso de PLL en circuitos integrados. La figura 1 es el diagrama de bloque de un circuito bsico con PLL. Consiste de bloques representando el comparador de fase (algunas veces llamado el detector de fase), filtro pasa bajo (LPF), y un oscilador controlado por voltaje lineal (VCO). Entre las ms importantes aplicaciones de los PLL en circuitos integrados incluyen la demodulacin de FM, sintetizadores de frecuencia y decodificacin de tonos.

FIGURA 1. Circuito de un Lazo Enganchado por Fase (PLL)

Principios de Funcionamiento del PLL


El comparador de fase recibe y compara la frecuencia y fase de la frecuencia de salida del circuito (fO) con el de una frecuencia de referencia externa (fR), y genera un correspondiente voltaje de error de salida variable. Despus que el voltaje de error es filtrado por el LPF, es alimentado a la entrada de control del VCO para que cualquier diferencia de fase o frecuencia entre f O y fR sea reducido progresivamente a cero. Cuando esto ocurre se dice que el lazo esta enganchado. Si la inicialmente fO < fR , la salida del comparador de fase vara positivamente. Este voltaje de salida es filtrada y ordena a la frecuencia del VCO incrementarse hasta que tanto su frecuencia como fase sea igual a la frecuencia de referencia.

Similarmente, si fO > fR, tendr lugar una respuesta inversa. La salida del comparador de fase disminuye, y nuevamente dirige a la frecuencia del VCO a engancharse a la misma frecuencia que el de referencia. El filtro pasa bajos es la parte esencial del circuito del PLL que convierte la salida del detector de fase en un suave voltaje DC de control. Debido a que posee una constante de tiempo finito, el enganche del PLL no es instantneo, y la frecuencia de salida, por lo que la frecuencia de salida se enganchar al valor medio de fR, antes que a su valor instantneo. Esta caracterstica es valiosa para producir una frecuencia de salida limpia a partir de una frecuencia de referencia ruidosa.

Multiplicacin de la frecuencia
En el diagrama de bloques bsico de un PLL de la Figura 1, la frecuencia de la seal de salida se engancha al valor medio de la frecuencia de la seal de entrada por lo que las frecuencias de la entrada y salida son idnticas. La Figura 2 muestra una variacin de este circuito en el que la frecuencia de salida es precisamente 10 veces mayor que la frecuencia de entrada. Como resultado, el circuito acta similar a un multiplicador de frecuencia. En el diagrama de bloques de la Figura 2 un contador actuando como un divisor por 10 es insertado en el lazo de realimentacin entre la salida del VCO y la entada al comparador de fase. Por ello, el comparador de fase se engancha a la frecuencia del contador divisor entre 10 en lugar de la frecuencia de salida del VCO.

FIGURA 2. Circuito Multiplicador de frecuencia basado en PLL

Por lo tanto, para la condicin de enganche, la frecuencia del VCO (fO) es 10 veces mayor que la frecuencia de referencia de entrada (fR), y el circuito acta como un multiplicador de frecuencia x10. Este circuito multiplicar por cualquier otro nmero que 10 si este tiene un contador con una apropiada relacin de divisin en su lazo de realimentacin.

Sntesis de Frecuencia
El circuito del PLL puede tambin funcionar como un preciso sintetizador de frecuencia programable (ver Figura 3). La frecuencia de referencia de entrada del comparador de fase es una seal de precisin fijada a 1 KHz derivado de un oscilador de cristal de 1 MHz a travs de un contador divisor 1000.

Como en el circuito multiplicador de frecuencia existe un contador en el lazo de realimentacin entre la salida del VCO y la entrada al comparador de fase. Sin embargo este circuito es externamente programable, por lo que puede proporcionar una divisin entre cualquier nmero entero desde 100 a 1000.

Esta caracterstica le permite al circuito generar o sintetizar exactamente, frecuencias estables entre 100 KHz y 1 MHz en pasos de 1 KHz. El circuito VCO de la Figura 3 deber tener un rango expandido de frecuencia de al manos 10 a 1 para cubrir el rango requerido. Ms an, el valor del paso de frecuencia corresponde a la frecuencia de entrada de 1 KHz.

Sntesis de Alta Frecuencia


El contador programable es una funcin esencial de todo sintetizador de frecuencia. Los contadores prcticos tpicamente responden a frecuencias de entrada mxima de unos cuantos MHz. Como resultado de ello, el circuito de la Figura 3 no puede sintetizar directamente frecuencias ms altas que de unos cuantos MHz. Las Figuras de 4 a 6 muestran tres versiones alternativas de circuitos sintetizadores de alta frecuencia basado en PLL. El circuito de la Figura 4 depende de una tcnica de pre escalamiento. Un adicional etapa (pre escalar) de un contador de alta frecuencia, de valor fijo, divide por x esta localizada entre la salida del VCO y la entrada del contador programable. Esta configuracin le permite al VCO funcionar a frecuencias x-veces ms alto que la etapa del contador programable. En el ejemplo mostrado, el pre escalar tiene un valor de divide 20, dando al sintetizador la habilidad para cubrir de 2 MHz a 20 MHz en 900 pasos discretos. Una desventaja es que este causa que el valor del paso del sintetizador se incremente por una relacin igual al valor del pre escalar ( es decir, a 20 x fR) 20 KHz en este circuito.

En el circuito de la Figura 5, una tcnica con mezclador, sintetiza las frecuencias entre 100 MHz y 101 MHz en 1000 pasos discretos de un 1 KHz. La salida del VCO es mezclada con la frecuencia de 99.9 MHz derivada de un oscilador a cristal. Antes de enviarlo a travs de un filtro pasa bajos para producir una frecuencia diferencia entre 100 KHz a 1.1 MHz. Esta frecuencia diferencia luego entra al PLL y pasa a travs de las etapas de los contadores programables. Este esquema permite variar la frecuencia del VCO igual al valor de fR, pero esto limita el rango til del VCO a unos cuantos MHz.

La Figura 6 muestra como los circuitos de mezclado y prescalar en la Figura 5 pueden ser combinados para obtener un sintetizador de alta frecuencia y de amplio rango que puede generar frecuencias entre 100 MHz y 120 MHz en 1000 pasos discretos de 20 Hz. La frecuencia de salida del VCO es mezclada con una frecuencia de 98 MHz derivada de un cristal y pasado a travs de un filtro pasa bajos para producir una frecuencia de salida de 2 MHz a 22 MHz.

La salida luego es reducido al rango de 100 KHz a 1.1 MHz por la etapa del pre escalador divisor por 20 antes de realimentarlo dentro del PLL a travs del contador programable. Este circuito sintetizador da excelentes resultados.

FUNCIONAMIENTO DEL VCO


El oscilador controlado por voltaje en el sintetizador con PLL de alta frecuencia tpicamente deber cubrir un rango muy limitado. Esta funcin es tpicamente realizado por un oscilador a transistores controlado por un capacitor variable y un circuito bfer. Por contraste, el VCO en sintetizadores de baja frecuencia tpicamente deber cubrir un rango muy amplio. Este circuito es tpicamente un especial oscilador a circuito integrado CMOS monoltico o bipolar. Algunos circuito integrados monolticos de PLL contienen excelentes VCOs de amplio rango que pueden ser usados en si mismos en circuitos prcticos. Un ejemplo es el popular CMOS CD4046B de la compaa Harris, del cual existen una gran variedad de versiones alternativas de otros fabricantes como Motorola, National Semiconductor, Philips y SGS Thomson. Tambin existen versiones digitales hechas con tecnologa CMOS en familia HC y HCT.

EL PLL en IC CD4046B
La Figura 7 es el diagrama de bloques para el CD4046B que incluye componentes externos. Consiste de un VCO lineal de baja energa, un seguidor de fuente, un diodo zener, y dos comparadores de fase. Los dos comparadores de fase tienen una seal de entrada comn y una entrada comn al comparador de fase. La seal de entrada puede ser directamente acoplada por una gran seal de voltaje, o acoplado capacitivamente al amplificador auto polarizado por una pequea seal de voltaje. El comparador I, una puerta OR exclusiva, proporciona una seal de error digital (PHASE COMP I OUT) y mantiene un desfasaje de 90 a la frecuencia central del VCO. Entre la

FIGURA 7. DIAGRAMA DE BLOQUES PARA EL IC CD4046B PLL MOSTRANDO LOS COMPONENTES Y CONEXIONES EXTERNAS

entrada de la seal y la entrada del comparador (ambos al 50% del ciclo de trabajo), este puede engancharse a las frecuencias de la seal de entrada que son cercanas a los armnicos de la frecuencia central del VCO. Ofrece un buen rendimiento para el rechazo al ruido, pero deber ser excitado por ondas cuadradas en los pines 3 y 14. Presenta un rango de frecuencia de captura angosto. El Comparador de Fase II, una red de memoria digital activado por flanco, proporciona una seal de error digital (PHASE COMP II OUT) y una seal de enganchado (pulsos por desfasaje) para indicar una condicin de enganchado. Mantiene un desfasaje de 0 entre la seal y las entradas al comparador. Puede ser excitado por una cruda forma de onda no simtrica, en los pines 3 y 14. Aunque este tiene un amplio rango de frecuencias de captura, tiene pobre rechazo al ruido. El VCO produce una seal de salida (VCOOUT) cuya frecuencia es determinado por el voltaje en el pin 9 (VCOIN) y el capacitor entre los pines 6 y 7 (C1A y C1B, respectivamente) y las resistencias R1 y R2 en los pines 11 y 12 (R1 y R2 respectivamente). La resistencia R2 permite pre establecer la frecuencia de operacin mnima. El VCO genera una seal de salida de forma de onda cuadrada que aparece en el pin 4 (VCOOUT). La salida del seguidor de fuente para el VCO IN (DEMODULATOR OUT) es usado junto con una resistencia externa, cuyo valor es de 10 K o mas. Cuando es alto, la entrada INHIBIT deshabilita el VCO y seguidor de fuente para minimizar el consumo de potencia en stanby. El diodo zener entre el pin 8 (VSS) y pin 15 (ZENER) tiene un valor de funcionamiento nominal de 5.6 voltios; proporciona regulacin de fuente, si es requerido. El pin 9 tiene aproximadamente una impedancia de entrada infinita, por lo que puede ser excitado por una fuente de alta impedancia. La etapa seguidor de fuente interno permite que el voltaje en el pin 9 sea externamente supervisado sin que la fuente cargue al circuito. El pin 5 (INHIBIT) es normalmente conectado al pin 8 para habilitar tanto al VCO como el seguidor de fuente. La Figura 8 es el diagrama de los pines para el CD4046B en un paquete de 16 pines DIL (dualin-line). Funcionar sobre un rango de la fuente de voltaje (VDD) de 3V a 18V. Tpico consumo de potencia es de 70 vatios, y su frecuencia del VCO es tpicamente 1.3 MHz. El CD4046B tiene una frecuencia de funcionamiento mxima de alrededor 1.6 MHz. APLICACIONES DEL VCO Las Figuras del 9 al 17 muestra varias formas para hacer un uso prctico de la seccin del oscilador controlado por voltaje del CD4046B. En la Figura 9, el pin 9 esta permanente conectado a la fuente para que el circuito acte como un bsico oscilador de onda cuadrada. Su frecuencia es variable sobre un rango de 10 a 1 mediante el ajuste del potencimetro R1. El pin 4 es conectado directamente al pin 3 (COMPARATOR IN). Si al pin 3 se le permite flotar, los comparadores auto-oscilarn alrededor de 20 MHz y superpone una alta frecuencia en la forma de onda de salida del VCO.

La Figura 10 muestra como conectar el CD4046B como un VCO de amplio rango. La resistencia R2 y el capacitor C1 fijan la mxima frecuencia que puede ser obtenido, y el potencimetro R1 controla la frecuencia de entrada a travs del voltaje en el pin 9. La frecuencia cae a aproximadamente cero (a una taza de unos cuantos ciclos por minuto) cuando el pin 9 es fijado a cero voltios. El rango de control efectivo del pin 9 vara desde alrededor de 1 voltio por encima de cero, a 1 voltio por debajo del valor de la fuente positiva (por ejemplo, el potencimetro R1 tiene una regin de control muerta de diversos cientos de milivoltios para cualquiera de los extremos de su rango). La Figura 11 muestra como las regiones muerta de R1 puede ser eliminado colocando un diodo de silicio en serie en cada extremo de R1 (D1 y D2). El circuito tambin muestra como la mnima frecuencia de trabajo puede ser reducido a cero conectando una resistencia de 10 M entre el pin 12 (R2) y el pin 16 (VDD). Cuando la frecuencia es reducido a cero, la salida del VCO se establece aleatoriamente ya sea a un estado de un 1-lgico o 0-lgico.

La Figura 12 muestra como la resistencia en el pin 12 puede tambin ser conectado al pin 8 para fijar la mnima frecuencia de trabajo de un rango restringido del VCO. La mnima frecuencia es determinado por la combinacin de R2 y C1, y la mxima frecuencia es determinado por C1 y el valor paralelo de R2 y R3. El potencimetro R1 puede variar el rango de frecuencia de 60 Hz a 1.4 KHz.

La Figura 13 muestra una versin alternativa del rango restringido del VCO. Su mxima frecuencia es determinado por R2 y C1, y la mnima frecuencia determinado por C1, R2 y R3. Con una conveniente eleccin de los

valores de R2 y R3, el rango restringido del VCO puede expandirse a cualquier rango de 1 a 1 a cerca del infinito. El VCO puede ser fijado para generar un par de salidas de onda cuadrada con 180 fuera de fase conectando la salida del VCO a la entrada del comparador de fase, haciendo el pin 14 (SIGNALIN) ALTO, y tomando la salida que esta 180 fuera de fase del pin 2, como se muestra en la Figura 14. Este circuito toma ventaja de la puerta OR-exclusivo construido internamente en el circuito integrado.

Como se muestra en la Figura 15, el VCO del CD4046B puede deshabilitarse conectando el pin 5 a un 1-lgico. Esta caracterstica permite al VCO abrir y cerrar una puerta de activacin (gated ON & gated OFF) por seales externas. El VCO puede manualmente ,manejar dicha puerta con un switch pushbutton S1 que es conectado entre el pin 5 y tierra.

La Figura 16 muestra como el VCO puede manejar electrnicamente la puerta de activacin mediante una etapa inversora externa, de un CD4011B, una puerta NAND CMOS

Alternativamente, si no se necesita una salida con dos fases, la Figura 17 muestra como un detector de fase OR-exclusivo

interno puede controlar la puerta de activacin. En este circuito, el pin 4 no esta conectado al pin 3.

Você também pode gostar