Você está na página 1de 3

UNIVERSIDADE FEDERAL DE SANTA MARIA CT- DELC

Circuitos Digitais A Prof. Hlio Lees Hey Aula Prtica IV

Aula Prtica IV Circuito Somador/Subtrador de 4 Bits


O circuito que deve ser implementado nesta aula prtica um somador/subtrador de nmeros binrios de 4 bits representados pelo mtodo de complemento de 2. A subtrao binria feita atravs do mtodo de complemento de 2, onde necessrio obter o complemento de 1 do subtraendo (nmero B) e adicionar 1 ao subtraendo j complementado. O circuito a ser projetado deve realizar tanto a soma de dois nmeros binrios de 4 bits, como a subtrao. Para tanto, existe a necessidade de um circuito inversor controlado, isto , que somente execute o complemento de 1 do subtraendo, nos casos de subtrao. Este circuito pode ser obtido atravs de portas OU-EXCLUSIVO, como mostrado a seguir.

Para se obter um circuito somador/subtrador de 4 bits deve-se associar o circuito somador de 4 bits (CI 7483) com o circuito inversor controlado mostrado acima.O esquemtico do somador mostrado na figura abaixo:

Neste circuito h duas possibilidades de operao: 1 a Possibilidade: Soma O sinal soma/subtrao deve ser igual a 0 e o inversor controlado opera como um seguidor, isto , simplesmente deixa passar os bits BX. Portanto: B1 = Bx x _________________________________________________________________________ Prof. Hlio Lees Hey, Dr. Eng.

2 a Possibilidade: Subtrao O sinal soma/subtrao igual a 1 e o inversor controlado est ativo fornecendo na sua sada o complemento de 1 dos bits BX , isto , B1 . Como o sinal x soma/subtrao igual a 1, este bit tambm introduzido no transporte de entrada Tin, possibilitando que o complemento de 2 do subtraendo seja completamente implementado.

Circuito detector de Overflow


O overflow ocorre somente quando so somados dois nmeros positivos e pode ser detectado atravs do transporte Tout. Sempre que o sinal de soma/subtrao for igual a zero, para instruo de soma, e o transtorte Tout for igual a 1, um sinal de erro (LED) indicando o estouro de capacidade deve ser acionado. A funo que implementa o overflow pode ser definida como: O = E .Tout O = E .Tout

CI 7483 4 Bit Full Adder Pinagem

1 2 3 4 5 6 7 8

A4

B4

16 15 14 13 12 11 10 9

7483
S3 A3 B3 VCC S2 B2 A2 S4 Tout T in GND B1 A1 S1

Display de Sete Segmentos Pinagem

_________________________________________________________________________ Prof. Hlio Lees Hey, Dr. Eng.

NC

d GND c

NC

_________________________________________________________________________ Prof. Hlio Lees Hey, Dr. Eng.

Você também pode gostar

  • Cap4g Molina
    Cap4g Molina
    Documento10 páginas
    Cap4g Molina
    viniciusbign
    Ainda não há avaliações
  • Nota Final
    Nota Final
    Documento1 página
    Nota Final
    viniciusbign
    Ainda não há avaliações
  • Memcache
    Memcache
    Documento1 página
    Memcache
    viniciusbign
    Ainda não há avaliações
  • Apostila
    Apostila
    Documento137 páginas
    Apostila
    viniciusbign
    Ainda não há avaliações
  • Apostila
    Apostila
    Documento137 páginas
    Apostila
    viniciusbign
    Ainda não há avaliações