Escolar Documentos
Profissional Documentos
Cultura Documentos
1. Introduo
O Amplificador Operacional (AOP) denominava originalmente os circuitos amplificadores que realizavam operaes matemticas, tais como: adio, multiplicao, integrao, etc. Atualmente este circuito tem amplo uso em amplificao de sinais, conformao de ondas, instrumentao analgica, transformaes de impedncias, processos de servomecanismo e controle, etc.
Pode-se
obter
amplificadores
operacionais
utilizando
componentes
discretos, mas na atualidade existe uma grande variedade de amplificadores operacionais integrados, que oferecem, entre outras, as seguintes vantagens: pequeno tamanho, alta confiabilidade, baixo custo e reduzida influncia da temperatura.
Um AOP comumente representado como indicado acima. Possui duas entradas e uma sada. Um sinal aplicado entrada (+) mais, tambm denominada de no inversora, aparece na sada com mesma fase. Quando um sinal aplicado entrada (-) menos, tambm conhecida por entrada inversora, h uma inverso de fase no mesmo.
Um AOP ideal tem as seguintes caractersticas: Resistncia de entrada infinita Resistncia de sada nula Ganho de tenso infinito Banda-passante infinita Balanceamento perfeito (Vo=0, quando as entradas + e esto no mesmo potencial) Um amplificador operacional necessita de duas fontes de alimentao para seu funcionamento, sendo uma positiva e a outra negativa, em geral de mesmo valor nominal.
2. Amplificador Linear
Num amplificador, para tenses contnuas e alternadas, emprega-se um AOP, sobretudo quando se deseja conseguir uma grande linearidade, em amplitude e em freqncia, bem como uma grande estabilidade de ganho, em funo da temperatura e da tenso de alimentao. Como exemplo de amplificadores lineares apresentam-se duas montagens bsicas: 2.1-Montagem inversora: Considerando o amplificador (Fig.1.2) como sendo ideal, tem-se:
AV =
V2 R = 2 V1 R1
Devido ao uso da realimentao negativa, a sada dever evoluir at que a condio e = e seja atendida. Alm disso,
V1 - e = R1 I1
+ -
I1 =
V1 R1
e e
-
V 2 = R 2 I2
I2 =
V2 R2
1 0 0 1 () 7 749.01 302.16
R2 >> 1 , o ganho R1
AV idntico ao do amplificador inversor, sendo que o sinal de sada no sofrer nenhuma defasagem com relao ao sinal de entrada. A impedncia de entrada ser aquela vista pelos terminais de entrada do prprio AOP. Considerando o amplificador como ideal, a impedncia de entrada infinita.
3. Realizaes Prticas
Manipulao do AOP tipo 741.
A just e Ajuste dede of f-set Off-set E nt rada Entrada Inversora invers ora E nt r. no Entrada noersora inv inver. V-E
(1) (1)
(2) (2) (3) (3) (4) (4)
(8) NC (8) Nc
(7) V + (7) +E (6) SSada (6) a da (5) Ajuste de Off-set (5) A just e
de of f-set
7 4
VS
1kHZ
Vo
FIGURA 1.5 Amplificador Inversor.
a) Determine a tenso de sada (Vo) e o ganho em tenso AV para VS = 1V, e para os valores de resistncias indicados na tabela 1.1. b) Verifique a diferena de fase entre Vo e VS. c) Tome R1 = 10 k e R2 = 100 k e faa VS = 4 volts. Determine, em seguida, o valor de Vo e o ganho para esta situao. Vo = AV =
d) Compare o valor de ganho obtido acima com o valor anteriormente determinado na montagem utilizando esses mesmos resistores. e) Qual o valor de VS de modo que o sinal de sada continue com a mesma forma do sinal de entrada (sem distoro)?
VS (p-p) 1V 1V 1V 1V
Vo (p-p)
AV
R1 10 k 10 k 10 k 10 k
R2 10 k 33 k 47 k 100k
TABELA 1.1.
a) Faa a montagem esquematizada de acordo com a figura 1.6. b) Determine a tenso de sada (Vo) e o ganho em tenso (AV) para as condies indicadas na tabela 1.2. c) Verifique se h diferena de fase entre Vo e VS. R2
2 3 7
+
4
VS
R1
12k
Vo
VS (p-p) 1V 1V 1V 1V
Vo (p-p)
AV
R1 10 k 10 k 10 k 10 k
R2 10 k 33 k 47 k 100 k
TABELA 1.2.
4. Questionrio:
1) Calcule o valor do ganho em tenso (AV) para as diversas condies indicadas no item 3.1 a e compare com os valores medidos. Comente os resultados. 2) Justifique o valor de VS encontrado no item 3.1.e. 3) Qual a impedncia de entrada da montagem da figura 1.7?
+12V
-12V
FIGURA 1.7
, onde: 0 Rx R .
R2 R1 Rx Vin Zin
FIGURA 1.8
+12V
+ R
-12V
Vo
4. Material Utilizado
- 1 Resistor de 47 k; - 1 Amplificador Operacional 741; - 2 Fontes de alimentao; - 1 Osciloscpio duplo-canal; - 2 Resistores de 10 k; - 1 Resistor de 33 k; - 1 Resistor de 100 k; - 1 Resistor de 12 k; - 1 Gerador de funes.
AULA PRTICA Amplificador Operacional Montagem de Base de Ganho Varivel com Impedncia de Entrada Constante
1. Introduo
O conhecimento dos parmetros bsicos dos amplificadores, de grande importncia para a realizao de um projeto, pois atravs destes parmetros que o amplificador nos fornecer condies timas de operao. Para o nosso caso, os parmetros a que nos referimos so : a impedncia de entrada e o ganho do amplificador. O objetivo desta prtica a implementao de um amplificador, partindo dos parmetros j especificados, de acordo com as necessidades do projeto.
2. Realizaes Prticas
1) (a) Projete um amplificador de ganho varivel de 0 a -10, com impedncia de entrada no inferior a 10 k, utilizando: - 1 Ampli-Op (741) ; - 1 Resistor de 10k; - 1 Trim-pot de 100k. (b) Que tipo de montagem foi utilizada? (c) Aplique uma fonte de sinal entrada do seu amplificador e verifique se realmente existe uma variao de ganho de 0 a -10.
Obs.: no desmonte esta montagem, pois ela ser utilizada no item 3.
2) Realize a montagem da figura 2.1.,e execute os seguintes passos: (a) Com a chave S aberta, varie a tenso da fonte at obter entre os terminais (a-b) uma tenso de 1V p_p; (b) Feche a chave S. Varie o potencimetro (Rs) at que a tenso entre os terminais (a-b) reduza-se metade do valor de tenso encontrado em (a); (c) Compare o valor de RS (medido com um multmetro), com o valor de RL; (d) A que concluso chega-se com relao ao valor de RS?
RS = 100k a RS
FONTE DE SINAL
RL = 10k eS ~ b
FIGURA (2.1)
3) (a) Determine a impedncia de entrada do seu amplificador projetado no item 1), empregando o mtodo do item anterior, conforme mostrado na figura 2.2.; (b) Varie o valor do trim-pot da montagem do item 1) e observe se h alguma variao da impedncia de entrada.
FONTE DE SINAL
Rs A
eO
Rs MONTAGEM DO ITEM 1)
es
B
FIGURA (2.2)
3. Material Utilizado
- 1 Osciloscpio duplo-canal; - 1 Fonte de sinal; - 2 Fontes de alimentao; - 1 Ampli-Op (741); - 2 resistor de 10 k; - 2 Trim-pot de 100 k.
10
1. Introduo
Esta prtica tem por objetivo dar uma idia da versatilidade do emprego de um amplificador operacional, utilizado como amplificador de sinal, para os mais diversificados fins, que so determinados pelas condies dadas no projeto, ou seja, um amplificador que deve apresentar um ganho de (-1) a (+1), ou um amplificador de ganho fixo com uma impedncia de entrada especificada num determinado valor, etc. Fazendo uso, para realizao desses amplificadores, simples montagens bsicas, tais como a montagem inversora e a no-inversora.
2. Realizaes Prticas
1) (a) Projete um amplificador de tenso de ganho varivel de zero (o) onze (11), com impedncia de entrada no inferior a 4k7, utilizando: - 1 Trim-pot de 4k7 ; - 1 resistor de 10 k; - 1 resistor de 100 k; - 1 amplificador (741). (b) Qual a montagem empregada para este fim? (c) Aplique um sinal entrada do seu amplificador e verifique o comportamento do sinal de sada.
2) (a) Projete um amplificador de ganho que possa variar de menos um (-1) a mais um (+1) linearmente, com impedncia de entrada superior a 4k7, utilizando: - 2 resistores de 100 k; - 1 Trim-pot de 4k7 ; - 1 Amplificador (741).
11
(b) Que montagem foi utilizada? (c) Varie o trim-pot empregado nesta montagem e verifique se a impedncia de entrada continua superior a 4k.
3. Material Utilizado
- 1 Osciloscpio duplo-canal; - 2 Fontes de alimentao; - 1 Fonte de sinal; - 1 Trim-pot de 4k7 ; - 1 Resistor de 10k; - 2 Resistores de 100k; - 1 Ampli-Op (741).
12
1. Introduo
O conhecimento dos diversos parmetros de um amplificador operacional permite, alm de uma utilizao correta do mesmo, uma previso do desempenho de um determinado circuito que utilize o ampli-op como elemento ativo, assim como suas limitaes. Por exemplo, se o amplificador operacional apresenta, para um sinal de freqncia de 1 MHz, um ganho em malha aberta de 0 db, inconcebvel a sua utilizao como amplificador para sinais de freqncias superiores a 1 MHz, pois o mesmo funcionar como um atenuador e no como amplificador. Alm disso, o uso resistncias de valores elevados na realimentao negativa do ampli-op produzir uma tenso de erro na sada devida s correntes de polarizao. Nesta prtica, iremos medir alguns parmetros do ampli-op do tipo 741, de acordo com a seqncia apresentada a seguir:
2.Realizaes Prticas
1) Medida de Tenso de OFF-SET na entrada (a) Coloque as duas entradas (+) e (-) do ampli-op massa e verifique qual a tenso de sada. Explique o que acontece. Admitindo que o ganho em malha aberta do ampli-op de 105 , voc pode determinar a tenso de OFFSET na entrada? Justifique a sua resposta. (b) Faa a montagem indicada na figura 4.1 e tente balancear a sada, isto , tente fazer V0 = 0. Mea a tenso de VA no instante em que V0 passa de (+) 15V a (-) 15V e vice-versa.
13
-12V
-12V
FIGURA (4.1)
(c) Faa a montagem da figura 4.2 e mea V0. De que modo voc pode determinar a tenso de OFF-SET na entrada? 100k 100 K 1k e+ e-
+
1 5 Vo
FIGURA (4.2)
2) Compensao da Tenso de OFF-SET Grande parte dos ampli-op possuem terminais para compensao da tenso de OFF-SET. Em sntese, o mtodo consiste em introduzir um pequeno desequilbrio no estgio diferencial de entrada no sentido de compensar a tenso de OFF-SET. (a) Conecte um potencimetro de 4,7k entre os pinos 1 e 5, na
montagem do item (c) da questo anterior, e observe o que acontecer com V0 devido a uma mudana na faixa de ajuste do potencimetro. (b) Atravs da observao dos resultados, qual a funo dos terminais 1 e 5?
14
3) Medida das Correntes de Polarizao de OFF-SET Faa a montagem da figura 4.3 no esquecendo de colocar o capacitor de 10 nF em paralelo com cada resistncia de 10M. 10nF 100 K 10M Ib2 +
-12V +12V
Ib1
Vo
10nF
10M
FIGURA (4.3)
(a) Curto-circuite a resistncia de entrada (+) e mea a tenso de sada V0. Determinar Ib1
b1
=+
10 M
=I
(b) Curto-circuite agora a resistncia de entrada (-) e mea a tenso de sada de V0. Determine Ib2 pela relao:
I b2 =
VO e+ e + = = =I 10 M 10 M 10 M
I =I
p
+I 2
OS
I I
15
3. Material Utilizado
- 1 Osciloscpio duplo-canal; - 2 Fontes de alimentao; - 1 Potencimetro de 4k7; - 2 Resistores de 4k7 ; - 1 Resistor de 100k; - 1 Resistor de 1k; - 2 Capacitores de 10nF; - 2 Resistores de 10M; - 1 Ampli-Op (741).
16
1. Introduo
O ganho em malha aberta do Ampli-op varia bastante com a freqncia. Com o aumento da freqncia, o sinal de sada tem sua amplitude atenuada, ao mesmo tempo em que aumenta a defasagem em relao ao sinal de entrada. O ganho de um amplificador operacional pode ser modelado por uma funo de transferncia de primeira ordem com a seguinte forma:
A0 A0 A () /5 15.832 = = , f 1+ j 1+ j 0 f0
1 0 0 1 263.16 487
onde: f0 a freqncia de corte A0 o ganho em D.C. A figura (5.1) mostra claramente a influncia do aumento da freqncia sobre o mdulo de A () decibel. em /5
17
Observando a curva de Bode de amplitude, localizamos facilmente a freqncia de corte(f0) e a freqncia de transio(ft) que dada por: f t = A0 xf 0
interessante notar que para valores de freqncia onde possamos considerar que
f >> 1 , o produto de A () se mantm constante e igual0 f x f /5 15.945 1 f0
0 1 318
2. Realizaes Prticas
1) Medio de Ganho em Malha Aberta:
Faa a montagem da figura 5.2 e preencha a Tabela 5.1. fS 100Hz 1kHz 10kHz
TABELA 5.1.
VA
Vi
V0
Av = V0 / Vi
VS uma fonte de sinal senoidal de 1V pico a pico e freqncia fS. Note que, devido s dificuldades de operar com o amplificador em malha aberta, em conseqncia da tenso de OFF-SET levar o amplificador saturao (regio no linear), e de Vi ser um sinal de baixa amplitude, foi empregada a montagem auxiliar indicada na figura abaixo. Observe que o circuito introduz uma realimentao negativa no amplificador e permite uma medio indireta de Vi.
18
10k
100k VA 100 Vi
22k
C
+12V
VS
Vo
-12V
C
FIGURA (5.2)
Interprete os resultados da Tabela 1 no que diz respeito relao entre AV e fS verificando o que acontece com o produto fS x AV. 2) Medio do SLEW-RATE
Outro parmetro de grande importncia do Ampli-op, principalmente quando levado em considerao a relao amplitude freqncia, chamado de SLEW-RATE, cuja definio a mxima taxa de variao do sinal de sada,ou seja:
SR = deo dt mx
Para medirmos facilmente o SLEW-RATE (SR) de um determinado amplificador, podemos utilizar uma montagem no inversora, aplicando na entrada, uma tenso retangular, conforme indicado na figura 5.3. A taxa de variao do sinal de sada o SLEW-RATE do amplificador.
19
R R + eS
+12V
Sada
V t SR = V / t
-12V
FIGURA (5.3)
20kHZ de amplitude 5Vp_p ao 741 e determine o SR para este ampli-op. (ii) Agora aplique um sinal senoidal de mesma amplitude na entrada e varie a freqncia de 1kHz a 20kHz e observe o que ocorre na sada do ampli-op. Explique.
3. Material Utilizado
- 1 Osciloscpio duplo-canal; - 1 Fonte de sinal; - 2 Fontes de alimentao; - 1 Ampli-Op (741); - 1 Resistor de 10k; - 1 Resistor de 22k; - 1 Resistor de 100k; - 1 Resistor de 100; - 2 Capacitores de 470 nF.
20
1. Introduo
As prticas anteriores deram nfase s aplicaes lineares do amplificador operacional. Entretanto, devemos salientar que o Ampli-op no est limitado, unicamente, a este tipo de aplicao. O Ampli-op, por exemplo, pode ser usado como um comparador, isto , um determinado sinal de entrada pode ser comparado com uma tenso de referncia, de tal maneira que, quando o nvel de tenso deste sinal estiver inferior ao de referncia, a sada assumir um valor de tenso, que difere do valor obtido, quando o nvel de tenso do sinal de entrada for superior ao de referncia. A figura (6.1) mostra o ampli-op utilizado como comparador. Sinal de entrada +12V
ei
Vin VREF
+ -12V
Sada
eo
FIGURA (6.1)
Essa propriedade do ampli-op nos permite utiliz-lo como gerador de onda quadrada,com o auxlio de um circuito integrador,como mostra a figura (6.2 a).
21
R1
2 3
7 6 4
Sada
R2
Vref
Vc
eo
. o e
FIGURA (6.2a)
R3
A figura (6.2 b) mostra, tanto a forma de onda de sada eo, como a forma de onda VC.
A: e0 B: vc_1 15.00 V
5.000 V
-5.000 V
-15.00 V 0.000ms
2.000ms
4.000ms
6.000ms
8.000ms
FIGURA (6.2b)
Suponhamos do que, no instante t0 = 0 , Vref = xVsaturao = xVCC . Notamos que, a partir do instante t = t0 + , a sada eo assume o valor +Vcc, at o capacitor atingir a tenso
xVCC .
comparador passa a ter um valor igual a -Vcc, que por sua vez far o capacitor descarregar, atingindo novamente o valor xVCC , completando um ciclo, e assim sucessivamente.
22
2. Realizaes Prticas
1) Realize a montagem de acordo com a figura (6.2a) e observe o comportamento das formas de onda indicadas na figura (6.2b). Considere R1=100k , R2=10k , R3=10k 2) Mea a tenso e C=10nF.
R +R
2
3) Realize, agora, a montagem da figura (6.3) e observe o comportamento da onda de sada, para uma variao no trim-pot R. Explique o que acontece.
D1 D2 R = 100k R1 = 100k R2 = 10
3 +
C = 10nF
7 6 4
R3 = 10k
Sada
Vc .Vcc
R4 = 10k
eo
FIGURA (6.3)
4) Inverta as posies dos diodos D1 e D2 e observe o comportamento da onda na sada, variando o trim-pot R. Explique o que acontece.
3. Material Utilizado
- 1 Osciloscpio duplo-canal; - 2 Fontes de alimentao; - 1 Ampli-Op (741); - 2 Resistores de 10k; - 1 Resistores de 100k; - 1 Resistor de 10 ; - 1 Trim-pot 100k - 1 Capacitor de 10nF; - 2 Diodos 1N 4007.
23
Display de 7 segmentos
1. Introduo
Nesta aula prtica iremos utilizar alguns CIs que nos permitiro implementar os segmentos que compem o display de 7 segmentos. Para podermos visualizar as informaes binrias vindas dos CIs utilizaremos displays de 7 (sete) segmentos. Que podem ser divididos em display tipo nodo comum e tipo ctodo comum. Observe as figuras abaixo.
AULA PRTICA
FIGURA (7.2) (a) Display tipo nodo comum, (b) Display tipo ctodo comum.
24
Analisando a figura anterior, observamos que os leds dos displays iro acender se aplicamos nvel lgico 1 (um), nas entradas D,C,B, e A, para o display tipo ctodo comum e nvel lgico 0 (zero) nas entradas para o tipo nodo comum. BCD 8421 A 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 a: AB CD 00 01 11 10 00 1 0 1 1 01 0 1 1 1 11 X X X X 10 1 1 X X B 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 C 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 D 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 a 1 0 1 1 0 1 1 1 1 1 X X X X X X b 1 1 1 1 1 0 0 1 1 1 X X X X X X 9876543210 c 1 1 0 1 1 1 1 1 1 1 X X X X X X d 1 0 1 1 0 1 1 0 1 1 X X X X X X e 1 0 1 0 0 0 1 0 1 0 X X X X X X f 1 0 0 0 1 1 1 0 1 1 X X X X X X g 0 0 1 1 1 1 1 0 1 1 X X X X X X
25
2. Realizaes Prticas
Roteiro: 1) Com base na teoria apresentada, faa o mapa K, projete e monte os segmentos b & c do display de 7 segmentos utilizando os CIs 7405,7408 e 7432. Utilize o led para verificar os resultados.
Para a utilizao do CI 7405 lembre que ele coletor aberto, ou seja, se analisamos como um transistor, quando um sinal aplicado em sua base, Vcc ou 1 em binrio, ento o transistor estar saturado circulando corrente atravs do resistor e portanto aparecer uma tenso de 0 volts ou nvel lgico 0 (zero) na sada. Da mesma forma se o sinal aplicado em sua base 0 volts
26
ou 0 em binrio, ento o transistor estar cortado, no circulando corrente no resistor e verificamos assim uma tenso de Vcc ou 1 em binrio na sada (coletor). Temos assim o funcionamento do inversor verificado. Vcc
Vcc ou 0 volt
0 volt ou Vcc
Para a ligao dos leds, ser necessria a ligao de uma resistncia de 100 em srie com o mesmo para que ele no se danifique.
A
A (-) K (+)
FIGURA (7.10) Esquema de ligao do Led.
3. Material Utilizado
- 1 CI 7405; - 1 CI 7408; - 1 CI 7432; - 1 Fonte de Alimentao (+5V) ; - 2 Leds; - 1 Resistores 1K; - 2 resistores 100.
27
Multiplexadores e Demultiplexadores
1. Introduo
AULA PRTICA
Nesta aula prtica iremos utilizar um multiplexador 8/1, ou seja, com 8 entradas e uma sada. O multiplexador escolhe um dos terminais de entrada de dados, atravs de uma combinao bem definida nos terminais de seleo, estabelecendo um canal entre a entrada escolhida e a sada. Assim, toda informao que estiver no terminal de entrada escolhido transmitida sada.
2M = N
Ser utilizado o multiplexador 74151. O seu circuito interno, a tabela verdade e o diagrama de pinos esto representados a seguir:
Entrada de dados
SadaY
SadaY Strobe
28
Utilizaremos, tambm, um demultiplexador, cuja funo realizar a operao inversa de um multiplexador. Ou seja, escolhe-se um dentre vrios terminais de sada, atravs de uma combinao binria nos terminais de seleo, estabelecendo um canal entre o terminal de entrada (terminal de dados) e a sada selecionada.
29
necessrio a verificao e entendimento da tabela da verdade, referente ao decodificador 7442 utilizado como demultiplexador. O seu circuito interno, a tabela verdade e o diagrama de pinos esto representados a seguir:
Sadas
Entradas /Seleo
Sadas
30
Para tal verificao faa o mapa K das sadas de 0 at 2. Obs.: a figura 8.5. apenas ilustrativa, para que possamos visualizar o que seria se juntssemos todas as 9 sadas e colocssemos dentro de uma nica caixa preta ( CI 7442).
2. Realizaes Prticas
Roteiro: 1) Verificao da operao do multiplexador. Utilize as figuras 8.2 e 8.3 como referncia. Faa o seguinte teste para verificar se a montagem est funcionando: 1.2) Aplique um sinal a uma entrada qualquer. 1.3) Aplique sinais s entradas de seleo, correspondendo entrada que se deseja transmitir para a sada. 1.4) Verifique se o sinal de sada corresponde ao da entrada selecionada. Repita o processo para outras trs combinaes de entradas de seleo. Obs.: Utilize leds para verificar que sinais esto sendo aplicados s entradas (lembre-se de ligar a resistncia em srie como foi feito na prtica anterior). Use o mesmo princpio para verificar a o sinal da sada. Ver figura 8.9. 2) Uso do 7442 como demultiplexador. 2.1) Considere que se deseja implementar um circuito em que, aplicando sinais nas entradas de seleo, faa-se com que a sada selecionada tenha o mesmo nvel lgico de um sinal de entrada, podendo as demais sadas assumir nveis lgicos quaisquer. Como o 7442 pode ser usado para realizar este circuito? Realize a montagem concebida. 2.2) Qual das entradas do decodificador 7442 ser empregada como entrada de dado do demux? Aplique um sinal nesta entrada. 2.3) Aplique sinais nas entradas do 7442 a serem usadas como entradas de seleo. 2.4) Verifique se a sada correspondente s entradas de seleo corresponde informao de entrada (varie a informao de entrada para confirmar) Repita o processo para outras trs combinaes de entradas de seleo. A partir das concluses tiradas acima, juntamente com os diagramas do MUX 74151 e do decodificador 7442. Implemente um sistema de
31
transmisso/recepo capaz de fornecer na sada selecionada o dado apresentado na entrada correspondente do multiplexador.
MUX 74151 DEMUX 7442 SADAS
Seleo
3. Material Utilizado
32
Circuitos Aritmticos
AULA PRTICA
1. Introduo
Denomina-se circuito aritmtico, aquele capaz de executar operaes aritmticas, tais como, adio, subtrao, multiplicao e diviso. Nesta prtica, sero implementados circuitos digitais que realizam operaes de soma e subtrao no sistema binrio.
1.1. SOMADOR INCOMPLETO OU MEIO SOMADOR. O projeto de um somador capaz de executar a soma de dois bits apresentado na figura 9.1 abaixo. Ele denominado de somador incompleto ou meio somador. Na tabela9.1, apresentamos a soma (S) de dois bits A e B e o respectivo transporte de sada ou carry (Ts) para todas as possveis combinaes de entrada.
TABELA9.1
Entradas
A 0 0 1 1
B 0 1 0 1
S 0 1 1 0
A B
33
1.2. SOMADOR COMPLETO A seguir, apresenta-se a tabela verdade de um somador completo, o qual, a partir de dois bits de entrada e do transporte de entrada, determina a soma (S) e o transporte de sada (Ts).
TABELA 9.2
Entradas Te 0 0 0 0 1 1 1 1 A 0 0 1 1 0 0 1 1 B 0 1 0 1 0 1 0 1
Sadas S 0 1 1 0 1 0 0 1 Ts 0 0 0 1 0 1 1 1
Ts
1.3. SOMADOR PARALELO O circuito que permite a obteno da soma de duas palavras (A e B), cada uma com dois bits, obtido do cascateamento de um somador incompleto e um somador completo, conforme mostrado na figura 9.3. O carry mais esquerda (Ts2) ser igual a 1 se a soma for superior a 3 (ou 11 em binrio), no podendo ser representada somente com as sadas
34
S2 e S1. Neste caso, o prprio sinal Ts2 usado como o bit mais significativo da soma (S3).
A2 B2 A1 B1
Ts2
Te
S.Completo
2. Realizaes Prticas
1) Com base na teoria apresentada, analise o projeto do somador paralelo e a partir das figuras 9.1, 9.2 e 9.3 e das tabelas 9.1 e 9.2, faa a montagem do mesmo, utilizando as portas lgicas disponveis no CIs 7408, 7432 e 7486. Utilize Leds para verificar os resultados S3,S2 e S1. Obs.: lembre-se de ligar a resistncia em srie com o Led para no danific-lo. 2) Projete e monte um subtrator paralelo, utilizando as mesmas portas lgicas do item 1 e os Leds para a verificao das sadas S3,S2 e S1.
35
3. Material Utilizado
- 1 CI 7408; - 1 CI 7432; - 2 CI 7486; - 3 Leds; - 1 Fonte de Alimentao (+5V).
36
AULA PRTICA
Flip-Flops
1. Realizaes Prticas
1) Faa a montagem indicada na figura 10.1. Utilize para essa montagem o CI 7400 pinagens na figura 10.6.
S
B R
S 0 0 1 0 1 0
R 1 0 0 0 1 0
Q
Q
2) Conecte os terminais A e B entre si, segundo a figura 10.3 e preencha a tabela 10.2.
S
Q
A CLK
B R
Q
FIGURA (10.3)-Flip-Flop.
37
S 0
R CLK 1 0 1
0 1
0 1
0 1
0 1
0 1
Para que a lgica desse item funcione corretamente, antes de cada mudana de S e R o CLK deve ser zerado. 3) Partindo dos resultados obtidos na TABELA 10.2, complete a TABELA 10.3 apresentada abaixo.
TABELA 10.3
Qn+1 Qn 1 0 ?
FLIP-FLOP J-K 4) O CI 7473, da figura 10.8, nos fornece dois Flip-flops J-K na mesma pastilha, como mostra a figura abaixo. Utilize apenas um dos Flip-flop e preencha a tabela indicada.
38
J 1 0 0 0 1 1
K 0 0 1 0 1 1
CLK
CLR
1 1 1 1 1 1
Jn
Kn
Qn+1 Qn 1 0
Q
CLR
J 1 X X
K 0 X X
CLK
1 0 0
6) Realize as montagens indicadas nas figuras 10.4 e 10.5 mostradas abaixo, e construa a tabela da verdade para cada uma.
D clock
J
CLK
Dn 1 0
Qn+1
CLR Q K CR L
39
J
CLK
Q Tn 1 0 Qn+1
K CLR Q
2. Diagramas.
7405
1 2 3 4 5 6 7 Pinos
14 13 12 11 10 9 8
1J
1Q 1Q GND 2K 2Q 2Q
3. Material Utilizado
- 1 Porta Lgicas NAND (CI 7400); - 1 Flip-Flop J-K (CI 7473) ; - 1 inversor (CI 7405); - 1 Fonte de Alimentao (+5V); - 1 Gerador de sinais (CLOCK) ; - 2 Leds.
40
AULA PRTICA
Contadores
1. Contador
Utilizaremos o CI 74LS90 como contador sincrono de dcada. Este CI constituido de duas partes, que podem ser usadas separadamente, correspondentes a divisores de frequncia por 2 e por 5.
O flip-flop da esquerda (figura 11.2), faz com que um sinal aplicado em A tenha sua freqncia dividida por dois em QA. J os flip-flops restantes, fazem com que um sinal aplicado em B tenha sua freqncia dividida por cinco em QD. A porta 1 controla as entradas set dos flip-flops das extremidades e a porta 2 s entradas reset de todos os flip-flops. O contador resseta se o R0(1) e R0(2) assumirem nvel 1 (um) e pelo menos uma das entrada R9s assumirem nvel lgico 0 (zero). Veja a tabela a seguir.
41
Para utilizarmos o CI 7490 como contador de dcada, devemos ligar o pino 12 (doze) ao pino 1(um), como mostrado abaixo.
TABELA 11.2Ligaes no diagrama e pinos.
Com esta montagem, um sinal de freqncia f colocado em A far com que os sinais nas sadas tenham as seguintes freqncias:
TABELA 11.3 SADA FREQUNCIA
QD QC QB QA
f /10 f /10 f /5 f /2
2. Display
Para podermos visualizar as informaes binrias vindas do contador utilizaremos displays de 7 (sete) segmentos. Que podem ser divididos em display tipo nodo comum e tipo ctodo comum. Observe as figuras abaixo.
42
FIGURA (11.5) (a) Display tipo nodo comum, (b) Display tipo ctodo comum.
Analisando a figura anterior, observamos que os leds dos displays iro acender se aplicamos nvel lgico 1 (um), nas entradas D,C,B, e A, para o display tipo ctodo comum e nvel lgico 0 (zero) nas entradas para o tipo nodo comum. Assim como para o Led, que utilizamos anteriormente, para um bom funcionamento com o decodificador CI 7446 deve-se ligar em cada sada do display uma resistncia.
3. Decodificador
Para que as informaes vindas do contador sejam corretamente apresentadas no display utilizamos decodificadores especficos
43
No nosso caso, utilizaremos o CI 7446 que um decodificador de sete segmentos tipo anodo comum. Observe a pinagem e as tabelas verdades a seguir:
4.Realizaes Prticas
Montar um contador de dcada (0 a 9) utilizando o Encoder mostrado acima como gerador de sinais. Passos: 1. Faa a ligao do display de 7 segmentos com o decodificador CI 7446. Observe a pinagens dos dois componentes e a tabela verdade do decodificador.
44
2. Verifique se a montagem esta correta. Aplique sinais s entradas DCBA ,de acordo com a tabela 11.4, e veja se o smbolo mostrado no display o correspondente a combinao. 3. Faa a montagem do contador e conecte-o com o decodificado. 4. Verifique se a montagem esta correta. Aplique, alternadamente, Vcc e zero na entrada A do decodificado e observe no display se a mesmo esta contando.
5. Material Utilizado
1 Contadores (CI 7490); 1 Decodificadores (CI 7446); 1 Displays de 7 segmentos;
7 Resistor de 100 .
45
Conversores AD/DA
1. Realizaes Prticas
1) Testar e verificar experimentalmente o funcionamento do Conversor D/A bsico com AOP. 1.1) Mea o valor de Vs e diga se ele foi exatamente o esperado( terico). Se no, qual a razo dessa divergncia?
Ro A B C D R 2R 4R 8R Vs
AULA PRTICA
V V V Ro V A + B + C + D ou R 2 4 8 Ro B C D Vs = A + + + R 2 4 8 Vs = Onde A,B,C e D so 0s ou 1s correspondentes a seus valores lgicos. Se Ro=8 ,R=5k e Vcc=12V, a tabela abaixo seria obtida.
A 0 0 0 0 0 1
B 0 0 0 0 1 1
C 0 0 1 1 0 1
D 0 1 0 1 0 1
46
2) Testar e verificar experimentalmente o funcionamento do Conversor com rede R 2R 2.1) Mea o valor de Vs e diga se ele foi exatamente o esperado( terico). Se no, qual a razo dessa divergncia?
Ro V A VB + 3R 2 4 Ro B Vs = A + 6R 2 Vs =
Vs = ? 2.2) Desenvolva analticamente como em sala de aula o uma forma de se calcular Vs e ento refaa sua medio de Vs e diga se ele foi exatamente o esperado (terico). Se no, qual a razo dessa divergncia? 3) Testar e verificar experimentalmente o funcionamento do Conversor com nmero de mais de um algarismo 3.1) Mea o valor de Vs e diga se ele foi exatamente o esperado( terico). Se no, qual a razo dessa divergncia? Agora ficou fcil,no? 3.2) At quando, ou seja, at que valor em binrio eu posso variar o meu N decimal menos significativo? E porqu?
47
Vs =
2. Material Utilizado
1 Resistor 10; 1 Resistor 1K;
1 Resistor 8,2K; 1 Resistor 10K; 1 Resistor 22K; 1 Resistor 39K; 1 Resistor 47K; 1 Resistor 33K; 1 Ampli-Op (741).
48