Você está na página 1de 9

EJERCICIO III.

3

Prof. Jos Virgilio De Andrade
El sistema trifsico de la figura est balanceado, opera a secuencia positiva y a 60 Hz:
1 2
Sistema 1 Sistema 2
L1
L2
Datos nominales de los equipos:
Sistema Equivalente (SE1):
Vnse1 115 kV = SCC3Fse1 6000 MVA = SCC1Fse1 2000 MVA =
Sistema Equivalente (SE2):
Vnse2 115 kV = SCC3Fse2 3000 MVA = SCC1Fse2 1000 MVA =
Lneas (L1 y L2):
Zl1
1
3 12i + ( ) = Zl1
2
Zl1
1
= Zl1
0
9 36i + ( ) =
Zl2
1
Zl1
1
= Zl2
2
Zl2
1
= Zl2
0
Zl1
0
=
Resuelva lo siguiente en coordenadas polares:
a) Calcule y dibuje las redes de secuencia en por unidad con:
Vb1 115 kV = Sb 100 MVA =
b) Obtenga en p.u. los fasores de las tres fases de las tensiones lnea-neutro de las barras 1 y 2, de las corrientes que
salen del sistema equivalente 1, y de las corrientes de las lneas 1 y 2, si las tensiones thevenin de operacin de los
sistemas 1 y 2 son:
Vthse1pu
a
1.05 0 = Vthse2pu
a
0.95 10 =
c) Obtenga los fasores indicados en la parte b si a la mitad de la linea 1 ocurre una falla de dos fases abiertas en las fases
b y c. Compare los resultados e indique si dependen de k.
d) Obtenga los fasores indicados en la parte b si a la mitad de la linea 1 ocurre una falla de una fase abierta en la fase a.
Compare los resultados e indique si dependen de k.
a):
Zb1
Vb1
2
Sb
132.25 = = Ib1
Sb
3 Vb1
0.502 kA = =
Sistema Equivalente 1:
SCC3Fse1pu
SCC3Fse1
Sb
60 = = SCC1Fse1pu
SCC1Fse1
Sb
20 = =
Zthse1pu
1
i
1
SCC3Fse1pu
0.0167i = =
Debido a que no se especifica la potencia de cortocircuito bifsica, se asume: Zthse1pu
2
Zthse1pu
1
=
Zthse1pu
0
i
3
SCC1Fse1pu
Zthse1pu
1
Zthse1pu
2
0.1167i = =
Debido a que las bases del sistema equivalente son las mismas del sistema elctrico, estos resultados ya
estn en por unidad de las bases del sistema elctrico.
Sistema Equivalente 2:
SCC3Fse2pu
SCC3Fse2
Sb
30 = = SCC1Fse2pu
SCC1Fse2
Sb
10 = =
Zthse2pu
1
i
1
SCC3Fse2pu
0.0333i = =
Debido a que no se especifica la potencia de cortocircuito bifsica, se asume: Zthse2pu
2
Zthse2pu
1
=
Zthse2pu
0
i
3
SCC1Fse2pu
Zthse2pu
1
Zthse2pu
2
0.2333i = =
Debido a que las bases del sistema equivalente son las mismas del sistema elctrico, estos resultados ya
estn en por unidad de las bases del sistema elctrico.
L1:
Zl1pu
1
Zl1
1
Zb1
0.0935 75.9638 ( ) = = Zl1pu
2
Zl1pu
1
= Zl1pu
0
Zl1
0
Zb1
0.2806 75.9638 ( ) = =
L2:
Zl2pu
1
Zl2
1
Zb1
0.0935 75.9638 ( ) = = Zl2pu
2
Zl2pu
1
= Zl2pu
0
Zl2
0
Zb1
0.2806 75.9638 ( ) = =
Redes de secuencia en p.u.:
1
Sec. +:
Zl1
1
2
Vthse2
N
Zthse2
1
Vthse1
N
Zthse1
1
Zl2
1
1
Sec. -:
Zl1
2
2
N
Zthse2
2
N
Zthse1
2
Zl2
2
1
Sec. 0:
Zl1
0
2
Zthse2
0
Zthse1
0
Zl2
0
b):
Ise1pu
a
Vthse1pu
a
Vthse2pu
a

Zthse1pu
1
Zl1pu
1
|| Zl2pu
1
+ Zthse2pu
1
+
2.09 27.966 ( ) = =
Ise1pu
b
Ise1pu
a
1 120 ( ) 2.09 147.966 ( ) = = Ise1pu
c
Ise1pu
a
1 120 ( ) 2.09 92.034 ( ) = =
Il1pu
a
Ise1pu
a
Zl2pu
1
Zl1pu
1
Zl2pu
1
+
1.045 27.966 ( ) = = Il2pu
a
Ise1pu
a
Zl1pu
1
Zl1pu
1
Zl2pu
1
+
1.045 27.966 ( ) = =
Il1pu
b
Il1pu
a
1 120 ( ) 1.045 147.966 ( ) = = Il2pu
b
Il2pu
a
1 120 ( ) 1.045 147.966 ( ) = =
Il1pu
c
Il1pu
a
1 120 ( ) 1.045 92.034 ( ) = = Il2pu
c
Il2pu
a
1 120 ( ) 1.045 92.034 ( ) = =
V1pu
a
Vthse1pu
a
Ise1pu
a
Zthse1pu
1
1.034 1.705 ( ) = =
V1pu
b
V1pu
a
1 120 ( ) 1.034 121.705 ( ) = =
V1pu
c
V1pu
a
1 120 ( ) 1.034 118.295 ( ) = =
V2pu
a
Ise1pu
a
Zthse2pu
1
Vthse2pu
a
+ 0.974 6.097 ( ) = = Sc2pu V2pu
a
Ise1pu
a

2.036 21.869 ( ) = =
V2pu
b
V2pu
a
1 120 ( ) 0.974 126.097 ( ) = = Sc2 Sc2pu Sb 188.911 75.823i + ( ) MVA = =
V2pu
c
V2pu
a
1 120 ( ) 0.974 113.903 ( ) = = Sc2 203.56 MVA = fp
c2
cos arg Sc2 ( ) ( ) 0.928 = =
c):
La falla de fases b y c abiertas implica una conexin en serie de las redes de secuencia a travs de los puntos p
y q de la lnea en donde ocurre la falla:
1
(1-k)Zl1
1
2
Vthse2
N
Zthse2
1
Vthse1
N
Zthse1
1
kZl1
1
Zl2
1
p q
Vpq
1
Il1ff
1
Il2ff
1
1
(1-k)Zl1
2
2
N
Zthse2
2
N
Zthse1
2
kZl1
2
Zl2
2
p q
Vpq
2
Il1ff
2
Il2ff
2
1
(1-k)Zl1
0
2
Zthse2
0
Zthse1
0
kZl1
0
Zl2
0
p q
Vpq
0
Il1ff
0
Il2ff
0
V
1
f
f
1
V
2
f
f
1
V
1
f
f
2
V
2
f
f
2
V
1
f
f
0
V
2
f
f
0
En este caso, la falla es a la mitad de la lnea: k 0.5 =
Zthpq_pu
1
Zl1pu
1
Zl2pu
1
|| Zthse1pu
1
Zthse2pu
2
+
( )
+ 0.126 78.338 ( ) = =
Zthpq_pu
2
Zl1pu
2
Zl2pu
2
|| Zthse1pu
2
Zthse2pu
2
+
( )
+ 0.126 78.338 ( ) = =
Zthpq_pu
0
Zl1pu
0
Zl2pu
0
|| Zthse1pu
0
Zthse2pu
0
+
( )
+ 0.437 78.201 ( ) = =
En prefalla: Il1pu
1
Il1pu
a
1.045 27.966 ( ) = =
La tensin prefalla de circuito abierto entre los puntos p y q slo tiene componente de sec. + que es:
Vthpq_pu
1
Il1pu
1
Zthpq_pu
1
0.132 50.372 ( ) = =
Il1ffpu
1
Vthpq_pu
1
Zthpq_pu
1
Zthpq_pu
2
+ Zthpq_pu
0
+
0.191 27.879 ( ) = = Il1ffpu
2
Il1ffpu
1
= Il1ffpu
0
Il1ffpu
1
=
De la ley de Kirchhoff de voltaje:
Il2ffpu
1
Zl2pu
1
Il1ffpu
1
Zl1pu
1
Zthpq_pu
2
+ Zthpq_pu
0
+
( )
=
Il2ffpu
1
Il1ffpu
1
Zl1pu
1
Zthpq_pu
2
+ Zthpq_pu
0
+
( )

Zl2pu
1
1.342 25.934 ( ) = =
De los divisores de corriente de las redes de sec. - y sec. 0:
Il2ffpu
2
Il1ffpu
2

Zthse1pu
2
Zthse2pu
2
+
Zthse1pu
2
Zthse2pu
2
+ Zl2pu
2
+
0.067 161.277 ( ) = =
Il2ffpu
0
Il1ffpu
0

Zthse1pu
0
Zthse2pu
0
+
Zthse1pu
0
Zthse2pu
0
+ Zl2pu
0
+
0.107 158.362 ( ) = =
Ise1ffpu
1
Il1ffpu
1
Il2ffpu
1
+ 1.533 26.177 ( ) = =
Ise1ffpu
2
Il1ffpu
2
Il2ffpu
2
+ 0.125 32.759 ( ) = =
Ise1ffpu
0
Il1ffpu
0
Il2ffpu
0
+ 0.086 35.674 ( ) = =
V1ffpu
1
Vthse1pu
a
Zthse1pu
1
Ise1ffpu
1
1.039 1.265 ( ) = =
V1ffpu
2
Zthse1pu
2
Ise1ffpu
2
2.091 10
3
122.759
( )
= =
V1ffpu
0
Zthse1pu
0
Ise1ffpu
0
10 10
3
125.674
( )
= =
V2ffpu
1
Zthse2pu
1
Ise1ffpu
1
Vthse2pu
a
+ 0.965 7.086 ( ) = =
V2ffpu
2
Zthse2pu
2
Ise1ffpu
2
4.182 10
3
57.241
( )
= =
V2ffpu
0
Zthse2pu
0
Ise1ffpu
0
0.02 54.326 ( ) = =
Ise1ffpu
a
Ise1ffpu
b
Ise1ffpu
c
|

\
|
|
|
|
.

Ise1ffpu
0
Ise1ffpu
1
Ise1ffpu
2
|

\
|
|
|
|
.

1.551 0.794i
1.198 0.778i
0.144 1.422i +
|

\
|
|
|
.
= =
Ise1ffpu
a
Ise1ffpu
b
Ise1ffpu
c
|

\
|
|
|
|
.
1.742
1.428
1.429
|

\
|
|
|
.
=
arg Ise1ffpu
a
( )
arg Ise1ffpu
b
( )
arg Ise1ffpu
c
( )
|

\
|
|
|
|
.
27.115
146.997
95.787
|

\
|
|
|
.
=
Il1ffpu
a
Il1ffpu
b
Il1ffpu
c
|

\
|
|
|
|
.

Il1ffpu
0
Il1ffpu
1
Il1ffpu
2
|

\
|
|
|
|
.

0.507 0.268i
0
0
|

\
|
|
|
.
= =
Il1ffpu
a
Il1ffpu
b
Il1ffpu
c
|

\
|
|
|
|
.
0.574
0
0
|

\
|
|
|
.
=
arg Il1ffpu
a
( )
arg Il1ffpu
b
( )
arg Il1ffpu
c
( )
|

\
|
|
|
|
.
27.879
77.471
77.471
|

\
|
|
|
.
=
Il2ffpu
a
Il2ffpu
b
Il2ffpu
c
|

\
|
|
|
|
.

Il2ffpu
0
Il2ffpu
1
Il2ffpu
2
|

\
|
|
|
|
.

1.044 0.526i
1.198 0.778i
0.144 1.422i +
|

\
|
|
|
.
= =
Il2ffpu
a
Il2ffpu
b
Il2ffpu
c
|

\
|
|
|
|
.
1.169
1.428
1.429
|

\
|
|
|
.
=
arg Il2ffpu
a
( )
arg Il2ffpu
b
( )
arg Il2ffpu
c
( )
|

\
|
|
|
|
.
26.74
146.997
95.787
|

\
|
|
|
.
=
V1ffpu
a
V1ffpu
b
V1ffpu
c
|

\
|
|
|
|
.

V1ffpu
0
V1ffpu
1
V1ffpu
2
|

\
|
|
|
|
.

1.032 0.033i
0.543 0.896i
0.506 0.905i +
|

\
|
|
|
.
= =
V1ffpu
a
V1ffpu
b
V1ffpu
c
|

\
|
|
|
|
.
1.032
1.048
1.037
|

\
|
|
|
.
=
arg V1ffpu
a
( )
arg V1ffpu
b
( )
arg V1ffpu
c
( )
|

\
|
|
|
|
.
1.821
121.206
119.231
|

\
|
|
|
.
=
V2ffpu
a
V2ffpu
b
V2ffpu
c
|

\
|
|
|
|
.

V2ffpu
0
V2ffpu
1
V2ffpu
2
|

\
|
|
|
|
.

0.972 0.099i
0.575 0.754i
0.362 0.902i +
|

\
|
|
|
.
= =
V2ffpu
a
V2ffpu
b
V2ffpu
c
|

\
|
|
|
|
.
0.977
0.948
0.972
|

\
|
|
|
.
=
arg V2ffpu
a
( )
arg V2ffpu
b
( )
arg V2ffpu
c
( )
|

\
|
|
|
|
.
5.836
127.325
111.889
|

\
|
|
|
.
=
Se observa que la lnea 2 toma ms carga en las tres fases, sobretodo en las fases b y c, y que la carga de la
lnea 1 se reduce en la fase a. Tambin se observa que los clculos no dependen de k.
d):
La falla de fase a abierta implica una conexin en paralelo de las redes de secuencia a travs de los puntos p y
q de la lnea en donde ocurre la falla:
1
(1-k)Zl1
1
2
Vthse2
N
Zthse2
1
Vthse1
N
Zthse1
1
kZl1
1
Zl2
1
p q
Vpq
1
Il1f
1
Il2f
1
1
(1-k)Zl1
2
2
N
Zthse2
2
N
Zthse1
2
kZl1
2
Zl2
2
p q
Vpq
2
Il1f
2
Il2f
2
1
(1-k)Zl1
0
2
Zthse2
0
Zthse1
0
kZl1
0
Zl2
0
p q
Vpq
0
Il1f
0
Il2f
0
V
1
f
1
V
2
f
1
V
1
f
2
V
2
f
2
V
1
f
0
V
2
f
0
Il1fpu
1
Vthpq_pu
1
Zthpq_pu
1
Zthpq_pu
2
|| Zthpq_pu
0
+
0.588 27.952 ( ) = =
Il1fpu
2
Il1fpu
1

Zthpq_pu
0
Zthpq_pu
2
Zthpq_pu
0
+
0.457 152.017 ( ) = =
Il1fpu
0
Il1fpu
1
Il1fpu
2
+
( )
0.132 152.153 ( ) = =
De la ley de Kirchhoff de voltaje:
Il2fpu
1
Zl2pu
1
Il1fpu
1
Zl1pu
1
Zthpq_pu
2
|| Zthpq_pu
0
+
( )
=
Il2fpu
1
Il1fpu
1
Zl1pu
1
Zthpq_pu
2
|| Zthpq_pu
0
+
( )

Zl2pu
1
1.204 26.754 ( ) = =
De los divisores de corriente de las redes de sec. - y sec. 0:
Il2fpu
2
Il1fpu
2

Zthse1pu
2
Zthse2pu
2
+
Zthse1pu
2
Zthse2pu
2
+ Zl2pu
2
+
0.16 18.827 ( ) = =
Il2fpu
0
Il1fpu
0

Zthse1pu
0
Zthse2pu
0
+
Zthse1pu
0
Zthse2pu
0
+ Zl2pu
0
+
0.074 21.605 ( ) = =
Ise1fpu
1
Il1fpu
1
Il2fpu
1
+ 1.792 27.148 ( ) = =
Ise1fpu
2
Il1fpu
2
Il2fpu
2
+ 0.3 147.137 ( ) = =
Ise1fpu
0
Il1fpu
0
Il2fpu
0
+ 0.059 144.359 ( ) = =
V1fpu
1
Vthse1pu
a
Zthse1pu
1
Ise1fpu
1
1.037 1.469 ( ) = =
V1fpu
2
Zthse1pu
2
Ise1fpu
2
4.994 10
3
57.137
( )
= =
V1fpu
0
Zthse1pu
0
Ise1fpu
0
6.891 10
3
54.359
( )
= =
V2fpu
1
Zthse2pu
1
Ise1fpu
1
Vthse2pu
a
+ 0.969 6.624 ( ) = =
V2fpu
2
Zthse2pu
2
Ise1fpu
2
9.989 10
3
122.863
( )
= =
V2fpu
0
Zthse2pu
0
Ise1fpu
0
0.014 125.641 ( ) = =
Ise1fpu
a
Ise1fpu
b
Ise1fpu
c
|

\
|
|
|
|
.

Ise1fpu
0
Ise1fpu
1
Ise1fpu
2
|

\
|
|
|
|
.

1.295 0.621i
1.568 1.237i
0.13 1.961i +
|

\
|
|
|
.
= =
Ise1fpu
a
Ise1fpu
b
Ise1fpu
c
|

\
|
|
|
|
.
1.436
1.998
1.965
|

\
|
|
|
.
=
arg Ise1fpu
a
( )
arg Ise1fpu
b
( )
arg Ise1fpu
c
( )
|

\
|
|
|
|
.
25.609
141.737
86.221
|

\
|
|
|
.
=
Il1fpu
a
Il1fpu
b
Il1fpu
c
|

\
|
|
|
|
.

Il1fpu
0
Il1fpu
1
Il1fpu
2
|

\
|
|
|
|
.

0
0.599 0.707i
0.25 0.892i +
|

\
|
|
|
.
= =
Il1fpu
a
Il1fpu
b
Il1fpu
c
|

\
|
|
|
|
.
0
0.927
0.926
|

\
|
|
|
.
=
Il1fpu
a
( )
arg Il1fpu
b
( )
arg Il1fpu
c
( )

(
(
(
(

0
130.276
74.355
|

\
|
|
|
.
=
Il2fpu
a
Il2fpu
b
Il2fpu
c
|

\
|
|
|
|
.

Il2fpu
0
Il2fpu
1
Il2fpu
2
|

\
|
|
|
|
.

1.295 0.621i
0.969 0.53i
0.12 1.069i +
|

\
|
|
|
.
= =
Il2fpu
a
Il2fpu
b
Il2fpu
c
|

\
|
|
|
|
.
1.436
1.105
1.076
|

\
|
|
|
.
=
arg Il2fpu
a
( )
arg Il2fpu
b
( )
arg Il2fpu
c
( )
|

\
|
|
|
|
.
25.609
151.335
96.416
|

\
|
|
|
.
=
V1fpu
a
V1fpu
b
V1fpu
c
|

\
|
|
|
|
.

V1fpu
0
V1fpu
1
V1fpu
2
|

\
|
|
|
|
.

1.043 0.017i
0.542 0.878i
0.489 0.912i +
|

\
|
|
|
.
= =
V1fpu
a
V1fpu
b
V1fpu
c
|

\
|
|
|
|
.
1.043
1.032
1.035
|

\
|
|
|
.
=
arg V1fpu
a
( )
arg V1fpu
b
( )
arg V1fpu
c
( )
|

\
|
|
|
|
.
0.922
121.685
118.194
|

\
|
|
|
.
=
V2fpu
a
V2fpu
b
V2fpu
c
|

\
|
|
|
|
.

V2fpu
0
V2fpu
1
V2fpu
2
|

\
|
|
|
|
.

0.949 0.131i
0.576 0.79i
0.397 0.887i +
|

\
|
|
|
.
= =
V2fpu
a
V2fpu
b
V2fpu
c
|

\
|
|
|
|
.
0.958
0.978
0.972
|

\
|
|
|
.
=
arg V2fpu
a
( )
arg V2fpu
b
( )
arg V2fpu
c
( )
|

\
|
|
|
|
.
7.88
126.123
114.111
|

\
|
|
|
.
=
Se observa que la lnea 2 toma ms carga en las tres fases, sobretodo en la fase a, y que la carga de la lnea 1
se reduce en las fases b y c. Tambin se observa que los clculos no dependen de k.

Você também pode gostar