Você está na página 1de 10

Universidade Federal de Ouro Preto Instituto de Cincias Exatas e Aplicadas Departamento de Cincias Exatas e Aplicadas

CEA341 - PRINCPIOS DA ELETRNICA DIGITAL Quinta Prtica Flip-Flops

Ismael Jorge Costa Neto Marcelo Vincios Melo Martins Thiago Ferreira dos Santos Rai Romulo dos Santos Nunes Professor - Juan Carlos Galvis Manso Tcnico do Laboratrio - Paulo Mata

Joo Monlevade 24 de outubro de 2012

Sumrio
1 Resumo 2 Introduo 3 Desenvolvimento 3.1 Materiais . . . . . . . . . . . . . . . . . . . 3.2 Montagem do primeiro circuito . . . . . . . 3.3 Segundo experimento . . . . . . . . . . . . . 3.4 O segundo experimento realizado na prtica 3.5 Montagem do terceiro circuito . . . . . . . . 3.6 Quarto procedimento da prtica . . . . . . . 4 Concluso 1 1 2 2 2 3 3 4 4 8

. . . . . .

. . . . . .

. . . . . .

. . . . . .

. . . . . .

. . . . . .

. . . . . .

. . . . . .

. . . . . .

. . . . . .

. . . . . .

. . . . . .

. . . . . .

. . . . . .

Lista de Figuras
1 2 3 4 5 6 7 8 Montagem do circuito utilizando o CI CD4013 Montagem do circuito Flip-Flop e portas AND Circuito com CI CD4013 e portas AND . . . . Anlise do circuitos . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2 3 4 5 6 6 7 7

Lista de Tabelas
1 2 3 4 5 6 Primeira tabela verdade circuito Flip-Flop . . . . . . . Segunda tabela verdade circuito Flip-Flop . . . . . . . Tabela verdade circuito Flip-Flop e portas AND . . . . Tabela ilustrando o que ocorre no circuito . . . . . . . Tabela verdade do quarto circuito . . . . . . . . . . . . A tabela verdade abaixo ilustra o que ocorre no circuito . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2 3 4 4 5 8

Resumo

Na Prtica 5: Flips-Flops estudou-se a utilizao de circuitos de memria que pode ser aplicado em diversas nalidades. No primeiro momento foi estudado o Datashet do CI 4013, CI que possui dois ip-ops, foi montado e analisado o circuito com o ip-op proveniente do CI 4013. Atravs disso formulou-se a tabela verdade utilizando como referencia o LED do circuito. Como as entradas Preset e Reset no variaram, tendo o valor somente "0"o LED mudou de estado a cada pulso de clock. No segundo momento foi utilizado o mesmo circuito visto anteriormente, mais variando as entradas reset e preset. Como essas entradas so assncronas observouse que possuem prioridade em relao as demais, apresentando tambm o estado ambguo se acionadas em conjunto. No terceiro momento foi montado praticamente o mesmo circuito do passo anterior, mas foi montado duas portas NAND ligadas em serie. No quarto momento foi utilizado o mesmo circuito do passo anterior o que difere que a sada das portas NAND em serie foram ligadas no clock. No ltimo momento, foi montado o circuito sendo utilizado tambm o gerador de funo e o osciloscpio para a analise das ondas de sada do circuito.

Introduo

Na prtica 5 trabalhou-se com ips-ops, no qual o objetivo foi de montar e analisar o funcionamento de circuitos sequenciais bsicos, familiarizar com os CIs dos ip-ops D e JK e a manipulao do tempo de set-up. O ip-op o elemento de memria mais importante da eletrnica, que tem como funo o armazenamento de dados. Ele construdo por portas lgicas, que apesar de individualmente no armazenarem um nvel lgico em conjunto podem fazer o armazenamento de dados, quando so montados para serem um ip-op, por exemplo. O ip-op se origina do Latch que uma combinao de portas logicas simples com o objetivo de armazenar dados. O ip-op possui duas entradas uma que quando ativada gera sinal alto na sada e uma que quando ativada gera sinal baixo na sada e duas sadas, no qual uma das sadas a outra negada. Ele tambm possui a entrada de Clock que indica o tempo no qual o ip-op ir mudar o dado armazenado. Tambm possui as entradas Clear e Pre-Set que desativam e ativam, respectivamente, o ip-op assincronamente sem depender do clock, quando uma dessas duas entradas est ativada o Clock no tem importncia nenhuma, pois ele no interfere em nada nas sadas. Os ip-op que se estudou na prtica foi o ip op tipo D, que representa que suas entradas so iguais e o ip-op tipo JK que possui como caracterstica o fato de comutar a sada quando as entradas esto ativadas. Nesta prtica iremos analisar o tempo de setup do ip-op que tempo mnimo antes do pulso de Clock(transio de subida ou descida) em que a entrada precisa estar estvel e ver no que ele pode ser relevante na montagem de um circuito.

3
3.1

Desenvolvimento
Materiais
01 - Fonte de Suplemento de Fora (Fonte de Tenso) em 5 volts; 01 - Cabo de alimentao; 01 - Osciloscpio; 01 - Gerador de funes; 01 - Multmetro; 01 - ASD-1202 Analog Digital System Test Chamber; 01 - Placa de treinamento M-111-A (Flip - Flop). Fios 0,5 mm.

3.2

Montagem do primeiro circuito

Figura 1: Montagem do circuito utilizando o CI CD4013 E sua respectiva tabela verdade a seguinte: Onde Qinicial = "0". Tabela 1: Primeira tabela verdade circuito Flip-Flop D 1 1 0 0 0 1 1 0 Clock 0 1 0 0 1 0 1 1 Preset 0 0 0 0 0 0 0 0 Reset 0 0 0 0 0 0 0 0 Q 0 1 1 1 0 0 1 1

O CI CD4013 um ip op tipo D ou seja sua sada tem sempre o valor que esta em D a cada pulso de clock. 2

Como as entradas assncronas Preset e Reset no foram utilizadas, o ip-op s muda de estado a cada pulso de clock, essa congurao pode ser analisada em sua tabela verdade listada cima.

3.3

Segundo experimento

O segundo experimento foi realizado ainda com o mesmo circuito, porem agora as entradas Reset e Preset foram utilizadas conforme a tabela verdade abaixo: Onde Qinicial = "0". Tabela 2: Segunda tabela verdade circuito Flip-Flop D 0 0 0 1 1 1 1 0 Clock 0 1 0 0 1 0 1 1 Preset 0 0 1 1 1 1 0 0 Reset 0 0 0 0 1 0 1 1 Q 0 0 1 1 1 (estado ambguo) 1 0 0

Baseado na tabela pode-se concluir que as entradas assncronas (preset e reset) possuem prioridade sobre as entradas sncronas e que o estado ambguo ocorre quando o reset e o preset so acionados juntos neste caso, temos uma condio ambgua e a sada determinada pelo fabricante do CI, neste caso ele vai para nvel lgico alto quando essa condio ocorre.

3.4

O segundo experimento realizado na prtica

Figura 2: Montagem do circuito Flip-Flop e portas NAND Este circuito tem como objetivo atrasar o sinal do que chega entrada D devido s duas portas NAND ligadas em serie sendo assim, o sinal chega primeiro no clock e em seguida, entrada D e isso faz com que o ip-op no mude de estado em nenhuma combinao, neste circuito tambm ca claro que a entrada do preset esta

em nvel baixo, pois ela no esta sendo utilizada e para no car utuando esta aterrada. A tabela verdade abaixo ilustra o que ocorre no circuito Onde Qinicial = "0"; Tabela 3: Tabela verdade circuito Flip-Flop e portas NAND D = Clock 0 0 1 Reset 1 0 0 Q 0 0 0

3.5

Montagem do terceiro circuito

O prximo circuito tem a mesma nalidade do circuito 3-4 a diferena agora que de vez da entrada D, agora o clock que recebe o sinal com atraso vindo das portas NAND conforme ilustrado abaixo:

Figura 3: Circuito com CI CD4013 e portas NAND Observa-se que no circuito acima, ocorrera uma mudana de estado a cada vez em que o nvel lgico em D = Clock oscilar de "0"para "1"j que o sinal eltrico chega primeiro em D conforme a tabela verdade abaixo: Onde Qinicial = "0". Tabela 4: Tabela ilustrando o que ocorre no circuito D = Clock 0 0 1 Reset 1 0 0 Q 0 0 1

3.6

Quarto procedimento da prtica

Para o ultimo circuito realizado na prtica, foi utilizado um gerador de funes e um osciloscpio para gerar e analisar as ondas de entrada e sada do circuito conforme ilustrado abaixo: 4

Figura 4: Anlise do circuitos Primeiramente foi injetado um sinal de baixa frequncia vindo do gerador de funes para a entrada de clock e para as seguintes tabelas abaixo foram obtidos os seguintes resultados: Onde Qinicial = "0". Tabela 5: Tabela verdade do quarto circuito J 0 0 1 1 K 0 1 0 1 Preset 0 0 0 0 Reset 0 0 0 0 Clock Q 0 0 1 0

Para as conguraes listadas na tabela verdade acima, temos que por se tratar de um ip-op tipo JK que a sada Q passa para nvel lgico alto quando ocorre um pulso de subida no clock e somente J = "1"ou quando Q = "0"e J = K = 1 pois esta condio nega o estado anterior. Quando ocorre um pulso de transio positiva e somente K = "1"a sada Q possui como sada o nvel lgico "0". Quando J e K possuem nvel lgico "0"temos que o estado anterior no muda. As imagens abaixo ilustram o que ocorre. Para a primeira imagem temos: J = K = Reset = Preset = 0. Note que quando h uma transio positiva de clock que a sada Q (em verde) no muda.

Figura 5: Para a segunda imagem temos: J = Reset = Preset = 0; K = 1. Note que quando h uma transio positiva de clock que a sada Q (em verde) que estava em nvel lgico "1"passou para "0".

Figura 6: Para a terceira imagem temos: K = Reset = Preset = 0; J = 1. Note que quando h uma transio positiva de clock que a sada Q (em verde) que estava em nvel lgico "0"passou para "1".

Figura 7: Para a quarta imagem temos: Reset = Preset = 0; J = K =1. Note que quando h uma transio positiva de clock que a sada Q (em verde) comuta o estado anterior.

Figura 8: Outro fator interessante a ser observado que o CI CD4027 consegue trabalhar seguramente at uma frequncia de clock avaliada em torno de 2 a 4 MHz, a partir deste valor, ele passa a no funcionar corretamente. Por meio de seu Datasheet, pode-se observar que o verdadeiro valor de mxima frequncia para esse CI de 5MHz. Tambm foram realizadas as seguintes combinaes agora, utilizando tambm, as entradas assncronas. A diferena a ser observada que neste caso, a sada pode mudar seu estado sem ter que esperar o pulso de clock acontecer.

Tabela 6: A tabela verdade abaixo ilustra o que ocorre no circuito J 1 1 1 1 K 1 1 1 1 Preset 0 0 1 1 Reset 0 1 0 1 Clock Q 1 0 1 1 (Condio ambgua)

Neste caso, a sada Qinicial era "0"e a condio ambgua deste CI conforme o fabricante igual a "1".

Concluso

Durante as experincias realizadas em laboratrio, podemos concluir que muito importante o uso dos CIs e dos Flip-ops dentro da eletrnica, podemos ver tambm que a utilizao deles so para diferentes tipos de circuitos e no para um circuito especico. Com eles podemos fazer vrios circuitos importantes para o funcionamento de diferentes aplicaes. Outro aspecto importante dentro dessa pratica o uso do tempo set-up do CI 4013 para obteno dos resultados desejados.

Referncias
[1] Juan Carlos Galvis Manso. Princpios da eletrnica digital, 2012. https:// sites.google.com/site/juancgalvis, visitado em 22/10/2012. [2] TOCCI J. R. Sistemas Digitais: Princpios e Aplicaes. Pearson, So Paulo, 11st edition, 2011.