QUESTÕES Arquitetura de Computadores / Memória

1 - 34340 ( Prova: AOCP - 2012 - BRDE - Analista de Sistemas - Suporte / Arquitetura de Computadores /
Memória; )

Sobre Memória Primária e Endereços de Memória, analise as assertivas e assinale a alternativa que aponta a(s) correta(s). I. Sem uma memória da qual os processadores possam ler e na qual possam gravar, ou escrever informações, não haveria computadores digitais com programas armazenados. II. A unidade básica de memória é o digito binário, denominado bit.

III. Há poucos anos, praticamente todos os fabricantes de computadores padronizaram células de 32 bits. IV. Memórias consistem em uma quantidade de células (ou endereços). Cada célula tem um número, denominando seu endereço, pelo qual os programas podem se referir a ela.
    

a) Apenas I. b) Apenas I, II e III. c) Apenas I, II e IV. d) Apenas II, III e IV. e) I, II, III e IV.

2 - 34341 ( Prova: AOCP - 2012 - BRDE - Analista de Sistemas - Suporte / Arquitetura de Computadores /
Memória; )

Sobre Memória Cache, analise as assertivas e assinale a alternativa que aponta a(s) correta(s). I. A ideia básica de uma memória Cache simples é: as palavras de memórias usadas com maior frequência são mantidas na cache. II. A localização lógica da cache é entre a CPU e a memória principal. III. Usando o princípio da localidade como guia, memórias principais e cache são divididas em blocos de tamanhos variáveis. IV. O projeto de cache é uma questão de importância cada vez maior para CPUs de alto desempenho. Embora quanto maior a cachê, maior o custo.
 

a) Apenas I. b) Apenas I, II e III.

  

c) Apenas I, II e IV. d) Apenas II, III e IV. e) I, II, III e IV.

3 - 33384 ( Prova: FUNIVERSA - 2012 - PC-DF - Perito Criminal - Informática / Arquitetura de
Computadores / Memória; )

São tipos de memória utilizadas nos computadores e classificadas como não-voláteis
    

a) FPM, DDR3, EEPROM, EDO. b) FPM, Flash, EEPROM, DRAM. c) DDR3, EPROM, SRAM, Flash. d) ROM, EEPROM, Flash, PROM. e) EDO, FPM, Flash, EPROM.

4 - 54040 ( Prova: FCC - 2012 - TCE-AM - Analista de Controle Externo - Tecnologia da Informação /
Arquitetura de Computadores / Memória; )

Uma instrução de comparação de valores em uma linguagem de programação, como por exemplo, a comparação do valor booleano verdadeiro ou falso, exige que seja avaliado um ou mais bits presentes em uma célula de memória. O componente do computador responsável por avaliar o conteúdo desta célula de memória para esta operação é chamado de
    

a) memória secundária. b) memória principal. c) CPU. d) registrador. e) barramento de memória.

5 - 59979 ( Prova: CESPE - 2012 - TRE-RJ - Técnico Judiciário - Operação de Computador / Arquitetura
de Computadores / Memória; )

Com relação à memória na arquitetura de computadores, julgue os itens que se seguem.

Petrobrás . ) Assinale a alternativa que. NÃO condiz com uma característica da Memória Principal (MP) de um computador:      a) Tempo de acesso mais rápido que o dos discos rígidos.2012 . acessadas. Dessa forma.Técnico Judiciário .TRE-RJ . precisam ser refrescadas.  ( ) Certo ( ) Errado 7 . isto é. a RAM estática é usada como memória cache enquanto a dinâmica é usada como memória principal.Q110071 ( Prova: FGV . mais rápido e caro.49372 ( Prova: CESGRANRIO . ) Instruções de máquina utilizam várias técnicas de endereçamento da memória. Dessa forma. para evitar perda de informação — essa ação é realizada de forma transparente ao usuário. porém não tão rápido.Engenharia de Software / Arquitetura de Computadores / Modos de endereçamento. Na técnica de endereçamento imediato. de acesso aleatório: o estático. mais barato. predominantemente.Programador / Arquitetura de Computadores / Memória. e) Armazena as informações de forma permanente. c) É composta.DETRAN-RN . e o dinâmico. de forma usual. Memória. b) endereço do operando é obtido diretamente do campo de endereço da instrução. de memória volátil. pelo sistema de memória. ) Há dois tipos de memória RAM. podendo estas serem recuperadas após a interrupção da alimentação de energia elétrica.2010 . .59980 ( Prova: CESPE . 8 .As memórias RAM dinâmicas perdem seu conteúdo depois de determinado tempo. d) Armazena a instrução que será acessada pela UCP. o   a) valor do operando é especificado diretamente na instrução.Analista de Sistemas Júnior .  ( ) Certo ( ) Errado 6 .Operação de Computador / Arquitetura de Computadores / Memória.2012 . b) Capacidade menor que a dos discos rígidos.

denominadas frames.2012 .46779 ( Prova: CEPERJ .Engenharia de Software / Arquitetura de Computadores / Memória.  9 . duas são caracterizadas a seguir: 1. b) Os dados nela armazenados são cópias de parte da memória principal. Das técnicas utilizadas no processo. 10 . ) Qual característica NÃO se refere à memória cache de processadores?      a) Tem o objetivo de reduzir o tempo de acesso à memória principal. Armazenamento de dados. d) Pode ser inserida diretamente no chip do processador. RISC.divide o espaço de endereçamento em um número de partições com tamanhos variáveis.Petrobrás .Técnico em Informática / Arquitetura de Computadores / Memória.PROCON-RJ . d) endereço do operando encontra-se em um registrador predeterminado da CPU. por:      a) Fragmentação e Compactação b) Paginação e Fragmentação c) Segmentação e Paginação d) Otimização e Segmentação e) Compactação e Otimização . Essas técnicas são conhecidas respectivamente. ) Memória virtual representa um mecanismo que é implementado pelo sistema operacional.divide a memória física em um número de partições de mesmo tamanho. com o auxílio do disco rígido.49373 ( Prova: CESGRANRIO .  c) endereço do operando é obtido diretamente do topo da pilha do sistema. 2. c) É implementada pelo sistema operacional com suporte do hardware.2012 . e) É comumente encontrada em processadores RISC.Analista de Sistemas Júnior . e) campo de endereço da instrução contém um endereço de memória onde se encontra o endereço do operando. Processadores.

2012 .Administrador de Banco de Dados / Arquitetura de Computadores / Memória. Na alocação contígua simples a memória principal é divida em duas partes: uma para o sistema operacional e outra para o programa do usuário. b) para ler ou escrever dados de ou para a memória.BRDE .  a) Apenas I. usando o DMA. ) Em gerência de memória. IV.TRE-SP .Analista Judiciário . Memória. ) Em termos de organização e arquitetura de computadores.A 9 . . III.C 6 .C 11 . o tamanho das partições eram estabelecidas no momento da inicialização do sistema.C 7 . d) o processo denominado roubo de ciclo consiste em a CPU apropriar-se de ciclos do barramento que estão em execução para atender dispositivos de E/S e) o barramento EISA. além de contar com uma conexão dedicada com o controlador de memória.34303 ( Prova: AOCP . o controlador necessita executar uma rotina de interrupção para avisar a CPU que iniciará essa tarefa. A alocação contígua simples foi implementada nos primeiros sistemas operacionais desenvolvidos. porém ainda está presente em alguns sistemas monoprogramáveis.C 3 .2012 .C 10 . ele não necessita de intervenção da CPU. é correto afirmar que  a) quando o controlador de E/S usa o DMA para ler ou escrever dados de ou para a memória. II. Neste tipo de alocação. Analise as assertivas e assinale a alternativa que aponta a(s) correta(s) sobre alocação contígua simples.Análise de Sistemas / Arquitetura de Computadores / Barramento.     12 .E 8 . Com a alocação contígua foi eliminado o conceito de partições de tamanho fixo.C 2 . também conecta na outra extremidade periféricos de alta largura de banda.C 5 .Analista de Sistemas . temos vários tipos de alocação. c) em geral a CPU tem precedência sobre o controlador de E/S na utilização do barramento. em função do tamanho dos programas que executariam no ambiente.D 4 .32452 ( Prova: FCC .GABARITOS: 1 . sem prejudicar o tráfego CPU-memória. I.

25152 ( Prova: CONSULPLAN .    b) Apenas I. 14 . ) .Analista Judiciário .32172 ( Prova: FCC . d) Apenas I e IV.31727 ( Prova: FCC . 13 .Análise de Sistemas / Arquitetura de Computadores / Memória.TRF .Programação de Sistemas / Arquitetura de Computadores / Memória.TJ-RJ . 15 . III e IV. e) I. III e IV. II. A seu respeito é correto afirmar que      a) memória L1 tem menor latência que memória L2.Analista Judiciário . EXCETO      a) o tamanho da cache. d) nenhum computador pode ter ambos os tipos de memória.Informática / Arquitetura de Computadores / Memória. c) a maneira de organização da cache. ) As designações L1 e L2 são utilizadas em referência à memória de computadores.TSE . e) L1 e L2 designam níveis de memória virtual.2ª REGIÃO . ) O projeto de uma memória cache é uma questão de importância cada vez maior para CPUs de alto desempenho e levam em conta os seguintes aspectos.2012 .2012 .Técnico Judiciário . II e III.2012 . b) memória L1 tem maior latência que memória L2. e) quantidade de caches. b) o tamanho da memória principal. c) todo computador tem ambos os tipos de memória. d) o tamanho da linha de cache. c) Apenas I.

por ocasião do boot da máquina. A memória cache executa a seguinte função     a) agiliza o processamento. ) Em relação a códigos de detecção de erro de memória. analise: I. existe uma. b) executa a verificação de hardware. A memória cache é uma memória rápida que armazena partes da memória principal. 17 . apenas.20535 ( Prova: FCC . c) grava as configurações de setup de forma permanente. c) I. b) I e II. por meio da BIOS. operando entre a memória RAM e a CPU. ) Em relação a memória cache do processador (cache memory). II e III.2012 . d) realiza o mecanismo de memória virtual. II. como uma extensão do disco rígido.Operação de Computador / Arquitetura de Computadores / Memória. apenas.Sobre as memórias utilizadas nos microcomputadores.Suporte Técnico / Arquitetura de Computadores / Memória. Quando o processador necessita efetuar a leitura de alguma região de memória. para fornecer um rápido acesso às informações mais utilizadas. III. e) II. 16 . . apenas.TRE-CE .Técnico Judiciário .Técnico Judiciário .2012 . que é um tipo de memória cache que armazena instruções já decodificadas. apenas. d) I e III. É      correto o que consta em a) II e III. ele primeiramente verifica se a informação referente a essa área se encontra na memória cache.TJ-PE .15056 ( Prova: FCC . Alguns processadores implementam o Trace Cache. denominada cache. referenciada como L2 e capacidade típica de 2 MB. a distância de Hamming entre as palavras de código 10001001 e 10110001 é igual a  a) 1. prontas para serem processadas.

b) Not Recently Used. julgue os itens a seguir. c) 3.TJ-PE . além de realizar a substituição de páginas.Analista de Tecnologia da Informação / Arquitetura de Computadores / Memória. utilizada tanto em leitura quanto em escrita e pode ser apagada sem ser removida do circuito.BRB .Suporte Técnico / Arquitetura de Computadores / Memória. seus tipos são NOR e NAND:      a) SDRAM. e) 5. é denominado      a) Least Frequently Used.15057 ( Prova: FCC . c) Registradores.2012 .Técnico Judiciário . e) Flash. . c) Least Recently Used. 20 . 19 .Suporte Técnico / Arquitetura de Computadores / Memória. d) Working Set. também estabelece um tempo máximo que cada página pode permanecer ativa na memória.    b) 2.TJ-PE . d) Cache.04348 ( Prova: CESPE .2012 . ) É uma memória não volátil. e) Clock. d) 4.2011 .15061 ( Prova: FCC . b) EEPROM.Técnico Judiciário . ) Com relação aos conceitos de arquitetura de computadores. 18 . ) O algoritmo que.

a técnica de paginação divide o espaço de endereçamento  a) virtual em blocos com tamanho igual ao tamanho dos blocos do espaço de endereçamento real b) virtual em blocos com tamanho igual ao tamanho do espaço de endereçamento real c) virtual em blocos com tamanho igual à metade do tamanho do espaço de endereçamento real d) real em blocos com tamanho igual ao tamanho do espaço de endereçamento virtual e) real em blocos com tamanho igual à metade do tama.  ( ) Certo ( ) Errado GABARITOS: 11 . ) .A 12 .D 13 .E 21 .E 20 . uma máquina de 32 bits — representa o tamanho da célula de memória desse computador.FINEP .nho do espaço de endereçamento virtual     22 .A 16 .B 15 .C 18 .05817 ( Prova: CESGRANRIO .2008 . Nesse contexto.D 19 .MPE-RR .O número de bits de um computador — por exemplo.Analista de Suporte / Arquitetura de Computadores / Memória.C 17 .Analista de Sistemas / Arquitetura de Computadores / Memória.2011 .Q162339 ( Prova: CESPE .A 14 . ) Memória virtual é uma técnica de gerência de memória que mantém apenas parte do código de execução e parte da área de dados dos programas em memória real.

Infraestrutura .Na gerência de memória virtual.2011 . ela pode conter quaisquer das 2k diferentes combinações de bits.CVM . uma unidade de gerência de memória no hardware solicita uma interrupção ao processador e. se a posição for inválida para o processo. ) No que diz respeito à memória dos computadores. ) Nas questões de n. denominado bit. se um processo acessa uma posição de memória em uma página fora da memória principal. e) A função de um controlador é controlar seu dis.     24 . b) Se uma memória tiver n células (ou endereços) elas terão endereços de 0 a n1.Q177961 ( Prova: ESAF . 2 a 9. Um bit pode conter 0 ou 1.Técnico Judiciário . d) As memórias secundárias (discos) foram criadas para compensar o problema causado pelo fato de as CPUs serem mais rápidas que as memórias primárias.Q194244 ( Prova: FCC .TRT .Analista de TIC . diz-se que ele está executando acesso direto à memória (DMA). é INCORRETO afirmar:  a) Se uma célula de memória consistir em k bits.prova 2 / Arquitetura de Computadores / Memória. o sistema operacional transfere a página para a memória principal. Quando um controlador lê ou escreve dados de ou para a memória sem intervenção da CPU. c) A unidade básica de memória é o digito binário.Tecnologia da Informação / Arquitetura de Computadores / Memória.2010 .positivo de E/S e manipular para ele o acesso ao barramento. .  ( ) Certo ( ) Errado 23 .19ª Região (AL) . assinale a opção correta.

. c) Overlap consiste em dividir o programa em unidades gráficas. ) Se a memória principal de um computador permite armazenar.2010 . 35K. 22K e 27K. no qual as seguintes partições vazias de tamanho fixo estão na memória. b) first-fit.Pesquisador . 4 gigabits. 26 . c) worst-fit. d) best-fit.Ciência da Computação / Arquitetura de Computadores / Memória. (232 bits) então. no máximo.INMETRO . 14K. e) last-fit. e) Updating é a excessiva transferência de páginas/segmentos entre a memória secundária e a memória virtual. respectivamente. 39K. considerando-se que em cada célula de memória seja possível armazenar 32 bits. Se um processo solicitar a alocação de uma área de memória de 21K. de forma que seja possível a execução independente de cada módulo. 8K.2010 . b) Upload consiste em integrar o programa segundo seus módulos. o algoritmo de alocação de memória que faz a alocação minimizando a fragmentação interna é      a) next-fit. a capacidade máxima de endereçamento desse computador e a quantidade de bits necessária para representar essa quantidade máxima de endereços são iguais.Ciência da Computação / Arquitetura de Computadores / Memória. d) Turning é a excessiva transferência de layouts entre a memória principal e a memória secundária.     25 .Q106911 ( Prova: CESPE . utilizando uma mesma área de memória secundária.Q106926 ( Prova: CESPE . b) 128 megabits e 27 bits. utilizando uma mesma área de memória principal e secundária. a   a) 128 megabits e 8 bits. na ordem apresentada: 20K.INMETRO . a)Thrashing é a excessiva transferência de páginas/segmentos entre a memória principal e a memória secundária.Pesquisador . 17K. ) Considere um sistema com swapping.

Segue-se o trecho final de uma memória principal.2011 .Transpetro .Analista de Sistemas Júnior / Arquitetura de Computadores / Memória. O número máximo de células que essa memória pode conter será igual a      a) 512 b) 1024 c) 2048 d) 4096 e) 8192 28 .2011 .Q154702 ( Prova: CESGRANRIO . Todos os números são apresentados em hexadecimal. d) 1 gigabit e 32 bits.Transpetro . para responder às questões de nos 34 e 35.   c) 256 megabits e 32 bits. e) 4 gigabits e 27 bits. No exemplo ilustrado a seguir. 27 .Analista de Sistemas Júnior / Arquitetura de Computadores / Memória. onde o endereço FFF representa a maior posição endereçável. ) Considere agora um trecho de uma memória cache interligada à memória principal apresentada.Q154701 ( Prova: CESGRANRIO . Cada linha abriga um bloco de memória com duas células. a linha 220 armazena o bloco que contém as células de endereços FF8 e FF9. . ) Considere o cenário descrito abaixo.

b) 65.TRE-AP . tem-se que a memória cache implementa a    a) política de escrita conhecida como escrita somente no retorno (write back). b) política de escrita conhecida como escrita uma vez (write once).535 posições de memória principal. mas a memória principal mantém armazenado o valor anterior. c) 66.2011 .536 posições de memória principal.   29 . c) política de mapeamento de escrita em blocos conhecida por LFU (least frequently used). d) técnica de mapeamento de blocos da memória principal conhecida como mapeamento direto.Q147110 ( Prova: FCC .526 posições de memória principal. que é 3EBC.      a) 65. e) técnica de mapeamento de blocos da memória principal conhecida como mapeamento associativo. d) 65.536 posições de memória principal.O processador então envia uma solicitação de escrita à memória principal na célula FF9. ) Substituição de página por aproximação LRU (Least Recently Used) é uma solução associada ao conceito de .UFAL .Analista Judiciário .Análise de Sistemas / Arquitetura de Computadores / Memória.Analista de Tecnologia da Informação / Arquitetura de Computadores / Memória. e) 65. a memória cache tem o valor alterado para 3EBF.Q141697 ( Prova: COPEVE-UFAL . Após a operação ser completada.2011 . Considerando-se esse cenário. no máximo. ) Um computador com arquitetura de 16 bits pode endereçar.435 posições de memória principal. 30 .

As instruções são pré-carregadas da memória      a) cache para a memória principal.A 25 . o tempo de acesso a um dado nela contido é muito menor se comparado ao tempo de acesso desse mesmo dado em uma memória RAM ou em registradores.E 23 .D 24 . memória volátil de alta velocidade.B 27 .  ( ) Certo ( ) Errado .D 26 . b) segurança da informação.Programação de Sistemas / Arquitetura de Computadores / Memória. e) arquitetura OLAP.Q105425 ( Prova: FCC .Técnico Judiciário . Na memória cache. de forma a acelerar a execução de um programa.D 28 .Suporte de Sistemas / Arquitetura de Computadores / Memória.     a) banda larga. ) A busca antecipada de instruções é uma técnica utilizada nos processadores dos microcomputadores atuais.TRE-RN . GABARITOS: 21 .2011 . ) A respeito de organização e arquitetura de computadores.Correios . d) memória virtual. c) principal para a memória virtual. julgue os itens subsecutivos. c) impressão off-line.Analista de Sistemas .2011 . e) virtual para a memória principal.A 22 . b) cache para a memória virtual.Q110920 ( Prova: CESPE . d) principal para a memória cache. 32 .A 29 .Analista de Correios .E 30 – D 31 .

Correios .TRT . e) 6400 MHz.Tecnologia da Informação / Arquitetura de Computadores / Memória.Analista de Correios . A memória interna de um computador é constituída de registradores. ) .  ( ) Certo ( ) Errado 34 .23ª REGIÃO (MT) .TRE-AP .2011 . ) Em relação à segmentação no gerenciamento de memória. b) 800 MHz. ) Módulo de memória DDR3 que trabalha internamente a 200 MHz. memória cache e memória RAM. é correto afirmar:   a) Há apenas um espaço de endereço linear. b) O espaço de endereço virtual não pode ser maior do que o tamanho da memória.Q110923 ( Prova: CESPE .33 .Programação de Sistemas / Arquitetura de Computadores / Memória.Q106342 ( Prova: FCC .Técnico Judiciário . c) 1600 MHz.2011 .Técnico Judiciário .Analista de Sistemas / Arquitetura de Computadores / Memória. c) O programador não precisa estar ciente de que há segmentação.Analista de Sistemas .2011 .Q125854 ( Prova: FCC .2011 .Suporte de Sistemas / Arquitetura de Computadores / Memória. d) 3200 MHz. julgue os itens a seguir. ) Acerca dos componentes de um computador (hardware e software). d) A segmentação não manipula tabelas de tamanhos variáveis. funciona externamente a      a) 400 MHz. 35 . e) Os segmentos não têm tamanho fixo.NOSSA CAIXA DESENVOLVIMENTO .Q111541 ( Prova: FCC .    36 .

Assessor Técnico .Q108856 ( Prova: IESES . Liberar as unidades de memória que foram desocupadas por um processo que finalizou.Q109730 ( Prova: FGV . b) I e II. e) Find. apenas. Está correto o que se afirma em:      a) I. II. III.CRM-DF . ) É uma das operações realizadas pela memória para a consecução da ação de armazenamento:      a) Write. c) Send. II e III.DETRAN-RN . 38 . A memória RAM Dinâmica (DRAM) é um circuito que armazena os bits de informação através de minúsculos capacitores: um capacitor carregado equivale a “1“ e um capacitor descarregado equivale a “0”.Assistente de Tecnologia da Informação / Arquitetura de Computadores / Memória. b) Seek. c) I e III. e) I. d) Endereçamento. Controlar quais as unidades de memória estão ou não estão em uso.2010 . II. A memória RAM Estática (SRAM) utiliza capacitores denominados flip-flops para o . apenas. ) Sobre a memória RAM é CORRETO afirmar que: I.2010 .São funções do gerenciador de memória: I. apenas. 37 . apenas. d) II e III. para que sejam alocadas quando necessário.Administração de Rede / Arquitetura de Computadores / Memória. Tratar do Swapping entre memória principal e memória secundária.

b) Apenas a assertiva I está correta. c) Apenas as assertivas III e IV estão corretas. Memória. Considere que.Específicos / Arquitetura de Computadores / Barramento.  ( ) Certo ( ) Errado 40 . d) Apenas a assertiva III está correta.prova 2 / Arquitetura de Computadores / Memória.FUB .Analista de Tecnologia da Informação .Q92199 ( Prova: ESAF . o programa de carga libere a seguinte mensagem: Erro no endereço 156110. ) Acerca dos conceitos de informática.Analista de Sistemas .    . DRAM. julgue os seguintes itens. ao ligar um computador cujo processador tem barramento de endereçamento de 16 bits. As SRAM As de são SRAM bem cada mais “0” lentas que de ou as “1”.Q91109 ( Prova: CESPE . é correto inferir que o programa de carga apresenta um erro. ao longo da execução de um programa.  a) A hierarquização da memória cache em múltiplos níveis prejudica seu desempenho. b) A localidade é a tendência do processador. c) A localidade é o endereço de um programa que referencia instruções e ?uxos na memória principal. necessitam A sequência correta é:     a) Apenas as assertivas II e III estão corretas. já que o endereço 156110 não existe na arquitetura em questão. 39 . referenciar instruções e dados na memória secundária localizados em endereços próximos. IV.2010 .armazenamento III.2011 .CVM . refresh. Nessa situação. d) A memória cache é uma memória volátil de menor velocidade e com grande capacidade de armazenamento. ) Assinale a opção correta.

 e) A memória cache é uma memória volátil de alta velocidade. d) A unidade central de processamento (UCP) tem como funções básicas o processamento e controle.E 36 . todos constituídos de memórias SRAM (Static RAM). PROM (Programable Read Only Memory) e EPROM (Erasable PROM). sistemas operacionais e circuitos digitais. fitas. Atualmente.Q93383 ( Prova: IADES . Algumas podem ser voláteis.B 39 .  ( ) Certo ( ) Errado 42 . Registradores.PC-ES . porém com pequena capacidade de armazenamento.Perito Criminal . ) Em relação aos conceitos de organização e arquitetura de computadores. As funções de processamento são executadas pela unidade de aritmética e lógica (UAL) e alguns registradores e as funções de controle apenas pela Unidade de Controle e o clock. há várias arquiteturas de computadores com dois ou até três níveis de memória cache. como os discos. ROM (Read Only Memory).    .2010 .E 40 .D 32 . que se coloca entre a memória (RAM) e o processador. GABARITOS: 31 .C 34 .A 38 . ) Sobre os componentes principais de um computador. e outras não voláteis.  a) A memória pode ser classificada em principal e secundária.Analista de Sistemas / Arquitetura de Computadores / Arquiteturas. Sua função é acelerar a velocidade de transferência das informações entre a UCP e a memória secundária.E 33 .Específicos / Arquitetura de Computadores / Memória. Processadores. julgue os itens a seguir. b) Os registradores são memórias auxiliares que podem ser de dados (RDM) ou de endereços (REM). sendo que normalmente os de dados têm tamanho menor que a palavra do processador e os de endereços podem ter tamanhos iguais ou maiores que a palavra. c) É uma memória de pequenas dimensões e de acesso muito rápido.Q95571 ( Prova: CESPE .2011 .E 41 .E 37 . Memória. como os registradores e a memória RAM (Random Access Memory).CFA . assinale a alternativa correta.C 35 .

) Acerca da hierarquia de memória de um computador moderno. c) Tempo de ciclo compreende o tempo de acesso e o tempo adicional requerido antes que um segundo acesso possa ser iniciado.2009 .Q95827 ( Prova: INSTITUTO CIDADES . as tecnologias de memórias existentes satisfazem.Analista de Tecnologia da Informação / Arquitetura de Computadores / Memória. uma palavra é buscada com base em uma parte de seu conteúdo e não de acordo com o seu endereço. marque a alternativa CORRETA:  a) Atualmente. ) Acerca das características do sistema de memória de um computador moderno.2009 . c) O método de acesso aleatório é um tipo de memória aleatória que compara simultaneamente certo número de bits de uma palavra com todas as palavras da memória. velocidade rápida de nível aceitável e custo razoável.Analista de Tecnologia da Informação / Arquitetura de Computadores / Memória. todos os requisitos fundamentais de armazenamento de dados: capacidade alta. d) No método de acesso aleatório.2009 . assinale a alternativa INCORRETA.Analista de Tecnologia da Informação / Arquitetura de Computadores / Memória. . cada posição endereçável possui um mecanismo de endereçamento único e fisicamente conectado a ele. determinando as que possuem o mesmo padrão de bits. marque a alternativa INCORRETA:  a) Tempo de acesso é o tempo gasto pela memória para efetuar uma operação de leitura ou escrita. ) Acerca de método de acesso de memória de um computador moderno.UNIFESP . de maneira ótima.UNIFESP . d) A memória cachê é mais rápida que as memórias off-line. o tempo de acesso não depende da localização ou do acesso anterior.UNIFESP . b) Entendemos por Taxa de transferência como sendo 2/tempo de ciclo.    45 .Q95826 ( Prova: INSTITUTO CIDADES . b) No método de acesso associativo.Q95829 ( Prova: INSTITUTO CIDADES .43 .  a) No método de acesso aleatório.    44 .

c) O Princípio de Localidade Espacial refere-se à tendência do processador em fazer referências a posições de memórias próximas.2009 . LFU e Random.Q92694 ( Prova: CESPE . ) Julgue os itens seguintes. d) Possui um tamanho de célula maior que o da memória RAM estática. marque a alternativa CORRETA:   a) Esta memória fica localizada entre a memória flash e a CPU. ) Marque a alternativa CORRETA acerca de Memória RAM Dinâmica:     a) Os bits são armazenados em capacitores.Tecnologia da Informação / Arquitetura de Computadores / Memória. referentes à organização e à arquitetura de computadores. FIFO.Analista de Tecnologia da Informação / Arquitetura de Computadores / Memória.TRT . c) É na memória cache onde o sistema operacional é carregado. menor o número de portas envolvidas no endereçamento.Q95830 ( Prova: INSTITUTO CIDADES . b) Não necessita de recurso de refresh.  b) As memórias primárias são mais baratas que as memórias secundárias.UNIFESP . d) No que diz respeito à memória cache.Q95831 ( Prova: INSTITUTO CIDADES .Técnico Judiciário .  ATENÇÃO: Esta questão foi anulada pela banca que organizou o concurso.21ª Região (RN) . inclui-se a altíssima velocidade de acesso e aceleração do processo de busca de informações na memória cache.   48 . c) Seu preço de mercado costuma ser mais caro que o da memória estática. d) O Princípio da Localidade Temporal refere-se à tendência do processador em usar posições de memória utilizadas remotamente. . Consequentemente.2010 .Analista de Tecnologia da Informação / Arquitetura de Computadores / Memória. memória cache grande tende a ser mais rápida do que as pequenas. os algoritmos de substituição são: LRU. Entre as características da memória RAM.UNIFESP .2009 . b) Quanto maior o tamanho da memória cache. ao executar um programa. 47 . ) Acerca de memória cache.") 46 .

Q87883 ( Prova: FCC . relativo aos módulos de memória DDR2 e DDR3.TRT .Q90258 ( Prova: CESPE .Operação de Computadores .A 46 . ( ) Certo ( ) Errado 49 .E 51 .2010 . .Tecnologia da Informação / Arquitetura de Computadores / Memória.24ª REGIÃO (MS) .2 V. ) Considere o quadro abaixo. pode ser programada e desprogramada por meio de raios ultravioleta.  ( ) Certo ( ) Errado 50 . tipo de memória ROM. b) 12.2011 .B 44 . os valores que preenchem correta e respectivamente as lacunas Taxa de Transferência Máxima Teórica e Tensão de Alimentação Típica são:   a) 6.Q92695 ( Prova: CESPE . ) A memória EEPROM.Técnico Judiciário .A 47 .Específicos / Arquitetura de Computadores / Memória.D 48 .Técnico .E 50 .Técnico Judiciário .Tecnologia da Informação / Arquitetura de Computadores / Memória.800 MB/s e 1. ) Considerando os conceitos de arquitetura dos computadores.TRE-ES .2011 . julgue os itens a seguir.A 43 .21ª Região (RN) .  ( ) Certo ( ) Errado GABARITOS: 41 . EEPROM é um tipo de memória normalmente utilizado para armazenar temporariamente os dados que estejam sendo processados por um programa em execução em um computador.C 45 .C 42 .400 MB/s e 2.E 49 .TRT .2 V. Em relação ao módulo DDR3.

2010 . e) 8. denominado princípio da      a) referência.Técnico Judiciário .Técnico de Informática / Arquitetura de Computadores / Memória.Q83120 ( Prova: CESPE .2011 .Q86785 ( Prova: FCC . arquitetura de computadores. ) Considere que determinada empresa planeje elaborar um manual para orientar seus usuários de produtos e serviços de informática. Esse padrão é utilizado normalmente em processadores Pentium II e III. hardware e software.DETRAN-ES .500 MB/s e 1.MPU .4ª REGIÃO (RS) . 52 .TRT . c) temporalidade. organização e componentes de computadores. relativos a processamentos de dados.  ( ) Certo ( ) Errado 54 . O padrão DIMM é empregado em memórias SDRAM. ) Se a referência à memória é para um endereço determinado. que permitem a leitura ou o armazenamento simultâneo de dois dados em alta frequência. 53 . d) latência. é possível que a próxima referência à memória seja feita nas adjacências desse endereço.8 V. em um encapsulamento composto por módulos de 168 pinos.5 V.500 MB/s e 1. b) localidade.Q80937 ( Prova: CESPE . julgue os itens a seguir. d) 6.400 MB/s e 1.Analista de Sistemas / Arquitetura de Computadores / Memória.Tecnologia da Informação / Arquitetura de Computadores / Memória.2010 . Julgue se cada item .2 V.   c) 8. devem constar informações acerca de fundamentos. Nesse manual. Trata-se de uma afirmação relevante ao princípio que forma a base de todos os sistemas cache. ) Acerca de conceitos básicos de informática. e) velocidade.

ABIN . se a disposição dos bytes seguir a forma little endian.Q79414 ( Prova: CESPE . o endereço de memória do topo da pilha apontará para o endereço do byte mais significativo do último valor empilhado. por isso. uma nova geração de memória cache.  ( ) Certo ( ) Errado 56 . ) Existem problemas cujo algoritmo de solução pode ser descrito em versões recursivas e iterativas. além de facilitar a segmentação e a alocação mais eficiente da memória aos processos em execução. em substituição às tradicionais L1.ÁREA DE SUPORTE A REDE DE DADOS / Arquitetura de Computadores / Memória. A informação de que um notebook é dotado de um processador com 1 megabyte de L2 cache significa que esse computador possui. o topo da pilha será o endereço do byte menos significativo do último valor empilhado. As recursivas tipicamente consomem mais recursos de memória e tempo de processamento.2010 . ) Acerca de programas aplicativos e das arquiteturas de computadores.ÁREA DE SUPORTE A REDE DE DADOS / Arquitetura de Computadores / Memória.ÁREA DE SUPORTE A REDE DE DADOS / Arquitetura de Computadores / Memória.OFICIAL TÉCNICO DE INTELIGÊNCIA .Q79423 ( Prova: CESPE .2010 .OFICIAL TÉCNICO DE INTELIGÊNCIA . a ser colocada no referido manual. evita que o tamanho dos programas seja limitado pelo tamanho da memória principal.2010 . No gerenciamento de memória. .ABIN .  ( ) Certo ( ) Errado 55 . Se a disposição dos bytes seguir a forma big endian. julgue os próximos itens. mais rápida e com maior capacidade de armazenamento.Q79419 ( Prova: CESPE . ) Julgue os seguintes itens. Em uma pilha implementada na CPU.OFICIAL TÉCNICO DE INTELIGÊNCIA .a seguir apresenta informação correta.ABIN . recomenda-se o uso das versões iterativas nos casos em que é exigido melhor desempenho no tempo de execução e no uso da memória. a respeito da relação entre arquitetura de computadores e sistemas operacionais. o mecanismo de paginação utilizado pelo sistema operacional.  ( ) Certo ( ) Errado 57 .

2010 .Q78514 ( Prova: MS CONCURSOS .2010 . b) Placa mãe. d) Capacidade. 60 . d) Memória.Analista de Sistemas / Arquitetura de Computadores / Memória.Banco de Dados / Arquitetura de Computadores / Memória. quando necessário?     a) Conector. c) memória virtual.2010 . qual não apresenta característica referente à memória cachê?     a) Temporariedade. ) Qual é o componente de um sistema de computação cuja função é armazenar as informações que são manipuladas por este sistema para que as informações possam ser prontamente recuperadas. b) Tempo de memória. ) Das opções abaixo.Q76668 ( Prova: FUNCAB . d) paginação. b) best-fit. Processadores. dando ao usuário a ilusão de existir uma memória muito maior que a memória principal. c) Processador. c) Tempo de acesso.Analista de Tecnologia da Informação .Analista de Sistemas / Arquitetura de Computadores / Memória.Q78508 ( Prova: MS CONCURSOS .CODENI-RJ .CODENI-RJ . . ( ) Certo ( ) Errado 58 .PRODAM-AM . é conhecida como:     a) overlay. 59 . ) A técnica de gerência de memória cujas memórias principal e secundária são combinadas.

D 60 . e) thrashing.C 57 .B 53 .E 56 .C .B 59 .C 58 . GABARITOS: 51 .C 54 .E 55 .D 52 .

Sign up to vote on this title
UsefulNot useful