Você está na página 1de 37

CIRCUITOS INTEGRADOS

1- Introduo circuitos Integrados (CI) OS circuitos integrados so circuitos eletrnicos implementados numa nica pastilha de um material semicondutor tambm designados por circuitos monolticos ou por chips. A teoria dos circuitos integrados remonta a 1925 com o aparecimento do transstor-MOS (Metal-xido-Semicondutor) sendo apenas o primeiro circuito integrado desenvolvido nos anos 50 do sculo passado por Jack Kilby da Texas Instruments e por Robert Noyce da Fairchild Semiconductor. No entanto, problemas de controlo de qualidade e a utilizao de alguns materiais permitiram a sua comercializao apenas nos anos 70. Os circuitos integrados so utilizados numa enorme variedade de dispositivos nomeadamente, em microcomputadores, equipamento de vdeo e udio, telefones celulares, relgios, aplicaes biomdicas, eletrnica de automveis, etc. 1.1 Definio e estrutura Os Circuito Integrados so um conjunto de portas lgicas, isto associao de resistor, diodo e transistor fabricados em um nico pedao de material semicondutor (Silcio ou germano) denominado substrato ou chip com cerca de 1,2 * 1,2 mm2 . O chip confinado hermeticamente em um encapsulamento protetor plstico ou cermico a partir do qual saem pinos para conexo do circuito integrado com outros dispositivos (os fios de conexo medem cerca de 0,025 mm de dimetro). Os pinos so numerados no sentido anti-horrio quando o encapsulamento visto de cima a partir da marca de identificao situada em uma das extremidades do encapsulamento. Cada circuito integrado pode desempenhar uma funo concreta sem interessar-nos os componentes que contm no seu interior.

A tecnologia dos circuitos integrados responsvel pelo tremendo desenvolvimento dos sistemas digitais, uma vez que possibilitou a construo de circuitos eletrnicos digitais muito complexos a custos extremamente reduzidos. Em virtude da massificao do uso de Circuito
Antonio Chicco Pgina 1

Integrado, torna-se necessrio conhecer as caractersticas gerais desses circuitos e de algumas das famlias lgicas mais populares. Uma vez entendidas tais caractersticas, estaremos muito mais bem preparados para trabalhar no projeto de circuitos digitais. 1.2 - Vantagem dos Circuitos Integrados - Reduo do custo peso e tamanho; O fator mais importante desta mudana a grande reduo que se conseguiu no tamanho dos circuitos. Esta reduo trouxe consigo que todos os aparelhos eletrnicos ficassem menores e mais manejveis para todo o mundo e da vem o grande "boom" dos computadores nas ltimas dcadas, assim como das calculadoras, relgios, e outros aparelho e dispositivos eletrnicos. - Aumento da fiabilidade; Os aparelhos realizados com CIs so os mais fiveis por vrios motivos; Primeiro: porque nos fabricados com componentes discretos temos que juntar a fiabilidade de cada um dos elementos que compem o circuito para obter a fiabilidade total; Segundo: porque se utilizam tcnicas de fabricao muito modernas, muito estudadas e se fabricam com muito pormenor em cada uma das fases pelas que passam. Ao ser muito mais reduzido o espao de interconexo, as possibilidades de falha so muito menores e, por ltimo, devemos pensar no encapsulamento deste tipo de CI que faz que estejam muito mais protegidos. - Maior velocidade de trabalho; Uma das metas que continuamente tm os projetista de circuitos eletrnicos conseguir aumentar a velocidade de resposta dos seus componentes. Isto se consegue totalmente com os CIs dado que,ao estarem todos os elementos num espao to reduzido, os sinais passam rapidamente de uns a outros aumentando-se assim a velocidade consideravelmente e relao aos circuitos construdos com componentes discretos. - Reduo das capacidade parasita; Dois dos mais importantes elementos parasitas de um CI, a resistncia de canal e a capacitncia da porta. Estes elementos fazem com que o transistor no possa ser considerado mais uma chave ideal e, dessa forma, tenha influncia direta no comportamento eltrico do circuito. Uma das mtricas mais importantes associadas aos circuitos digitais o tempo que a sada de circuito (ou porta lgica) demora em responder a um estmulo na sua entrada, ou seja, depois de quanto tempo o sinal de sada ir sofrer uma transio em virtude de uma transio do sinal de entrada. Esta mtrica conhecida como tempo de propagao ou atraso. Nos circuitos integrado como os elementos esto interligados a distancias muito mnimas faz com que a capasitancia parasita seja bastante reduzidas em relao a de outros componentes eletrnico, permitindo assim tempos de propagao do sinal menores.

Antonio Chicco

Pgina 2

Os microprocessadores contm numerosos componentes integrados num s circuito.

- Menor consumo de energia; O consumo de energia eltrica do circuito digital divido em um componente dinmico e outro esttico. Nos circuitos CMOS, o consumo esttico idealmente nulo, sendo isto uma das principais vantagens dos circuitos projetados nesta tecnologia. Consumo dinmico aquele associado s transies entre os nveis de tenso nas entradas e sada das portas, sendo por sua vez dividido em consumo de carga e consumo de curto-circuito. Consumo de carga a energia necessria para carregar a capacitncia de sada das portas. Consumo de curto-circuito a energia que flui entre VDD e GND nos momentos intermedirios das transies de entrada, nos quais a rede pull-up e a rede pulldown apresentam caminhos simultaneamente ligados. Se o circuito foi bem projetado, a corrente de curto pequena e o principal responsvel pelo consumo dinnico a corrente de carga. Consumo esttico aquele associado energia que flui entre VDD e GND nos momentos em que no h transio alguma nos sinais. As correntes de fuga (correntes eltricas que fluem atravs de dois pontos entre os quais deveria haver idealmente uma resistncia infinita) so as responsveis por este consumo. - Reduo de erro na montagem; Ao substituir os circuitos integrados por um monte de "peas" dentro de um circuito conseguimos vrias coisas: primeiro se produz uma reduo muito importante nos erros de montagem, dado que esta costuma ser simples e com poucas ligaes, ao produzir-se uma avaria a localizamos muito melhor e no necessrio ter um monte de peas de reposio para cada elemento.
Por ltimo, e embora em princpio possa parecer um inconveniente, sabemos que quando se produz uma avaria num CI, esta costuma ser muito difcil de solucionar e necessrio substitu-lo por outro novo, isto supe uma vantagem devido ao tempo, materiais e conhecimento do funcionamento interno que poupamos e, como vimos antes, o custo de um CI no muito elevado. Antonio Chicco Pgina 3

Uma das aplicaes dos CIs que cresceu muito nos ltimos anos foi a dos microprocessadores. Um microprocessador um CI composto por uma das partes mais importantes de um computador: a CPU, unidade central de processamento. Como todos os CIs, o microprocessador tem um tamanho muito reduzido. Graas ao tamanho reduzido, e a outros avanos tecnolgicos, se conseguiu passar em poucos anos dos grandes computadores, que ocupavam quartos inteiros e eram muito difceis de manejar, necessitando profissionais muito qualificados que dedicavam muitas horas para fazer pequenas operaes, aos computadores pessoais, PC, muito menores, mais manejveis, fceis de usar e econmicos, e que passaram a formar parte de nossa vida: medicina, bancos, indstria, investigao, etc. A importncia dos CIs incalculvel e cada dia que passa se vo reduzindo mais as suas dimenses e aumentando a sua velocidade de resposta. 1.3- Desvantagem ou Limitaes dos Circuitos Integrados Apesar da sua enorme utilizao, nem tudo so vantagens nestes diminutos elementos. Existem alguns inconvenientes, embora no to importantes como para conseguir influir na enorme popularidade dos circuitos integrados. Entre os inconvenientes podemos dizer que nem todos os elementos discretos que conhecemos podem ser integrados num CI. Por exemplos indutores ( Bobinas) no se podem integrar. Os resistores e os capacitores tem limitaes nos valores que podem ser integrados , devido ao fato de que quanto maior seja o CI, muito maior ser o seu custo. Por esta razo, um resistor costuma estar limitado a ter quando muito 20k e um capacitor 100 pF. Devido a esta limitao, estes elementos, capacitores e resistores, se retiram muitas vezes dos CIs e ao montarmos o circuito os ligamos exteriormente. Tambm se produz um inconveniente ao no ser muito recomendvel integrar juntos transistores PNP e NPN, pois h muitos circuitos que esto compostos por ambos tipos de transistores. A tenso que se aplicar aos circuitos integrados tambm est limitada, sendo recomendvel que o valor desta no exceda os 20 volts. Antes dissemos que o preo de um circuito integrado era bastante reduzido e isto no completamente verdadeiro, pois pretendermos um circuito integrado especial medida, este fica muito caro. Por ltimo, dentro dos inconvenientes citados, podemos ter problemas com a potncia dissipada, dado que, ao estarem os elementos to juntos, as correntes grandes podem produzir calor e, ao aumentar muito a temperatura, pode chegar a estragar o circuito. Podemos concluir que as principais limitaes nos Circuitos Integrados so: - Possui limitaes nos valores dos resistores e condensadores a integrar; - Reduzida potencia de dissipao; - Limitaes nas tenses de funcionamento; - No permite integrao de Indutores (bobinas); - dificuldade na interligao de transistor NPN e PNP.
Antonio Chicco Pgina 4

2 - Classificaes dos Circuitos Integrados Podemos fazer vrios tipos de classificaes conforme os seguintes critrios: 2.1 - Quanto a sua complexidade ou pelo numero de portas lgicas equivalentes no seu substrato Existem atualmente seis nveis de complexidade que so normalmente definidos como: Os Circuitos Integrados SSI- Small Scale Integration ( Escala pequena de integrao) Correspondem a circuitos integrados em cuja constituio existe menos de 12 portas lgicas So usados como interface ou ponte entre os chips mais complexos. Geralmente pequenas combinaes de porta discretas so usadas para conectar CIs maiores entre si ou a dispositivos externos. Como exemplo citamos os circuitos integrados com portas lgicas e alguns biestveis Circuitos Integrados MSI -Mdium Scale Integration (Escala media de Integrao) Corresponde a circuito integrados com mais de 12 e menos de 100 portas individuais, alguns exemplos so os multiplexadores desmultiplexadores,codificadores,Decodificadores,Unidade Lgica Aritmetica(ALU),contadores e conversores. Circuito Integrado LSI - Large Scale Integration ( Escala larga de Integrao) Correspondem a circuito integrado com mais de 100 e menos de 1000 portas, por exemplo, as memrias programveis os multiplicadores e os registos. Circuito Integrados VLSI - Very large scale Integration (Muito alta escala de integrao) Corresponde a circuito integrado com mais de 1000 e menos de 1000000 portas individualizadas tais como processadores, microcontroladores. Circuitos Integrados ULSI - Ultra Large Scale Integration (Escala de Integrao Ultra Larga) Correspondem a circuitos integrados com mais de 100000 ate cerca de 1000000 individualizadas. Circuito Integrado GSI- Giga Scale Integration ( Escala de Integrao Giga). Correspondem a circuitos integrados com mais de 100000 portas individualizadas.
Antonio Chicco Pgina 5

2.2 - Quanto ao tipo de transistor utilizado na fabricao Uma destas classificaes est baseada no tipo de transistores que empregase na fabricao do circuito integrado: Circuito Integrado Bipolar, quando se fabrica a base de transistores bipolares, NPN e PNP, Os circuito bipolares mais importantes so: RTL Resistor Transistor Logic Lgica de transstor e resistncia. DTL Dode Transistor Logic Lgica de transstor e dodo. TTL Transistor Transistor Logic Lgica transstor-transstor. HTL High Threshold Logic Lgica de transstor com alto limiar. ECL Emitter Coupled Logic Lgica de emissores ligados. IIL Integrated-Injection Logic Lgica de injeco integrada. Tecnologia TTL: uma tecnologia que foi muito usada e que estabeleceu critrios e normas. Utiliza transistores bipolares a funcionar ao corte ou na saturao. Tem um comportamento medio no que diz respeito ao tempo de propagacao por porta ( a velocidade da porta), ao consumo em energia electrica e `a potencia dissipada sob a forma de calor. Os circuitos com esta tecnologia formam a familia TTL, que se subdivide em varias subfamilias com caractersticas diferencia-das, mas todas compatveis entre si. Dado ter-se tornado muito popular. Esta famlia tem as duas grande serie 54/74 , 9N, 82, 93, 96 Para fins comerciais, utiliza-se a srie 74, enquanto que para fins militares utiliza-se a srie 54 Tecnologia ECL: utiliza transistores bipolares na zona ativa. E a tecnologia Tecnologia ECL mais rapida comercialmente disponvel. Tem um consumo muito elevado. E de relativamente difcil utilizao. Esta reservada a nichos de aplicao Muito reduzidos. Circuito Integrado Unipolares (CMOS), quando se usam transistores de efeito campo mais conhecidos como MOS.O circuitos Unipolares mais importantes so: CMOS Complemantary MOS MOS de pares complementares NMOS/PMOS NMOS Utiliza s transstores MOS-FET canal N. PMOS - Utiliza s transstores MOS-FET canal P.

Antonio Chicco

Pgina 6

CI Unipolares so aqueles que usam transistores Unipolares por efeito de campo (MOSFET canal p e canal N) como seu elemento principal. Tecnologia CMOS: a outra tecnologia de grande divulgao. Utiliza transistores MOS com canais de 2 tipos. E relativamente mais lenta que a TTL, mas consome menos. Recentemente, os ganhos de velocidade da tecnologia CMOS, combinados com a grande capacidade de integrao e os baixos consumos energticos e potencia dissipada, colocaram-na como a tecnologia mais importante no projeto e fabrico de CIs. Os circuitos com esta tecnologia formam a famlia CMOS, tambm dividida em diversas sub-familias. E a tecnologia em mais rpido crescimento. 2.3- Quanto ao encapsulamento Os circuitos integrados so pequenos cristais de silcio germano ou Arsenato de Galio que para poderem ser facilmente utilizados, esto inseridos em invlucro que facilitam o seu manuseio e interligao. O desenvolvimento e avano nos circuitos integrados continuam cada vez mais rpido. O mesmo pode ser dito quanto aos encapsulamento de CIs,existe uma variedade de encapsulamento que diferem no tamanho fsico,nas condies ambientais e de consumo de energia sobre os quais o dispositivo pode operar confiavelmente e no modo pelo qual o encapsulamento do CI e montado na placa de circuito impresso. Os circuito integrados classificam-se quanto ao encapsulamento em: Circuito Integrado SIL Os pinos estam colocados em um nica linha. Alguns integrados pr-amlificadores, e mesmo alguns amplificadores de certa potncia, para udio, apresentam esta configurao.

Circuito Integrado DIP ou DIL Os pinos estam espostos em duas linhas do CI.

Antonio Chicco

Pgina 7

Circuito Integrado SOIC asa de Gaivota gull-swing SOIC Small-Outline Integrated Circuit semelhante a um DIP em miniatura e com os pinos dobrados (curvados).

Circuito Integrado PLCC PLCC Plastic-Leaded Chip Carrier tem os terminais dobrados para debaixo do corpo. Tem os pinos nos formatos da letra J que se curvam sob o CI ,estes CI podem ser montados directamente sobre a placa de circuito impresso ou em soquete especiais, eles so usados em CI que precisaro de ser subtituido em reparo ou precisaro de uma actualuzacao9reprogramacao).

LCCC Leadless Ceramic Chip Carrier no tem pinos. No seu lugar existem uns contactos metlicos moldados na cpsula cermica

Antonio Chicco

Pgina 8

Encaplusulamento Flat As cpsulas planas tm reduzido volume e espessura e so formadas por terminais dispostos horizontalmente. Pelo facto de se disporem sobre o circuito impresso a sua instalao ocupa pouco espao.

TO-5 Tm um corpo cilndrico metlico, com os terminais dispostos em linha circular, na sua base. A contagem dos terminais inicia-se pela pequena marca, em sentido horrio, com o componente visto por baixo.

Antonio Chicco

Pgina 9

Encapsulamentos especiais As cpsulas especiais so as que dispem de numerosos terminais para interligarem a enorme integrao de componentes que determinados chips dispem (por exemplo, CI contendo microprocessadores).

Alguns soquetes usados para conexo dos circuitos integrados a placa.

Antonio Chicco

Pgina 10

2.4 Quanto a sua aplicao. Tendo em conta o tipo de sinais com os que vo trabalhar os circuitos integrados, podemos encontrar CIs digitais, CIs analgicos ,CIs hibrido . Circuito integrado analgico: Trabalham com sinais analgicos Como exemplo destaca-se o amplificador operacional, mas h outros to interessantes como este. Podemos mencionar os amplificadores integrados que equipam tanto os modernos equipamentos de rdio-cassette para carro como os equipamentos Hi-Fi caseiros. Tambm destacam os integrados destinados aos equipamentos de recepo (e emisso) de rdio, TV e comunicaes em geral. Outro campo de aplicao dos integrados lineares o dos sensores integrados, embora este item o compartam com os circuitos de tipo hbrido que depois comentaremos. Circuitos Integrados de Potencia Alguns integrados de potncia tm uma cpsula extremamente parecida com a dos transstores de potncia. Algumas observaes importantes a respeito das aletas de acoplamento aos dissipadores de calor: As aletas podem ser fixadas a dissipadores de alumnio em mtodo idntico ao utilizado nos transstores de potncia. Acoplar-se as aletas prpria caixa (se for metlica) que contm o circuito. As aletas podem ser soldadas a uma das faces de cobre do circuito impresso (no caso de uma dupla face). As aletas, quase sempre esto ligadas electricamente por dentro do c.i., ao pino correspondente ao negativo da alimentao (massa

Aleta metlica

Dissipador de calor

Antonio Chicco

Pgina 11

Circuito Integrado digital: Que, como o seu nome indica, trabalham com sinais digitais. Alm das simples funes OR AND , NOT etc , os circuitos digitais podem conter funes lgicas complexas, memria voltil e no voltil, Unidade Central de Processamento ou CPU, micro-controladores, registros de deslocamento, etc. Circuito Hbridos: A este circuitos pertencem aos circuitos tais como os conversores de nvel, os conversores Analgico- Digital (A/D) ou os Digitais- Analogico (D/A). Um conversor de nvel ser, por exemplo, aquele que est destinado a compatibilizar as diferentes famlias lgicas. 2.5- Quanto a fabricao Quanto ao processo de fabricao os circuitos integrados podem ser: - Circuito Integrado Monoltico Seu processo de fabricao baseia-se na tcnica plana, no qual todos os componentes se formam ao mesmo tempo em um substrato semicondutor. - Circuito integrado pelicular fabricao com pelcula delgada (thin Film) ou pelica grossa (Think Film) Na tecnologia de filme fino e na de filme grosso os resistores e capacitores de valores pequenos se fabricam no substrato, mas os resistores se formam sobre a superfcie de um semicondutor mas o fazem sobre um material isolador que pode ser vidro ou um material cermico. - Circuito Integrado Hibrido Os circuitos hbridos que combinam a fabricao monoltica com a de multilmina ou a de camadas finas. 3 - Terminologias e Parmetros dos circuitos integrados Apesar do grande nmero de fabricantes de circuitos integrados, grande parte da nomenclatura e da terminologia empregadas nesta rea so mais ou menos padronizadas. Os termos mais usuais sero definidos e discutidos a seguir Embora existam muitos fabricantes de CIs a maior parte da nomenclatura e da terminologia razoavelmente padronizada. Os termos mais teis so definidos e discutido a seguir. Parmetros de Corrente e Tenso VIH(Min) High level input voltage(Tenso mnima de entrada em nvel

alto)

O nvel de tenso mnimo requerido para o nvel lgico 1 em uma entrada, qualquer tenso abaixo desse nvel no ser aceita como nvel alto pelo circuito lgico.

Antonio Chicco

Pgina 12

baixo)

VIL(Max) Low level input voltage (Tenso mxima da entrada em nvel

O nvel Maximo de tenso requerido para o nvel lgico 0 em uma entrada, qualquer tenso acima desse nvel no ser aceita como nvel baixo pelo circuito lgico. VOH(Min) High level output voltage (Tenso de sada em nvel alto) O nvel de tenso mnimo na sada de um circuito lgico no estado lgico 1 sob determinadas condies de carga. VOL(Max) Low level Output voltage (Tenso da sada em nvel baixo) o nvel de tenso Maximo na saiada de um circuito no estado lgico 0 sob determibnado condies de carga. IIH -High level input current (Corrente de entrada em nvel alto) Corrente que flui para uma entrada quando uma tenso de nvel alto especificada e aplicada na entrada. IIL Low level input current (corrente de entrada em nvel baixo) Corrente de Entrada Correspondente ao Nvel Lgico Baixo, Valor da corrente que circula na entrada de um circuito digital, quando um nvel lgico baixo aplicado em tal entrada. IOH(mnimo) High level Output current (Corrente de sada em nvel alto) Corrente de Sada Correspondente ao Nvel Lgico Alto. Valor da corrente que circula na sada de um circuito digital, quando um nvel lgico alto gerado em tal circuito, respeitadas as limitaes para carregamento da sada. IOL (mximo) Low level Output current ( Corrente de sada em nvel baixo) Corrente de Sada Correspondente ao Nvel Lgico Baixo Valor da corrente que circula na sada de um circuito digital, quando um nvel lgico baixo gerado em tal circuito,respeitadas as limitaes para carregamento da sada.

Antonio Chicco

Pgina 13

3.1 - Nomenclatura dos circuitos integrados Para a leitura e identificao de CI os fabricante inscrevem no encapsulamento o cdigo do Circuito Integrado. Normalmente definido Por: XXXX VVVV ZZZ TTT Exemplo : SN 74 LS 00 ; JN 74 S 04 , SN 74 HC 04 , DM74L00 Nomeclatura geral de Circuitos Integrados Cdigo Serie do Fabricante Circuito Integrado XXXX VVVV Caractersticas Circuito integrado ZZZ Numero do Circuito Integrado TTT

L: Low power = dsipacin de potencia muy baja LS: Low power Schottky = disipacin y tiempo de propagacin pequeo. S: Schottky = disipacin normal y tiempo de propagacin pequeo. AS: Advanced Schottky = disipacin normal y tiempo de propagacin extremadamente pequeo. AC/ACT : Advanced CMOS Logic (Lgica Avanzada Del Cmos) AHC/AHCT : Advanced High-Speed CMOS Logic (Lgica De alta velocidad Avanzada Del Cmos) AS :Advanced Schottky Logic (Lgica Avanzada De Schottky) velocidad media, alto mecanismo impulsor, 5 V VCC

Antonio Chicco

Pgina 14

Nomenclatura de Circuitos Integrados TTL


Serie TTL Prefixo Exemplo de Circuito Integrado

TTL padro TTL Schottky TTL Schottky de baixa potencia TTL Schottky avanada TTL Schottky avanada baixa Pot.

74 74 S 74 LS 74 AS 74 ALS

7404 74S04 74LS04 74AS32 74 ALS04

Verso

Identificao da srie

Standard Low power High speed Schottky

54 / 74 54L / 74L 54H / 74H 54S / 74S

Low Power Schottky 54LS / 74LS

Tempo de Consumo de Observaes atraso de potncia por propagao porta por porta 10ns 10mW comum 33ns 1mW baixssimo consumo 6ns 22mW alta velocidade 3ns 20mW altssima velocidade 10ns 2mW baixssimo consumo

Nomenclatura de Circuito Integrado CMOS


Serie CMOS Prefixo Exemplo de circuito Integrado

CMOS de porta Metlica com pinagem compatvel com a serie TTL CMOS de porta silcio;alta velocidade; pinagem compatvel com a serie TTL CMOS de porta de silcio; alta velocidade;pinagem e parmetro eltricos compatveis com TTL CMOS de alta performace ;pinagem e parmetro eltricos incompatvel com TTL CMOS de alta performace ;pinangem no compatvel com TTL; parmetro eltricos
Antonio Chicco

74C 74 HC 74 HCT

74 C02 74 HC 02 74 HCT 04

74 AC

74 AC 02

74 ACT

74 CT02

Pgina 15

compatveis com TTL Exemplo: SN 74 LS 00 ; JN 74 S 04 , SN 74 HC 04 , DM74L00 4 - Caractersticas eltricas dos CI 4.1 - Alimentao e Terra Para usar os CI necessrio que se faa as conexes apropriadas aos pinos do CI. As conexes mais importante so as de alimentao CC(Corrente continua DC) e terra ( GND Ground). Essas conexes so necessrias para que o circuito no chip opere corretamente. O pino de alimentao denominado Vcc para os circuito do tipo TTL e VDD para os circuitos CMOS.(muitos circuito integrado CMOS so projetados para serem compatveis com os TTL tambm usam a designao Vcc para o pino de alimentao. OBS: Caso os pinos GND e Vcc ou VDD no forem conectadas as portas lgicas no iro funcionar corretamente e no fornecera os nveis lgico de sada esperado. Faixa de tenso para os nveis lgicos Para dispositivo TTL,VCC +5V e para dispositivo CMOS VDD pode estar situado na faixa que vai de 3 V a 18 V , embora 5 V seja a tenso mais usada,principalmente quando dispositivo CMOS so usados em um mesmo circuito em conjunto com dispositivo TTL. Para os dispositivos TTL as faixas de tenso de entradas aceitveis para os nveis lgico 0 e 1 so definido como mostrado na figura abaixo.

Um nvel lgico 0 corresponde qualquer tenso na faixa de 0 V a 0.8V um nvel lgico 1 corresponde a qualquer tenso na faixa de 2V a 5 V.

Antonio Chicco

Pgina 16

As tenses fora destas faixas so denominadas indeterminadas e no devem ser usado como entradas de qualquer dispositivo TTL. As faixas de tenses para o CMOS de VDD, tenses entre 0V e 1,5 V so definidas como sendo nvel lgico 0 e as tenses entre 3,5V e 5 V (Pod atingir ate os 15V) como sendo nvel 1.

Em alguns casos para permitir compatibilidade com os TTL temos 0,3 a 0,5V para nvel lgico 0 e de 2,4 V a 5 V para nvel lgico Alto 1

Antonio Chicco

Pgina 17

4.2 - Entradas no conectadas Uma entrada no conectada denominada de entrada flutuante. Uma entrada flutuante em um circuito TTL funciona exatamente como se estivesse em nvel lgico 1, em outras palavras o CI responde como se na entrada tivesse sido aplicado um nvel lgico Alto. Uma entrada flutuante em TTL extremamente suscetvel a sinais de rudo que provavelmente afetao de forma adversa o funcionamento do circuito. Se um CI CMOS for deixada com entrada flutuante pode ter resultado desastroso, o CI pode superaquecer e possivelmente se danificar, por esta razo as entradas flutuantes devem ser conectadas ao nvel lgico baixo ou alto ou ento ligar a sada de outro CI.

Antonio Chicco

Pgina 18

6 - FAN Out ou Acionamento de carga Geralmente as sadas de um circuito lgico necessitam acionar varias entradas lgicas. Algumas vezes todos os CI em um sistema digital pertencem a uma mesma famlia lgica, porem muitos sistemas fazem uso de diversas famlias lgico. O FAN-OUT ou Acionamento de carga definido como o numero Maximo de entradas lgicas que uma sada pode acionar com segurana quer dizer o numero de porta de entrada do tipo idntico que e possvel ligar a sada de uma porta, esta informao normalmente e fornecida pelo fabricante do CI, mais pode ser calculada a partir dos dados de corrente de sada e de entrada das portas. Por exemplo uma porta lgica que tem um Fan Out de 10 pode acionar 10 entradas lgicas se esse numero exceder a tenso de nvel lgico de sada no poder ser mais garantida. Fan-Out (baixo) = Iol(Max) / Iil(Max) Fan-out (alto) = Ioh(max) / Iih(max) A folha de especificao do circuito 74LS04A indica os seguintes valores Maximo IOH = 0,4 mA , IOL = 8 mA, IIH = 20A IIL = 0,1 mA. Calcular o Fan-Out em cada uma dos nveis lgicos pela relao entre a corrente fornecida e a corrente recebida. Fan-Out (baixo) = Iol(Max) / Iil(Max) Fan-Out (baixo) = 8 / 0.1 Fan-Out (baixo) = 80

Fan-out (alto) = IOH(max) / IIH(max) Fan-Out = 0.4 / 20 Fan-out (alto) = 20


No esquecer de ajustar as unidades de corrente ao realizar os clculos

Como neste caso o FAN-Out (Alto) diferente do FAN-Out (Baixo), mas ter de passar pela porta ambos os nveis lgicos, ter que se usar o menor valor. Portanto ser possvel ligar um Maximo de 20 portas do mesmo tipo a sada de uma porta 74ALS04. O resultado da violao da especificao de FAN-Out de uma porta ser um abaixamento da tenso que devera levar a interpretao incorreta do sinal lgico produzido por aquela porta. Convm ter uma noo dos valores tpico de Fan-out para as portas TTL giram entorno de 10 a 20 (em CI de baixo consumo), Para as portas CMOS este valor superior a 100. Os CMOS tem um FAN-Out muito elevado em relao aos TTL isto devido ao facto de os CMOS ter um consumo mais baixo. No entanto poderemos evitar as limitaes do FAN-Out introduzindo circuitos Buffers que reponham os nveis de tenso e a capacidade de fornecer corrente
Antonio Chicco Pgina 19

O Fan-In indica a quantidade mxima de sadas que podemos ligar a uma entrada. FAN-In corresponde diretamente ao numero de entradas de uma porta quer dizer uma porta de 4 entrada tem um Fan-In de 4 entrada. 6.8 - Atraso de propagao (Retardo de propagao) Um sinal lgico sempre sofre um atraso ao atravessar um circuito, os dois tempos da atraso de propagao so definidos a seguir: tpLH :Tempo de atraso do estado lgico 0 para estado lgico 1( Baixo para alto) tpHL : tempo de atraso do estado lgico 1 para o estado o ( Alto para Baixo) Em geral o tpLH e tpHL no tem o mesmo valor e ambos variam dependendo das condies de carga capacitiva do circuito integrado. Os valores dos tempos de propagao so usados como uma medida de velocidade relativa dos circuitos lgicos. Por exemplo um circuito lgico com valor de 10 ns mais rpido a propagar o sinal do que um circuito com valor de 20 ns sob determinadas condies de carga.

7 - Requisito de Potencia Todos os CI necessitam de uma certa quantidade de potencia eltrica para operar, essa potencia fornecida por uma ou mais tenses da fonte de alimentao conectada nos pinos da alimentao do CI. Normalmente existe apenas um terminal para alimentao do chip que identificado como Vcc ou VDD. A quantidade de potncia de que um CI necessita determinada pela corrente Icc que ele consume da fonte de alimentao Vcc e a potencia real o produto de ICC * VCC. Para muitos CI a corrente consumida da fonte depende do estado lgico do circuito. Se o estado logico de sada for 0 ento a corrente ser IccL Se o estado lgico de sada for 1 ento a corrente ser IccH Em geral IccL e IccH tem valores diferentes, a corrente media calculada considerando-se que as saidas das portas permanecem em nvel baixo durante a metade do tempo e em nvel alto durante a outra metade

Icc(med) = ( IccH + IccL) / 2

Antonio Chicco

Pgina 20

Para calcular a potencia media de consumo de um CI

PD= Icc(med) * Vcc

8 - Produto Velocidade _Potencia As famlias de CI tem sido caracterizada pela a velocidade ou pela potencia.Geralmente mais desejvel obter atraso de propagao menores (alta velocidade) e baixo consumo ou baixo valor de potencia dissipada. Uma forma comum para medir e comparar a performance total de uma famlia de CI o produto Velocidade_potencia, que obtido multiplicandose o atraso de propagao da porta pela dissipao de potencia da mesma. Suponhamos que um CI tenha atraso mdio de 10ns e um potencia de dissipao de 5mw, o produto Velocidade_Potencia ser: Velocidade X Potencia = 10ns *5mw Velocidade X Potencia = 50 pJ (picoJoule) Hoje pretende-se que o produto Velocidade_Potencia seja o mais baixo possvel e o que os projetista estejam trabalhando e projetando CI com maior velocidade de propagao isto reduzindo o atraso ou diminudo sua potencia de dissipao. Conclui-se que O produto atraso-potncia tende a ser constante para uma particular tecnologia de fabricao de circuitos digitais e pode ser utilizado para comparar diferentes tecnologias. Obviamente, quanto menor o valor de o valor de Velocidade_Potencia, melhor a tecnologia do ponto de vista de maior velocidade e menor consumo de potncia. 9 - Imunidade ao Rudo Campos eltricos e magntico parasitas podem induzir tenses nos fios de conexo entre os circuitos lgicos. Estes sinais esprios indesejveis so chamados de rudos e podem ocasionalmente fazer com que as tenses na entrada de um circuito lgico caia baixo de Vih(min) ou aumente alem de Vil(Max) o que produzira uma operao inesperada. A imunidade ao rudo de um circuito lgico se refere a capacidade do circuito em tolerar rudo sem provocar alteraes esprias na tenso de sada ou seja o nvel de rudo(tenso) que um determinado tipo de circuito pode estar sujeito sem conduzir a uma interpretao errada do nvel lgico presente. A medida quantitativa da imunidade ao rudo chamada de margem de rudo. Margem de rudo para o estado alto.

VNH= VOH(mim) VIH (min)

A diferena entre a menor sada em nvel alto e a menor tenso de entrada em nvel alto. Quando uma sada lgica em nvel alto esta acionando uma entrada de um circuito lgico , qualquer spike de rudo negativo maior do que VNH que aparea na linha de sinal pode fazer com que a tenso va para a faixa indeterminada onde uma operao imprevisvel pode ocorrer.
Antonio Chicco Pgina 21

Margem de rudo para estado baixo

VNL = VIL(Max) VOL(Max)

A margem de rudo para o estado baixo a diferena entre a maior sada em nvel baixo e a maior entrada requerida para o nvel baixo. Quando uma sada lgica em nvel baixo esta acionada uma entrada lgica qualquer Spike de rudo positivo maior do que VNL pode fazer com que a tenso v para a faixa indeterminada.

Quanto maior for a margem de rudo melhor devera o circuito resistir a corrupo dos nveis lgicos sem uma interpretao incorreta do valor lgico, pelo que neste caso a lgica CMOS esta em clara vantagem. Suponhamos que para um CI do tipo TTL VoH = 2.4 V VoL= 0,8 V VIH = 2 V VIL= 0.5 V podemos determinar a margem de rudo em nvel Alto e Baixo. Calcular a margem de rudo para um CI CMOS VIL = 0.1 V VIH= 3.85 V VOH= 4,9 V VOL= 1.35 V 10 - Nveis de tenso invalido Para operar adequadamente os nveis de tenso de entrada de um circuito lgico devem ser mantidos fora das faixas indeterminadas mostradas na figura abaixo.

Antonio Chicco

Pgina 22

Isto se ele tem de ser menores do que Vil(Max) ou maiores do que Vin(mim) . para as especificaes da serie TTL as tenses deve ser menor que 0,8 e maior que 2 , uma tenso de entrada entre o,8V e 2V considerada uma tenso de entrada invalida que produz uma resposta de sada imprevisvel e portanto teve ser evitada. Numa operao de circuitos digital normal uma tenso de entrada no estar dentro da regio invalida, pois ela vem de uma sada lgica que esta dentro das especificaes apresentadas. Entretanto quando essa sada lgica tem problemas de funcionamento ou de sobrecarga ento sua tenso pode estar dentro das tenses invalidas. Os nveis invlidos de tenso em CI tambm podem ser causados por tenses de alimentao que estejam fora da faixa aceitvel. 10.1 - Folha caracterstica de CI. Analise de CI TTL SN7400

Antonio Chicco

Pgina 23

11 Estudo comparativo entre circuitos integrados TTL e CMOS. O mercado actual de CI mostra um grande domnio da lgica CMOS em relao a TTL , apesar disto faz sentido analisar ambas as tecnologia comparando-as em termo das caractersticas fundamentais 11.1 - Consumo de Energia Os CI como facilmente perceptvel da analise de funcionamento apenas tem um consumo significativo no momento de transio da sada entre nveis. Fora desta situao em funo da elevada resistncia de entrada destes transistores e do fato de apenas estar a funcionar o conjunto de transistor p ou N em cada momento o consumo desprezvel. Resultado daqui sendo por isso conveniente analisar a informao do consumo numa esttica (sem comutao) e uma determinada freqncia.
Antonio Chicco Pgina 24

11.1 - Velocidade As famlias CMOS inicial eram lentas comparando com a famlia TTL, no entanto esta situao foi corrigida e atualmente possvel encontrar dispositivos CMOS com velocidades de comutao semelhantes s TTL 11.2 - Produto Velocidade_Potencia O produto consumo(Potencia)_Velocidade uma espcie de fator de mrito do circuito integrado, isto pode ser calculado por duas caractersticas do circuito a Potencia dissipada e o tempo de propagao. O circuito ser tanto melhor quanto mais baixo for este produto.
Na realidade o produto Velocidade _Potencia nos CMOS relativamente duas ordens de grandeza mais baixo do que nos CI TTL.

Caractersticas Gerais da Famlia C-MOS A famlia C-MOS possui circuitos integrados disponveis nas sries comerciais 4000 e 74C, sendo esta ltima semelhante TTL (com relao pinagem dos circuitos integrados e funo dos blocos disponveis). Alm destas, a famlia C-MOS tambm possui verses de alta velocidade e melhor desempenho: 74HC/74HCT (High-speed C-MOS), sendo a HCT especialmente desenvolvida para atuar com parmetros de tenses compatveis com a famlia lgica TTL-LS e as apropriadas para operar com baixa tenso de alimentao: 74LV/74VC (Low Voltage CMOS).

Os circuitos integrados C-MOS so dimensionados para operar na faixa de temperatura de -40 a +85 C nas sries comuns, e nas variaes de uso militar na faixa de -55 a +125 C. Os principais parmetros encontrados nos manuais com nomenclaturas originais: Alimentao (Vdd): Esta famlia permite para as sries 4000 e 74C operar na faixa de 3V a 15V, para a verso HC de 2V a 6V e para a HCT de 4,5V a 5,5V. Para as sries de baixa tenso temos: a faixa de 1V a 3,6V para a LV e 1,2V a 3,6V para a LVC. Podemos notar que esta famlia e suas verses apresentam a vantagem de possuir uma larga faixa de tenso de alimentao, no necessitando de regulagem precisa na fonte como no caso da famlia lgica TTL. Nveis de tenses e correntes de entrada e sada: De maneira geral, apresentam nas entradas, valores de V IL (mx.) iguais a 30% do Vdd e V IH(min.) iguais a 70% do Vdd, com exceo da verso HCT
Antonio Chicco Pgina 25

que possui estes nveis iguais a TTL-LS. Nas sadas dos blocos, devido principalmente ao baixo consumo de corrente na ligao com o bloco seguinte , apresentam valores muito prximos a 0V (V OL mx.) e Vdd (V OH min.). A tabela a seguir apresenta os valores de tenses e correntes para a srie 4000, operando com Vdd igual a 5V.

C-MOS srie 4000 Parmetros V IL V OL V IH V OH I OL I IL I OH I IH Valores 1,5 0,05 3,5 4,95 0,4 1 0,4 1 mA Unidade V V V V mA

Tempo de atraso de propagao: Nas sries mais comuns, o tempo de atraso de propagao mdio da ordem de 90ns, constituindo-se em uma grande desvantagem. O problema foi superado com o aparecimento das verses apropriadas para uso em alta velocidade (HC/HCT), com parmetros compatveis com os das verses TTL para a mesma finalidade. Para exemplificar, a tabela a seguir apresenta os parmetros de velocidades para a srie bsica e as verses citadas, com tenso de alimentao igual a 5V.

Verso 4000 HC/HCT

Tempo de atraso de propagao tpico por porta 90 ns 8 ns

Frequncia de clock mxima 12 MHz 55 MHz

Antonio Chicco

Pgina 26

Imunidade ao Rudo: A margem de imunidade ao rudo para a famlia C-MOS igual a 45% de Vdd, sendo muito alta se comparada com a famlia TTL. Devido a isso, estes blocos so adequados para serem utilizados em circuitos que operam em sistemas ou ambientes de alto nvel de rudo. Potncia Dissipada: O consumo de potncia da famlia C-MOS (com Vdd=5V) da ordem de 1nW por porta na srie 4000 e 2,5nW por porta na verso 74HC,caracterizando-se em mais uma grande vantagem desta famlia. Fan-Out: Nesta famlia, de modo generalizado, Fan-Out igual a 50, porm varia conforme as verses empregadas. Devido compatibilidade de algumas verses com TTL, comum nos manuais, encontrar este parmetro definido para um carregamento da sada com TTL-LS, sendo este um menor valor (Fan-Out = 10 para HC/HCT).

Caractersticas Gerais da Famlia TTL Alimentao (Vcc): Na famlia TTL temos para todos os CIs uma alimentao de 5V. Para a srie 54(srie militar) temos Vcc mnimo = 4,5V e Vcc mximo 5,5V que so os valores dentro da tolerncia permitida por esta srie. No caso da srie 74(srie comercial) temos: Vcc mnimo = 4,75V e Vcc mximo = 5,25V

Antonio Chicco

Pgina 27

Veja na tabela a seguir, os nveis de entrada e sada para a verso padro TTL Standard:

TTL Standard Parmetros VIL VOL VIH VOH IOL IIL IOH IIH Valores mx=0,8 mx=0,4 min=2,0 min=2,4 16 1,6 400 40 Unidade V V V V mA mA

Fan-out: Como a sada de uma porta lgica tem uma capacidade limitada de fornecimento ou drenagem de corrente,existe um limite para a quantidade de entradas que podero ser excitadas, sem que haja alterao dos nveis lgicos 0 e 1.O Fan-out em sua verso padro igual a 10, ou seja, podemos ligar sada deste bloco no mximo outros 10 blocos similares.

Antonio Chicco

Pgina 28

Tempo de atraso de propagao: o tempo que demora entre o instante que aplicamos os nveis lgicos na entrada e o instante em que obtemos a resposta na sada,esse tempo varia de acordo com a verso que for utilizada, sendo o valor mdio aproximado de ordem de 10ns na verso mais comum.

TTL Standard Parmetros tPLH tPHL V. Tpico 11 7 Unidade ns ns

Margem de rudo: o mximo desvio permissvel aos nveis de entrada sem que haja mudana de estado lgico. desejvel que a margem de rudo seja a mesma para os nveis lgicos 0 e 1.

onde: VNL = margem de rudo ou imunidade a rudo na entrada de um circuito lgico para nvel lgico 0 (Voltage Noise Low).

Antonio Chicco

Pgina 29

VNH = margem de rudo ou imunidade a rudo na entrada de um circuito lgico para nvel lgico 1 (Voltage Noise High). VIL = tenso necessria na entrada do circuito para nvel lgico 0 (Voltage Input Low). VIH = tenso necessria na entrada do circuito para nvel lgico 1 (Voltage Input High).

VOL = tenso na sada do circuito para nvel lgico 0 (Voltage Output Low). VOH = tenso na sada do circuito para nvel lgico 1 (Voltage Output High). A determinao de VNL e VNH simples: No nvel lgico 1: VNH = VOH(mnimo) VIH(mnimo) = 2,4 2,0 = 0,4V No nvel lgico 0: VNL = VIL(mximo) VOL(mximo) = 0,8 0,4 = 0,4V Ento temos Margem de rudo = 0,4V. Portanto, a margem de imunidade ao rudo para a famlia TTL igual a 0,4V, sendo considerada baixa em relao a famlia C-MOS. A margem correta de imunidade ao rudo especfica para a famlia TTL obtida supondo a ligao da sada de um CI para a entrada de outro, sendo definida pela margem de segurana colocada pelo fabricante entre os parmetros de entrada e sada. Potncia Dissipada: A famlia TTL tem um consumo mdio de potncia de 10mW por porta na sua verso mais comum.

Antonio Chicco

Pgina 30

11.4 - Ligao CMOS TTL e TTL-CMOS Quando se pretende ligar lgica CMOS e TTL em conjunto existem diversas situaes que devem ser verificadas, necessario ver se os nveis de tenso e corrente de sada de uma porta so compatveis com os respectivos valores de entrada das portas correspondente. No caso de ambas as tecnologia utilizarem tenses de alimentao diferente so necessrio cuidados adicionais. As situaes abaixo no so aplicveis no caso de CI CMOS compatveis com CI TTL 11.5 - Ligao TTL-CMOS a) Dispositivos com alimentao idntica a ligacao de uma portas TTL a uma porta CMOS para dispositivo com alimentao identica , coloca o problema de o nvel de tenso para valor lgico 1 na tecnologia TTL poderem ser demasiados baixo para serem corretamente interpretados na entrada da porta CMOS . Em termos de corrente e dos valores de tenso para o nvel lgico 0 no existe problema. A resoluo desta limitao passa por colocar uma resistncia de Pull-Up de forma a repor a tenso de 5V quando a sada TTL esta no nvel lgico 1.

b) Dispositivo com alimentacao distinta No caso que os dispositivos so alimentados com valores de tenso diferentes o problema que surge exatamente o mesmo ou seja os nveis de tenso para o valor lgico 1 na tecnologia TTL podem ser demasiados baixo para serem corretamente interpretados na entrada da porta CMOS mas a soluo ser diferente. Neste utiliza-se o circuito de interface um buffer com coletor aberto para que apenas esteja definido o valor lgico 0 e seja definido extremamente, j como o nvel de tenso correto o nvel lgico 1.

Antonio Chicco

Pgina 31

Ligao CMOS TTL Dispositivo com alimentao idntica Neste caso o problema na se encontra nos nveis de tenso mas nos valores de corrente, a situao que preciso precaver quando se pretende ligar uma sada de alguns tipos de porta CMOS , no nvel lgico 0 a entrada de porta TTL .

Vejas por exemplo, a ligao de uma porta da famlia 4XXXX, que fornece Iol 0,4maA a uma porta da famlia 74XXXX que necessita de Iil = 1,6 mA. Neste caso necessrio interpor um buffer que permita fornecer mais corrente e satisfazer as necessidade da porta da famlia 74. O buffer utilizado da serie 74 que tem 0,4 mA , permitindo portanto a ligao directa a porta 4XXXX e fornecendo Iol=8mA o que possibilita a ligao a sua directa a porta TTL. Dispositivos com alimentao distintas o problema que se coloca nesta situao os diferentes nveis de tenso. Para resolver o problema e possvel utilizar um buffer como interface de acordo com a figura abaixo.

Antonio Chicco

Pgina 32

a soluo proposta passa pela utilizao de um buffer 4050. Este tipo de buffer permite ter a entrada nveis de tenso superior a sua prpria tenso de alimentao de forma de fazer a converso de nvel de tenso (10V para 5V) 4.3 - Analise de defeito A famlia C-MOS, ao contrrio da TTL, possui problemas com o manuseio dos circuitos integrados devido ao da eletricidade esttica. Quando caminhamos num tapete num dia seco ou ainda quando atritamos objetos em nossa roupa, podemos acumular no corpo uma quantidade de carga eltrica elevada. Nessas condies, se tocarmos com os dedos nos terminais dos componentes C-MOS, podemos danific-los de modo irreversvel, pois iremos destruir a finssima camada de xido, veja a figura a seguir:

Antonio Chicco

Pgina 33

Assim a primeira preocupao no manuseio evitar qualquer modo que apaream tenses perigosas capazes de causar danos entre os terminais dos componentes. Num laboratrio importante observar precaues especiais para que em nenhum ponto ocorram acmulos de cargas estticas. As bancadas de trabalho com computadores devem ter partes metlicas aterradas e os prprios tcnicos devem usar recursos que permitam a descarga de cargas do seu corpo. Em empresas de trabalhos com circuitos CMOS comuns os tcnicos usarem pulseiras ligadas a um fio terra. Para um tcnico comum apenas necessrio lembrar-se de que no deve tocar nos terminais dos componentes e com isso haver uma boa garantia de integridade dos circuitos. Outro ponto importante nunca deixar nenhuma entrada de um circuito integrado C-MOS desligada. A sensibilidade dessas entradas suficientemente alta para que as tenses induzidas no circuito sejam captadas. Isso alm de elevar o consumo do circuito integrado pode causar instabilidade que afetam o funcionamento geral do circuito. Uma regra geral prtica consiste em levar as entradas no usadas num circuito integrado a nveis definidos de tenso, ou seja, ligar ao Vdd ou 0V. Para contornar o problema, possibilitando um manuseio mais seguro, existe no mercado uma srie de dispositivos anti-estticos, sendo inclusive os circuitos integrados comercializados em embalagens com isolao apropriada. As verses mais recentes desta famlia possuem internamente nas entradas e sadas dos blocos, diodos de proteo para evitar a ao da eletricidade esttica, porm, aconselha-se seguir da mesma forma as normas de manuseio apropriadas.

4.3.1 - Diagrama de conexo de circuito lgicos Um diagrama de conexo mostra todas as conexo eltricas, numerao de pinos,nemeracao de CIs valores de componentes, nomes de sinais e tenses de alimentao. (Ver figura no anexo Esquemas simples) Os instrumentos de medida utilizados na analise de defeito em laboratrio so: Osciloscpio; Ponta de prova; Gerador de pulso;
Antonio Chicco Pgina 34

Rastreadores de correte; Multmetro. Existem trs passos bsicos a serem seguidos na analise de defeito em circuito ou sistemas digital: - Deteno do defeito: * observe o funcionamento do circuito/sistema e compare com o funcionamento correto esperado. - identificao do defeito: * faca teste e medies para identificar o defeito. - Correo do defeito: substitua o componente defeituoso conserte a conexo defeituosa remova os curtos-circuitos etc.

4.3.2 - Falhas internas dos Circuitos Integrados As falhas internas mais comuns dos ci digitais so: - Mau funcionamento do circuito interno do CI; - Entrada ou sada curto-circuitada para GND ou Vcc; - Entrada ou sadas abertas; - Curto-circuito entre os pinos (exceptos GND e Vcc); Mau funcionamento do circuito interno Este problema e causado normalmente quando um dos componentes internos esta danificado ou operando fora das especificaes. Quando isto acontece as sadas do CI no responde adequadamente as entradas. Entrada curto-circuitada internamente com GND ou com a fonte de alimentao. Este problema faz com que o CI fique permanentemente no estado baixo ou no estado alto.

Antonio Chicco

Pgina 35

Sada em curto-circuitada internamente com GND ou com a fonte de alimentao. Este tipo de falha faz com que os pinos do CI ficam permanentemente no estado baixo ou alto.

Circuito aberto nas entradas ou sada do circuito integrado Alguns vezes o fio de conexo entre o Chip e os pinos externo do CI se rompe gerando um circuito aberto se um sinal for aplicado a entrada ou sada ela no alcanara a entrada ou sada.

4.4 - Falhas externas dos circuitos integrados Um maior defeitos nos sistemas digitais ocorrem por conta das falhas externas nos circuitos. Linhas de conexo de sinal aberta Qualquer falha que produz uma ruptura ou descontinuidade eltrica tal que um nvel de tenso ou sinal seja impedido de passar de um para outro. Algumas da causa de linha de sinais aberto so: - Fio interrompido - Conexo ou corte na placa de circuito impresso - Pino de CI dobrado ou quebrado Uma inspeo visual pode ajudar na deteno desta falha e usando um Ohmimetro para verificar os pontos de continuidade no circuito. 4.4.1 - Defeito no soquete ou placa Os pinos do CI no fazem um bom contato eltrico com o soquete. Este tipo de falha em circuito podem freqentemente ser detectado fazendo uma inspeo visual cuidadosamente e posteriormente desconectando o circuito da fonte de alimentao para fazer uma verificao de continuidade, fazer o teste de baixa resistncia com um ohmimetro.
Antonio Chicco Pgina 36

4.4.2 - Linha de sinal em Curto-Circuito Apresenta o mesmo efeito que um curto entre os pinos do CI. Essa falha faz com que dois sinais sejam exatamente iguais.Uma linha de sinal pode estar em curto com o GND ou VCC em vez de uma outra linha de sinal. Nesse caso o sinal ser forcado para o estado baixo ou alto. As principais causas para curtos inesperados entre dois pontos de um circuito so as seguintes: - Conexes malfeitas: retirada de uma grande parte do isolamento do fios de conexo. - pontes de solda: So respigo de solda que colocam em curto circuito dois ou mais pontos. - corroso incompleta: um par de trilhas adjacentes em uma placa de circuito impresso no totalmente separado no processo de corroso. Uma inspeo visual cuidadosa pode possibilitar a descoberta desses tipos de falhas e uma verificao com um ohmimetro pode indicar se dois pontos de um circuito de um esto em curto. 5 - Falha na fonte de alimentao Todos os sistemas digitais tm uma ou mais fontes de alimentao CC que geram as tenses Vcc e VDD que os chips precisam. Uma fonte de alimentao danificada ou em sobrecarga (com uma solicitao de corrente maior do que ela pode fornecer) proporcionar uma tenso de alimentao com regulao inadequada para os CI fazendo com que eles no funcionaram ou funcionem de forma instvel. Uma fonte de alimentao pode perder a regulao devido a uma falha no seu circuito interno ou por estar sendo solicitada a fornecer mais corrente do que aquele valor para o qual foi projetado. Uma boa pratica verificar os nveis de tenso da cada fonte de alimentao para saber se ela esta dentro das faixas especificada, tambm usa-se o osciloscpio para verificar se o no h uma quantidade significativa de ripple (ondulao) sobre a tenso CC. Devem-se medir os nveis de tenso de alimentao e GND para o CI que apresenta uma operao incorreta.

Antonio Chicco

Pgina 37