Você está na página 1de 11

U.S.T.H.

B Compte Rendu
4
me
Anne Ingnieur Instrumentation TEC 588 TP3
JHRMTEC588TP3D3-II-2012
tude du NE 555
Jugurtha Hadjar & Raouf Moualdi

I-But de la manipulation
Le but de la manipulation est dtudier le circuit
intgr NE 555 dans deux configurations :
Astable et Monostable.
Introduction
Le NE 555 communment appel 555 ou
Timer a t cr par Hans Camenzind.
Le numro 555 peut faire penser que le circuit a
t nomm ainsi en rfrence aux trois
rsistances de 5 k constituant le diviseur de
tension.
Camenzind a affirm dans une interview que ctait
du au fait que Signetics avait des numros dans les
500 et que Art Fury avait choisi le nom 555.
http://bit.ly/interviewcamenzind

Voil le schma interne simplifi (sans transistors)


Le 555 peut tre utilis comme Astable,
Monostable(one shot), Retardateur (Time
delay), Bistable (bascule, mmorisation), PWM
(en utilisant la Patte 5), etc



Son courant de sortie est important, environ
200 mA, ce qui veut dire quil peut directement
contrler des relais et ne ncessite pas de
driver. (Lorsquon utilise des charges inductives
de ce type, relais ou moteurs, il est conseill
dutiliser une diode de roue libre flyback diode,
free-wheeling diode- en anti-parallle la
charge inductive.
Un des avantages du NE 555 est que sa sortie
peut source current et sink current, ce qui
permet dactiver des dispositifs au choix :
losque la sortie est ltat haut ou lorsque la
sortie est ltat bas.



La frquence maximale du 555
Selon les datasheets des fabricants (Philips &
Fairdhild par exemple), elle est denviron 500 kHz.
Pratiquement, en dehors du datasheet et dans le
monde rel, elle se situe entre 300kHz et 400KHz.
Le 555 peut galement fonctionner comme
retardateur. Il peut thoriquement fournir un temps
de plus dune heure, mais ce nest pas trs pratique.
Les condensateurs que lon devrait utiliser devraient
alors tre faible rsistance quivalente (Low
Equivalent Series Resistance) et sont coteux.
On peut avoir un maximum de 20 30 minutes. Au-
del de cette valeur, le montage nest plus prcis.
Pour une dure plus longue faible cot, il convient
dutiliser des compteurs, ou alors plusieurs 555 en
cascade, diviseurs de frquence, etc
La patte 7 est connecte au collecteur du transistor,
qui est libre. Ceci est appel collecteur ouvert ou
open collector .
Cette configuration fournit deux tats :
- Transistor conduit : 0 (sortie la masse)
ou
- Transistor bloqu : Dconnect (impdance
infinie)
Nous navons pas un tat haut . Ltat dconnect
peut tre utile, mais dans notre cas, il ne lest pas.
Pour avoir ltat haut dans les circuits collecteur
ouvert , on doit utiliser ce qui sappelle pull-up
resistor . Cest une simple rsistance qui tire la
patte 7 vers VCC.
Lorsque le transistor est satur et conduit
( interrupteur ferm ), la patte 7 transmet un 0
(GND).

Lorsque le transistor est bloqu: au lieu davoir un
tat dconnect, on aura VCC a travers la pull-up. Un
tat haut.

La rsistance pull-up ne doit pas tre trs grande, ni
trs faible (pour quelle ne charge pas le circuit).
1u k est une valeur acceptable et trs courante.
Une manire simple de se rappeler des montages :
-Les pattes 2 et 6 connectes : Configuration typique
de lAstable.
-Les pattes 7 et 6 connectes : Configuration typique
du Monostable.
Les pattes 2 et 6 ont une trs grande
impdance environ 1u H- et il suffit de quelques
microampres pour les activer.
I-Monostable
I.1 Schma

Quelques remarques :
Deux condensateurs se chargent et se
dchargent via des rsistances diffrentes.
Deux constantes de temps diffrentes.
= R. C = 22us

2
= R
2
. C
2
= 1Ss
La charge et la dcharge du condensateur C
2

la Patte 2 est beaucoup plus rapide que celle
du condensateur C responsable de la priode du
monostable mis la Patte 6.
tudions le circuit dentre :

La Patte 2 est entre la la rsistance et le
condensateur. Initialement :
VCC
Pul l Up
OUT
VCC
Pul l Up
OUT
VCC
R2
C2
Ve
v
c
= v
CC
(Pour simplifier les calculs mais toute
valeur clairement suprieure
1
3
v
CC
est
acceptable).
v
2
= v
c
+ v
C

v
C
= u
v
2
= v
c
= v
CC

Une impulsion se prsente, v
c
= u ce qui
implique que v
2
= v
C
(t) = v
CC
_1 - e
-
t
i
2
]

Comme nous lavons dj mentionn, le
condensateur entame une charge trs rapide.

2
= 1Ss
Donc, aprs un temps trs court, v
2
= v
C
= v
CC
.
Lorsque v
c
revient son tat initial v
CC
:
v
2
= v
c
+ v
C
= 2v
CC

Le condensateur se voit appliquer v
CC
ses
deux bornes, il est donc court-circuit et
entame une dcharge avec une tension initiale
de 2v
CC
vers une tension finale v
CC
.
Le graphe suivant montre lallure de la tension
applique la Patte 2.

Voici le graphe synchronis avec un signal carr
attaquant le montage. En noir, Ve. En bleu, la
tension la Patte 2.

la mise en marche, avant une quelconque
impulsion, la tension applique la Patte 2
(entre inverseuse du Comparateur 2) est
suprieure
1
3
v
CC
, ce qui implique que S=0.
La Patte 6 (entre non inverseuse du
Comparateur 1) est tire vers v
CC
par la
rsistance 100 K v
CC
, donc R=1.
R=1 et S=0 veut dire que Q=0 et ~Q=1. Le
transistor est satur et conduit, la patte 7 est
connecte la masse. i.e : Le condensateur C a
ses deux bornes la masse, et vu que la Patte
6 est connecte la patte 7, elle est la masse
elle aussi. Lentre non inverseuse du
Comparateur 1 est 0. R=0.
Ceci est ltat stable. Q=0, R=0, S=0.
Bien entendu, on pourrait choisir arbitrairement
un tat de dpart, et suivre lvolution du
systme pour trouver ltat stable.
Exemple : Soit Q=1, ~Q=0, transistor bloqu,
Patte 7 dconnecte, C se charge, atteint
2
3
I
CC
,
R=1 (sachant que S=0) ce qui implique que
Q=0, ~Q=1, transistor satur, Patte 7 et 6 la
masse, le condensateur se dcharge
brusquement, R=0. Donc Q=0, R=0, S=0 est
ltat stable.
On commence par la fin ou par le dbut, le
systme retourne ltat stable.
Lorsquune impulsion se prsente, la tension
la Patte 2 chute en de de
1
3
v
CC
, on aura S=1
(sachant que R=0), ce qui implique Q=1 et
~Q=0. (tat instable) Le transistor est bloqu,
la Patte 7 est dconnecte. Le condensateur C
de 2.2nF se charge via R=100Kohms. Pendant
ce temps, limpulsion est passe et S revient
ltat bas (S=0).
v
C
(t) = v
CC
(1 - e
-
t
1
)
= R. C = 22u ps
VCC
R2
C2
Ds que v
C
(t) atteint
2
3
v
CC
, R=1 et S=0 on a
alors Q=0 et ~Q=1.
Le transistor est satur et conduit. Les Pattes 6
et 7 sont relies la masse. Le condensateur se
dcharge brusquement. v
C
(t) = u
R=0, S=0, Q=0. Retour vers ltat stable.
Le graphe suivant montre les signaux : Vs en
rouge, Patte2 en noir, Patte 6 (Condensateur
C) en bleu.

On voit que le condensateur se dcharge
brusquement sur le front descendant de Vs.
(Car le transistor est satur et met le
condensateur la masse).
On voit aussi comment le dbut de la charge du
condensateur concide avec limpulsion (chute
de tension de la Patte2 <
1
3
v
CC
).
On voit aussi que la dure de ltat instable (Vs
ltat haut) est gale au temps que met le
condensateur pour atteindre
2
3
v
CC
partir de
0.
Quarrive-t-il lorsque le monostable est attaqu
par une impulsion (front descendant) alors que
la sortie est encore ltat haut ?

La simulation montre quil est insensible aux
impulsions lorsque la sortie est ltat haut,
cependant, on trouve dans les datasheets des
avertissements quant au fonctionnement
anormal qui pourrait sen suivre.
Exemple : Page 5 du datasheet (Fairchild)
montre la figure suivante :

Figure 4. Waveforms of Monostable Operation (abnormal)
Bien que le systme garde ltat haut
limpulsion, ce systme nest pas fiable et cest
un cas de figure viter.
Je cite, toujours page 5 :
It must be noted that, for a normal operation, the trigger
pulse voltage needs to maintain a minimum of I
CC
S before
the timer output turns low. That is, although the output
remains unaffected even if a trigger pulse is applied while
the output is high, it may be affected and the waveform
does not operate properly if the trigger pulse voltage at the
end of the output pulse remains at below I
CC
S
Le datasheet SNAS548B de National
Semiconductor (acquise par Texas Instruments
rcemment) indique la page 8 (page 7 dans
loriginal) que le systme est insensible une
impulsion lorsque la sortie est ltat haut tant
que la Patte 2 retourne un niveau suprieur
I
CC
S au moins 1ups avant le retour de la sortie
ltat bas.
I.2. Lexpression littrale de V
C
et priode
du monostable
Lexpression de v
C
a dj t traite en I.1.
Priode du monostable
La priode du monostable est gale au temps
du cycle, Q de 0 1 de retour 0. Il ny a pas
de temps de rcupration ici, car le
condensateur se dcharge brusquement lorsque
les pattes 6 et 7 sont mises la masse.
Donc,
v
C
(T) = v
CC
_1 - e
-
T
1
] =
2
S
v
CC

e
T
1
= S
T = x. Ln3
I.3.Peut-on prvoir la frquence maximale
du signal de commande
La frquence du signal de sortie est
techniquement limite (moins de 500 kHz).
Quen est-il du signal dentre attaquant la
Patte 2 (Trigger) ?
Il faut savoir que la Patte 2 est prioritaire sur la
Patte 6. Si on fournit une impulsion la Patte 2
et que lon maintient la Patte 2 en de du tiers
de Vcc pendant une dure plus longue que la
priode du monostable, la sortie du monostable
restera ltat haut tant que la Patte 2 est
une tension infrieure au tiers de Vcc. Ds que
lon met la Patte 2 une tension suprieure au
tiers de Vcc, la sortie du monostable revient
ltat bas. La sortie dans ce cas de figure suit
exactement la Patte 2 (en inverse).
Il faut donc faire en sorte de remettre la Patte 2
un niveau suprieur au tiers de Vcc avant la
fin du temps du monostable.
Frquence maximale :
On a vu que lon devait viter davoir des
impulsions sur la Patte 2 pendant que la sortie
tait ltat haut pour avoir un comportement
normal. Cela veut dire que la priode des
impulsions (lintervalle entre deux fronts
descendants) doit tre suprieure la priode
du monostable T = . LnS. En dautres termes :
f <
1
. LnS

Si la sortie bascule de ltat haut ltat bas
instantanment, et si lintervalle entre deux fronts
descendants sur la Patte 2 est gal la priode du
monostable, on devrait avoir un rapport cyclique de 100%.
i.e : La sortie est toujours ltat haut.
Ce nest pas le cas en pratique, vu que la sortie met environ
300ns pour changer dtat, et quil y a un temps mis par
lentre pour forcer la sortie 0, qui est de 2 ps environ
(turn off time).
I.4.Le rle des rsistances de 5 ku
Ces rsistances constituent des diviseurs de
tensions pour avoir
1
3
v
CC
et
2
3
v
CC
pour que les
tensions sur les Pattes 2 et 6 respectivement
puissent tre compares ces valeurs.


I.5.Comment ragirait le circuit si le
transistor de dcharge venait prsenter
-Une rsistance infinie entre le collecteur et
lmetteur :
Dans ce cas de figure, le transistor est bloqu,
en circuit-ouvert et la patte 7 est dconnecte.
Le condensateur C se charge via R v
CC
.
-Une rsistance infinie entre le collecteur et
lmetteur :
Le transistor est satur, court-circuit et la
patte 7, et donc la patte 6, sont plaques
contre la masse. Si le condensateur tait
charg, il se dchargerait rapidement. Sil tait
dcharg, il resterait ainsi.
I.6. Le rle de lamplificateur de sortie
Le courant la sortie de la bascule RS est de
quelques mA et nest pas assez important pour
exciter un relais par exemple.
On place sa sortie un tampon dont limpdance
dentre est denviron 1 Mu et une faible impdance
de sortie.
Le courant la sortie du buffer est denviron 200 mA,
ce qui est largement suffisant pour exciter un relais
sans pour autant changer ltat logique de la
sortie de la bascule.
I.7. Influence de la variation de la
rsistance de sortie sur la forme du signal
de sortie
La rsistance de sortie na aucune influence sur
la forme (ltat logique) du signal de sortie.
I.8. Calculer la priode du monostable
pour R = 1ku, R = 33ku
T = x. Ln(3) = R. C. Ln3
C=2.2nF
Pour R = 1uu k , T=220*Ln3 ps
T = 241.6947 ps
Pour R = SS k , T=72.6*Ln3 ps
T = 79.7S92S217S ps



II-Astable
I.1. Etude du montage, priode, rapport
cyclique
Schma simplifi

(Noter que lon na pas reprsent les capacits
de dcouplage)
Soient
e
-
2
(t) la tension applique lentre
inverseuse du Comparateur 2 (Patte 2)
e
+
1
(t) la tension applique lentre non
inverseuse du Comparateur 1 (Patte 6)

Vu que les Pattes 2 et 6 sont connectes et
reprsentent la borne (+) du condensateur, on
crit :
e
+
1
(t) = e
-
2
(t) = v
C
(t)
la mise en marche, le condensateur est
compltement dcharg. La tension v
C
(t) ses
bornes est nulle. Donc :
La tension la Patte 2 est nulle et
infrieure
1
3
v
CC
. Lentre S de la
bascule est 1.
La tension la Patte 6 est nulle et
infrieure
2
3
v
CC
. Lentre R de la
bascule est 0.
S=1, R=0 implique Q=1 et ~Q=0. Le transistor
est bloqu, la Patte 7 est dconnecte :
Le condensateur entame une charge via R
1
et
R
2
de 0 v
CC
(quil natteindra pas) selon
lquation suivante qui reprsente ltat
transitoire :
v
C
(t) = v
CC
_1 - e
-
t
1
]
= (R
1
+ R
2
)C
Lorsque v
C
(t) atteint
1
3
v
CC
et la dpasse
lgrement, S=0 (sachant que R=0), le
systme garde son tat et rien ne change. (i.e
Q=1, ~Q=0).
Le condensateur continue sa charge jusqu
atteindre
2
3
v
CC
o on aura R=1 (sachant que
S=0), ce qui provoque la remise zro de la
bascule. Q=0 et ~Q=1. Le transistor est satur
et conduit la Patte 7 la masse.
Le condensateur se dcharge de la tension
initiale
2
3
v
CC
la tension finale 0 via un
nouveau chemin constitu par R2. Et R
redevient 0 (sachant que S=0), le systme
garde son tat.
v
C
(t) =
2
S
v
CC
. e
-
t
1
2

2
= R
2
. C
Ds que v
C
(t) atteint
1
3
v
CC
dans le sens
dcroissant, S devient 1 (sachant que R=0) ce
qui met la bascule 1. Q=1 et ~Q=0, le
transistor est bloqu, la Patte 7 est
dconnecte et le condensateur entame une
charge, mais cette fois-ci, de la valeur initiale
1
3
v
CC
la valeur finale v
CC
via R
1
et R
2
. S
redevient 0.
Ceci est diffrent de ltat transitoire o la
tension initiale tait de 0 vers une tension finale
de I
CC
.
Cela veut dire que la charge de ltat transitoire
dure deux fois plus que celle du montage une
fois le rgime permanent atteint.
Cette charge a pour quation :
v
C
(t) = _v
CC
-
1
S
v
CC
] _1 - e
-
t
1
] +
1
S
v
CC

crite autrement,
v
C
(t) =
2
S
v
CC
_1 -e
-
t
1
] +
1
S
v
CC

Une fois que v
C
(t) atteint
2
3
v
CC
dans le sens
croissant, R=1 (sachant que S=0), on aura une
remise zro de la bascule. Q=0 et ~Q=1, le
transistor est satur, la Patte 7 est mise la
masse et le condensateur se dcharge via R
2
de
la tension initiale
2
3
v
CC
la tension finale 0 selon
lquation vue prcdemment :
v
C
(t) =
2
S
v
CC
. e
-
t
1
2

Le cycle recommence ainsi.

Priode et rapport cyclique
Nous allons nous intresser au rgime
permanent.
Lorsque Q passe de 1 0, le
condensateur se dcharge selon
v
C
(t) =
2
S
v
CC
. e
-
t
1
2

Pour atteindre
1
3
v
CC
la date t
2

v
C
(t
2
) =
2
S
v
CC
. e
-
t
2
1
2
=
1
S
v
CC

On trouve ainsi que :
t
2
= x
2
. Ln2 = R
2
. C. Ln2

Losque Q passe de 0 1, le
condensateur entame une charge de la
tension initiale
1
3
v
CC
la tension finale
v
CC
. Elle natteindra cependant que
2
3
v
CC

la date t
1

v
C
(t
1
) =
2
S
v
CC
_1 - e
-
t
1
1
] +
1
S
v
CC

t
1
= x. Ln(2) = (R
1
+R
2
). C. Ln(2)
La priode
T = t
1
+ t
2


T = (R
1
+ 2R
2
). C. Ln(2)

Rapport Cyclique
Le temps pendant lequel la sortie est ltat 1
est appel Mark .
Le temps pendant lequel la sortie est ltat 0
est appel Space .
La priode est la somme des deux
T=Mark+Space.
Le rapport cyclique est q =
Marh
T
=
Marh
Marh+Spae

Spae = t
2
= x
2
. Ln2 = R
2
. C. Ln2
Marh = t
1
= x. Ln2 = (R
1
+ R
2
). C. Ln2
Le rapport cyclique scrit enfin sous la forme:
q =
t
1
t
1
+ t
2
=
(R
1
+ R
2
)
(R
1
+ 2R
2
)

Pour des rsistances identiques =2/3
II.2. Allure des signaux V
C
(t) et V
S
(t)

En bleu, Vc. En noir, Vs. Nous avons omis de
reprsenter le rgime transitoire.
Pour R
1
= R
2
= SSk et une alimentation 12V.
Le rapport cyclique dans ce cas est de 2/3.
II.3. Proposer un montage pour avoir des
signaux carrs la sortie q = 5%
Peut-on avoir un rapport cyclique infrieur ou
gal 50% avec le montage standard ?
Ecrivons lexpression du rapport cyclique :
=
(R
1
+ R
2
)
(R
1
+ 2R
2
)

La premire solution qui vient lesprit est
dannuler R
1
(court-circuit).
On aura =
R
2
2R
2
=
1
2
. Cependant, cette solution
nest pas viable, car en annulant R
1
, lorsque la
sortie de la bascule est ltat bas (dcharge
du condo), ~Q =1 et le transistor est satur, la
Patte 7 est connecte la masse. Vu que R
1

nexiste plus, lalimentation est court-circuite.
Ce nest pas une chose que lon voudrait voir
arriver.
Donc llimination de R
1
est hors de question.
Dans le datasheet prcdemment cit de Texas
Instruments, le schma suivant est propos :

Avec comme indication de choisir R11 infrieure
la moiti de R10.

On voit que le rapport cyclique nest pas de
50% exactement. On peut nanmoins
remplacer les deux rsistances par un
potentiomtre et rgler pour avoir la valeur
exacte.
Une deuxime solution consiste utiliser une
seule diode en parallle R
2
comme le montre
le schma suivant :

Lorsque la sortie est ltat haut (Q=1), ~Q=0,
le transistor est bloqu, la Patte 7 est
dconnecte, la diode est polarise en direct et
court-circuite R
2
. Si lon nglige la chute de
tension ses bornes, nous aurons une charge
du condensateur via R
1
et la constante de
temps est
i
= R
1
. C.
Lorsque la sortie est ltat bas, Q=0, ~Q=1,
le transistor est satur, la Patte 7 est connecte
vers la masse (En ngligeant la tension
collecteur-metteur la saturation). La diode
est polarise en inverse et constitue un circuit-
ouvert. Le condensateur se dcharge via R
2
et
la constante de temps est
ii
= R
2
. C.
La priode de ce nouveau montage :
T = (x
i
+ x
ii
). Ln(2) = (R
1
+R
2
). C. Ln(2)
Lexpression du rapport cyclique :
q =
R
1
R
1
+R
2

On voit que lon peut facilement achever un
rapport cyclique de 50% avec une seule diode
pour R
1
= R
2
. Sur le papier, du moins.
Voici lallure de Vc et Vs pour ce montage :

Comme sur le graphe prcdent, Vc est en bleu
et Vs en noir.
On voit que le rapport cyclique est de 50%. (En
ralit, mme dans lenvironnement de
simulation, il y a une erreur infime).
Mark =55.74 s ; Space=51.37 s
La diffrence = 4.37 s
Priode = 107.11 s
Rapport cyclique = 52.039 %
On peut faire encore mieux.
Une troisime solution, consiste utiliser des
diodes daiguillage et non pour le bypass.
(Exercice fait en sance de TD).
Cette solution requiert deux diodes alors que la
deuxime nen ncessitait quune seule, cela
dit, cette troisime solution est plus
symtrique et quilibre . Elle est plus
lgante.
Voici le schma du montage :

Cette fois, les rsultats de la simulation sont
parfaits :
Mark= 56.83 s ; Space=56.83 s
Mark=Space
Priode = Mark + Space = 2*Space=2*Mark
Priode = 113.66 s.
Frquence = 8798.1699806440 Hz.
q = 5%. Le signal est carr.
Thoriquement,
I = 2. Ln(2) = 2R
1
. C. Ln(2) = 14S - Ln2 ps
I = 1uu.64497u6 ps
F = 99SS.9162S9S6 Bz

III. Manipulation
III.1.Circuit Monostable
Vcc=+12 V
III.1.1 Pour R = 1 ku, quel est ltat de la
sortie en labsence du signal de commande
En thorie, la sortie du montage en labsence
du signal de commande est ltat bas. Vs=0.
En pratique :
v
S

III.1.2 Attaquer le montage par un signal
carr de 500 Hz.
Figure III.1.2 (Vs, V2, Vc)
III.1.3 Dure de ltat instable
I =
III.1.4 Consquence de la diminution de la
frquence du signal de commande
Thoriquement : La diminution de la frquence
du signal dentre devrait diminuer le rapport
cyclique ainsi que la frquence du signal de
sortie.
Pratiquement : On remarque loscilloscope
que :





III.1.5 Pour R = 33 ku
v
S

T =

Montage attaqu par un signal de 500Hz
Figure III.1.5.a
Montage attaqu par un signal de moindre
frquence
Figure III.1.5.b
Remarques :





III.2. Circuit Astable
III.2.1. Montage R
1
= R
2
= 33 hu C
1
= 2. 2nF
III.2.2. Signaux V
C
1
et V
S

Figure III.2.2.



III.2.3. Dures
Naik =
Space =
T = Naik + Space =
=
Naik
T
=

III.2.4. R
1
= 33 hu ; R
2
= 1 hu
Valeurs Empiriques :
Naik =

Space =

T = Naik + Space =

=
Naik
T
=
Valeurs Thoriques :
Naik = (R
1
+ R
2
). C. Ln2 = 292.6 - Ln2 ps
Marh = 22. 81485 x
Space = R
2
. C. Ln2 ps
Space = 22u. Ln2 ps
Spae = 152. 4923797 x
T = Naik +Space
T = 355. 37244 x
q = 57. 815%
Remarques : Thoriques vs. Empiriques






III.2.5. R
2
= 33 hu ; R
1
= 1 hu
Valeurs Empiriques :
Naik =

Space =

T = Naik + Space =

=
Naik
T
=
Valeurs Thoriques :
Naik = (R
1
+ R
2
). C. Ln2 = 292.6 - Ln2 ps
Marh = 22. 81485 x
Space = R
2
. C. Ln2 ps
Space = 72.6. Ln2 ps
Spae = 5. 3224853 x
T = Naik +Space
T = 253. 137353 x
q = 8. 1248192%
Remarques :


III.2.6. R
1
= R
2
= 33 hu Raliser le montage
dlivrant un signal carr ( = 5%)
Signaux V
C
1
et V
S
: Figure III.2.6

Naik =

Space =

T = Naik + Space =
=
Naik
T
=
Comparaison & Remarques




III.2.7 Sans les diodes, placer une
rsistance R = 5hu entre la broche 5 et la
masse.
Remarques V
C
1
et V
S





Explication :
Les trois rsistances lintrieur du 555 sont de 5hu.
La broche 5 du NE 555 correspond lentre
inverseuse du Comparateur 1. La rsistance entre
cette broche et la masse et de deux fois Sk. Voir
figure suivante.

Ceci est un simple diviseur de tension, la tension la
broche 5 est de
2
3
v
CC
et le Comparateur 1
compare la tension la broche 6 (THRS, entre
non inverseuse du comparateur) avec cette
tension.
En mettant une rsistance entre la broche 5 et la
masse, i.e en parallle avec les deux rsistances de
Sk entre la broche 5 et la masse, on change la
valeur du seuil.

La tension la patte 5 est alors
S - 1u
1S
S - 1u
1S
+S
v
CC
=
2
5
V
CC

Pour v
CC
= 12v :
Le nouveau seuil est dsormais 4.8V.
i.e :Le condensateur se charge jusqu 4.8V, la
Patte 6 dtecte ce seuil, le Comparateur1 met R
1 , Q=0,~Q=1, le transistor sature, les Pattes
6 et 7 sont mises la masse, le condensateur
se dcharge rapidement.
La Patte 5 est utilise pour la Modulation
Largeur dImpulsion entre autres. (Pulse Width
Modulation, PWM).
5k
VCC
5k
5k
5 - CTRL
Comp1
6 - THRS
5k
VCC
5k
5k
5 - CTRL
Comp1
6 - THRS
5k

Você também pode gostar