Você está na página 1de 2

LABORATORIO DE ELECTRNICA DIGITAL PRCTICA 1: Compuertas Lgicas y tablas de verdad

1. Introduccin
Una familia lgica es una coleccin de Circuitos Integrados que tienen caractersticas elctricas similares entre sus entradas, salidas y circuitera interna, pero que realizan diferentes funciones lgicas. Hasta principio de los aos ochenta el mercado estaba dominado por los circuitos lgicos bipolares, fundamentalmente las series lgicas derivadas de la TTL. TTL era una de las familias lgicas de uso ms extendido, en particular para aplicaciones que requeran pequea y mediana escala de integracin (SSI y MSI). Existen cuatro categoras en las que la familia TTL ha sido clasificada: TTL estndar (serie 74), TTL de alta velocidad (serie 74H), TTL de baja potencia (serie 74L) y TTL schottky (serie 74S). A pesar de que las versiones de alta velocidad y baja potencia fueron diseadas para aplicaciones especficas las cuatro familias son compatibles y pueden ser interconectadas entre si; a la vez que la gran cantidad de combinaciones velocidad/potencia, permiten optimizar todas las secciones de un sistema de acuerdo con las especificaciones de funcionamiento.

2. Objetivo
Estudiar los circuitos integrados de la familia 74XX que contienen las funcione lgicas bsicas y verificar la tabla de verdad de un circuito combinacional.

3. Componentes y equipos
Milmetro digital, Pinza lgica Fuente de voltaje 0 12V Protoboard Resistencia de 330, 2 resistencias de 1K 1 Led, 2 pulsadores suiches Integrados: leer todo el procedimiento para escoger los que se van a usar.

4. Generalidades
En la tabla se muestran algunas referencias de circuitos integrados de la tecnologa TTL correspondientes a compuertas lgicas Para mayor detalle consulte en el manual de TTL. Adicionalmente, un ejemplo de un diagrama para el montaje y verificacin de las compuertas se muestra en la figura. CONSULTAR LAS COMPUERTAS DISPONIBLES EN EL LABORATORIO EN EL DOCUMENTO Compuertas Lgicas.pdf y Componentes.pdf

5. Procedimiento
Se proponen el diseo de tres sistemas diferentes. La asignacin del sistema especfico se realizar de la siguiente forma: sume el ltimo nmero de los documentos de identidad de los integrantes del grupo de trabajo, divida por el nmero de integrantes y tome el entero del resultado. Si el nmero resultante esta en el rango de 0 a 2 , entonces al grupo le ser asignado el Sistema 1. Si el nmero resultante esta en el rango de 3 a 5 entonces al grupo le ser asignado el Sistema 2. Si el nmero resultante esta en el rango de 6 a 9 entonces al grupo le ser asignado el Sistema 3. Sistema 1: Este sistema tiene tres entradas (A, B Y Cin) y dos salida (S y Cout). Las ecuaciones boolenas que caracterizan su comportamiento son: S= (A xor B) xor Cin y Cout= A B + A Cin + B Cin Sistema 2: Este sistema tiene cuatro entradas de datos (D0, D1, D2 y D3), dos entradas de seleccin (S1 y S0) y una salida(Y). Las ecuacin boolena que caracterizan su comportamiento es: Y= S1' S0 ' D0 + S1' S0 D1 + S1 S0' D2 + S1 S0 D3 Sistema 3: Este sistema tiene tres entradas (C0, C1 y habilitador(H)) y cuatro salidas (Z0,Z1,Z2 Y Z3). Las ecuaciones boolenas que caracterizan su comportamiento son: z0= C1' C0' H Z1= C1' C0 H Z2= C1 C0' H Z3= C1 C0 H Se pide realizar: 5.1 Implementar en VHDL el circuito asignado y obtener su simulacin. 5.2 Consultar, para cada uno de los integrados usados en la implementacin en board del sistema: a) rangos de polarizacin del integrado b) tiempos de retardo mximos de la compuerta (tPLH y tPHL) c) valores mximos de las corrientes (ICCH e ICCL) d) Fan-in de las compuertas. e) Calcular el tiempo de propagacin promedio mximo, usando la ecuacin 1. f) Calcular la disipacin de potencia promedio mxima, usando las ecuaciones 2 y 3. g) Calcular el tiempo de propagacin promedio para el camino crtico del circuito. h) Calcular la disipacin de potencia promedio de todo el circuito. Recuerde que la potencia disipada total de cada circuito (sistema) es la suma total de las potencias disipadas de todos los circuitos integrados usados en la implementacin.

Tiempo _ propagacio n ( prom ) =

PDmedia (int egrado ) =

I CCH * V CC

( tPLH + tPHL ) 2 + I CCL * V CC 2

Ecuacin 1 Ecuacin 2 Ecuacin 3

PDmedia ( compuerta ) =

PDmedia (int egrado ) # compuertas

5.3 Responda las siguientes preguntas Qu circuito combinacional representa el sistema implementado? Explique su funcionalidad. Del grupo de compuertas listadas en la tabla, cules compuertas tiene salida OPEN COLLECTOR? En qu vara su comportamiento? Proponga y explique un diagrama circuital que permita verificar su comportamiento. Del grupo de compuertas listadas en la tabla, Cules compuertas tiene entrada SCHMITT TRIGGER?; Cul es su smbolo circuital?. Proponga y explique un diagrama circuital que permita verificar su comportamiento comparativamente con una compuerta que no tiene este tipo de entrada. Del grupo de compuertas listadas en la tabla, cules compuertas tiene salida TRI-STATE? Explique su comportamiento.

6. Informe
Presente un informe del desarrollo de la prctica, procedimiento empleado, programas, figuras, consultas, respuestas a las preguntas y justificacin de los resultados obtenidos. Adicionalmente, incluir conclusiones.

Você também pode gostar