Você está na página 1de 7

UNIVERSIDAD NACIONAL DE SAN AGUSTIN FACULTAD DE INGENIERIAS DE PRODUCCION Y SERVICIOS ESCUELA PROFESIONAL DE INGENIERIA ELECTRICA Laboratorio de Sistemas Digitales

Tema: Compuertas Lgicas

Jefe de prcticas: Ing. Gustavo Navidad Salas

Grupo: C

Compuerta NOT

Compuerta NOR

A 0 0 1 1

B 0 1 0 1

A+B 1 0 0 0

Compuerta OR

A 0 0 1 1

B 0 1 0 1

A+B 0 1 1 1

Compuerta NAND

A 0 0 1 1

B 0 1 0 1

AB 0 1 1 1

Compuerta AND

A 0 0 1 1

B 0 1 0 1

AB 0 0 0 1

NOT InA Out InA 0 0 5 5

NOR InB 0 5 0 5 Out 5 0 0 0 InA 0 0 5 5

OR InB 0 5 0 5 Out 0 0 0 5 InA 0 0 5 5

NAND InB 0 5 0 5 Out 5 0 0 0 InA 0 0 5 5

AND InB 0 5 0 5 Out 0 0 0 5

Cuestionario:

1 explique el funcionamiento de la compuerta AND y NAND con los valores obtenidos experimentales de acuerdo a la tabla llenada a continuacin , cual es el comportamiento del transistor. Compuerta AND Q1 Q2 Saturado saturado Saturado Corte Corte Saturado Corte corte

InA 0 0 1 1 0 1 0 1

InB

Q3 Corte Corte Corte saturado

Out 0 0 0 5

La salida and se vuelve alta solo cuando todas las entradas son altas, en tanto que la salida de nand se vuelve baja solo cuando todas las entradas son altas.

2 Explique el funcionamiento de la compuerta NOR con los valores obtenidos experimentalmente, cual es el comportamiento del transistor utilice tablas para llenar los datos. Compuerta NOR Q1 Q2 Saturado saturado Saturado Corte Corte Saturado Corte corte

InA 0 0 1 1 0 1 0 1

InB

Q3 saturado Corte Corte corte

Out 5 0 0 0

Mientras que la salida de una compuerta OR se torna alta cuando cualquier entrada es alta, la salida de la compuerta Nor pasa a baja cuando cualquier entrada es alta. Esta misma operacin se puede aplicar a las compuertas nor con mas de dos entradas.

3 Explique el funcionamiento de la compuerta NOT con los valores obtenidos experimentalmente de acuerdo a la tabla llenada a continuacin, cual es el comportamiento del transistor Compuerta NOT Q1 Q2 Saturado saturado Saturado Corte Corte Saturado Corte corte

InA 0 0 1 1 0 1 0 1

InB

Q3 Corte Corte Corte saturado

Out 0 0 0 5

La operacin not tambin se conoce como inversin o complementacin, nos da por respuesta el opuesto del valor lgico.

4 Que transistor lleva la funcin inversora en la compuerta OR del experimento El transisto bc548 lleva como funcin inversora en el circuito OR.

5 Investigue como funcionan las compuertas con transistores JFET y MOSFET haga los esquemas correspondientes incluyendo clculos Transistor JFET - El transistor jfet es un dispositivo controlado por voltaje como se muestra en la figura. - La corriente Ic de la figura es una funcin directa del nivel de Ib. Para el fet la corriente Id ser una funcin de voltaje Vgs aplicado al circuito de entrada. - En este caso la corriente del circuito de salida esta controlado por el parmetro del circuito de entrada, en un caso se trata de un nivel de corriente y en el otro de un voltaje aplicado.

La corriente mxima se encuentra definida como idss y ocurre cuando vgs es igual a 0v Para los voltajes de la compuerta a la fuente vgs menores que (mas negativos que) el nivel de estrechamiento, la corriente de drenaje es igual a 0A (id = 0A) Para todos los niveles de vgs entre 0 v y el nivel de estrechamiento, la corriente id se encontrara en el rango entre idss y 0A, respectivamente

6 Como se pondra un diodo indicador del estado 1 y 0 de cada compuerta? Todos los diodos led indicadores se ponen en serio en el voltaje de salido y nos dara como voltaje de salida el valor que pongamos en el colector cuando el voltaje de entrada sea cero y viceversa.

7 Sugerencias y conclusiones ponga sus conclusiones de carcter personal

Você também pode gostar