Você está na página 1de 7

INTRODUCCIN

Los circuitos digitales (lgicos) operan en modo binario donde cada voltaje de entrada y de salida es un 0 y un 1; las designaciones 0 y 1 representan intervalos predefinidos de voltaje. Esta caracterstica de los circuitos lgicos nos permite utilizar el lgebra booleana como herramienta de para el anlisis y diseo de sistemas digitales. En este laboratorio estudiaremos las compuertas lgicas, que son los circuitos lgicos ms fundamentales, y observaremos cmo puede describirse su operacin mediante el uso del lgebra booleana.

Fueron los transistores quienes revolucionaron la electrnica. Debido a su miniaturizacin, se logr introducirlos en pequeos chips, reduciendo as costos, volumen y consumo de energa. Estos chips fueron configurados para realizar determinadas operaciones lgicas, tales como las que se desarrollaron en la prctica anterior por medio del uso de diodos, transistores y resistores. En los sistemas combinatorios, las compuertas lgicas son fundamentales puesto que manipulan la informacin de entrada, y filtran as los datos deseados a la salida mediante la aplicacin de las funciones booleanas.
Datos de entrada Compuerta lgica Datos de salida

Figura 2.1 Esquema de relacin entrada-salida de una compuerta lgica.

Cada una de las compuertas lgicas se representa mediante un smbolo, y la operacin que realiza (su relacin entrada-salida) se corresponde con una tabla, llamada tabla de verdad. Existen distintas familias lgicas, las cuales son estructuras bsicas a partir de las cuales se pueden construir compuertas lgicas. Empero, para esta prctica nicamente nos familiarizaremos con la lgica transistor-transistor (TTL) y CMOS.

TEORA
Hay distintos tipos de compuertas lgicas. Entre las bsicas se encuentran la compuerta OR, AND y NOT, las cuales son la representacin de la adicin, multiplicacin y complemento lgicos, respectivamente. x 0 0 1 1 y 0 1 0 1 AND 0 0 0 1 OR 0 1 1 1 XOR 0 1 1 0 NAND 1 1 1 0 NOR 1 0 0 0

x 0 1

NOT 1 0

Tabla 2.1 Comportamiento de las compuertas lgicas AND, OR, XOR, NAND, NOR y NOT.

En la Tabla 2.1 se resumen las tablas de verdad de las distintas compuertas lgicas para dos entradas de datos. Desde luego, las compuertas pueden adaptarse para ms variables de entrada; las existen comercialmente, pero de no ser as pueden conectarse en cascada.

Figura 2.2 Compuerta AND de tres variables.

La Figura 2.2 hace referencia a dos compuertas AND conectadas en cascada; es decir, se trata de una compuerta AND de tres variables. Su relacin entrada-salida contina siendo la misma: la salida tendr un nivel ALTO nicamente cuando todas los datos de entrada estn a nivel ALTO. No ocurre as con todas las compuertas lgicas, especficamente con las NAND y las NOR, puesto que no cumplen con la ley asociativa. Respecto a las familias lgicas: todas ellas tienen una serie de parmetros cuyos valores van a ser ms o menos fijos. Entre ellos se encuentra el tiempo de bajada y subida, retardos de propagacin, etc. Los parmetros de voltaje tambin son fijos. Por ejemplo, para la familia TTL el 1 lgico se encuentra comprendido de 2 V a 5 V, mientras que el 0 lgico se define en el intervalo de 0 V a 0.8 V.

2.1. Implemente el circuito de la figura 2.3 con el CI SN74LS04.

FIG.2.3

2.2 Por medio del interruptor SW, obtenga la tabla de verdad de esta compuerta (tabla 2.1) con el uso del probador lgico y utilizando el multimetro mida los voltajes a la salida
Tabla 2.1 Tabla de verdad de una compuerta NOT TTL.

A 0 1

S 1 0

V (S) 4.8 V 0.14 V

2.3. Implemente el circuito de la figura 2.4 con el CI SN74LS32

FIG. 2.4

2.4 por medio de los interruptores SW1 y SW2, cumpla con las condiciones de entrada para obtener la tabla de verdad (tabla 2.2) con el uso del probador lgico y utilizando el mltimetro mida los voltajes a la salida
Tabla 2.2 Tabla de verdad de una compuerta OR TTL.

A 0 0 1 1

B 0 1 0 1

S 0 1 1 1

V (S) 0.09 V 4.0 V 4.0 V 4.0 V

2.5 Implemente el circuito de la figura 2.5 con el CI SN74LS11

FIG.2.5

2.6 Por medio de los interruptores SW1 y SW2, cumpla con las condiciones de entrada para obtener la tabla de verdad (tabla 2.3) con el uso del probador lgico (colquelo en CMOS) y utilizando el mltimetro mida los voltajes a la salida.
Tabla 2.3 Tabla de verdad de una compuerta NAND CMOS.

A 0 0 1 1

B 0 1 0 1

S 1 1 1 0

V (S) 4.61 V 4.61V 4.61 V 0V

2.7 Utilizando el CI SN74LS08 y SN74LS11, implemente el circuito de la figura 2.6 (verifique Vcc=5V). Utilice a las entradas de las compuertas, tres (A, B, y C) de las cuatro salidas del generador de combinaciones

FIG.2.6

2.8. Conecte las dos salidas a las entradas del osciloscopio y encienda el generador de sea, son la salida TTL y a una frecuencia de 10KHz. Observe y dibuje las salidas. Concluya.

2.9 Utilizando los CI SN74LS02 y SN74LS27, implemente el circuito de la figura 2.7.

FIG. 2.7

2.10 conecte las dos salidas a las entradas del osciloscopio y encienda el generador de seal, con la salida TTL y a una frecuencia de 10KHz.

2.11 Modifique el circuito de la figura 2.7 como se indica en la figura 2.8 y repita el paso 2.10

Conclusiones
.

ACTIVIDADES COMPLEMENTARIAS
1. Obtener experimentalmente las tablas de verdad de las compuertas internas de los CI SN74LS00 y SN74LS86. X y S S

0 0 1 1

0 1 0 1

(7400) (7486) 1 0 1 1 1 1 0 0

2. Qu valor lgico tomar una compuerta de la familia TTL, si se deja desconectada una o varias terminales de entrada? Tomar el valor de la entrada. Por ejemplo, tratndose de una AND de dos entradas, al dejarse desconectada una terminal, pero aplicando un 1 lgico a la otra terminal, la compuerta tomar un valor de 1. Si por el contrario se aplica un 0 lgico, la compuerta tomar un valor de 0. 3. Qu valor lgico tomar una compuerta de la familia CMOS, si se deja desconectada una o varias terminales de entrada? Tomar el valor de 0, debido a la alta impedancia de sus entradas.

Referencias http://www.profesormolina.com.ar/electronica/componentes/int/comp_l og.htm http://www.sabelotodo.org/informatica/digitallogico.html

Você também pode gostar