Você está na página 1de 4

UNIVERSIDADE ESTADUAL DO MARANHO UEMA CENTRO DE CINCIAS TECNOLGICAS CCT CURSO DE ENGENHARIA DA COMPUTAO ERYCK DE ARAUJO OLIVEIRA CDIGO:

O: 11092037

TECNICAS DIGITAIS PARA COMPUTAO Relatrio do Projeto

So Lus MA 02/07/2013

1. Descrio do Problema Utilize os 4 ltimos dgitos do seu cdigo e converta-os para BCD. Os bits do cdigo formado sero a sada do circuito a ser implementado. Apresente a simulao do circuito utilizando os mintermos, e um outro circuito simplificado. 2. Resoluo do Problema Primeiramente temos que fazer a converso dos ltimos 4 dgitos do cdigo 11092037 para o cdigo BCD, que nada mais do que represent-los por meio de 4 bits cada dgito. Ficando assim: 2 = 0010, 0 = 0000, 3 = 0011 e o 7 = 0111. Depois esses bits sero a sada do circuito a ser implementado, ou seja, na tabela verdade do circuito essas sero as sadas a serem especificadas.
A
0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1

TABELA B C
0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1

VERDADE D S
0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 0 1 0 0 0 0 0 0 0 1 1 0 1 1 1

Agora temos como montar o circuito desejado, agrupando os mintermos em uma soma de produtos, sendo que essa soma s acontece quando a sada S for igual a 1, e cada uma das entradas sair negada se seu ndice for 0 e sair normalmente se seu ndice for 1. Assim temos a seguinte soma de produtos: S = ABCD + ABCD + ABCD + ABCD + ABCD + ABCD Onde as letras tachadas (A, B, etc.) so os termos de sada negados. Com essa soma podemos projetar o seguinte circuito:

Onde foram usados: 4 LOGICSTATES que so as entradas do circuitos (em azul), 8 portas NOT para representar os bits negados no circuito (triangular com uma bolinha), 6 portas AND de 4 entradas que representam a multiplicao dos termos (A*B*C*D), 4 portas OR de 2 entradas para representar a soma lgica dos termos e um circuito LOGICPROBE que representa a sada desejada em 1 ou 0. Tendo esse circuito montados, vemos a necessidade de uma simplificao dos termos a fim de melhorar a execuo do circuito e de diminuir um trabalho excessivo na formao do projeto do circuito. Fazemos isso atravs do mtodo do Mapa de Karnaugh que agrupa as combinaes de entrada dos termos em uma tabela de onde sairo os mintermos simplificados. AB/CD 00 01 11 10 00 0 0 0 0 01 0 0 1 0 11 0 0 1 1 10 1 0 1 1

Onde os termos 1 representam as sadas do circuito, e agrupando esses termos em 1 podemos fazer a simplificao desse circuito, sendo que nesse agrupamento os termos que variarem entre 1 e 0 sero eliminados. Assim temos a expresso simplificada: S = AC + ABD + BCD Com o seguinte circuito lgico:

Onde foram usados: 4 LOGICSTATES que so as entradas do circuitos (em azul), 2 portas NOT para representar os bits negados no circuito (triangular com uma bolinha), 3 portas AND de 2 e 3 entradas que representam a multiplicao dos termos (A*B*C*D), 2 portas OR de 2 entradas para representar a soma lgica dos termos e um circuito LOGICPROBE que representa a sada desejada em 1 ou 0. 3. Concluso O circuito foi implementado corretamente, tendo um resultado satisfatrio de sadas, logo aps podemos observar que o circuito implementado com a simplificao tem os mesmos resultados mas com o nmero reduzido de componentes o que facilita muito na hora da implementao.

Você também pode gostar