Escolar Documentos
Profissional Documentos
Cultura Documentos
Tabla de contenido
4.1.4.2.4.2.1.4.2.2.INTRODUCCIN CHIPSET Buses:
Interfaz de bus
3 5 6
6
4.2.1.1.-
Puente Norte
Bus del sistema
7
7
4.2.2.1.-
Front Side Bus (FSB). Intel .................................................................................... 7 QuickPath Interconnect (QPI)Intel: ......................................................................... 9 Bus del sistema de AMD: Hypertransport ...................................................................10 4.2.3.Puente Sur 12
4.2.3.1.Bus de enlace 12
Ejemplo: Intel Direct Media Interface (DMI) ...............................................................12 Ejemplo: Bus Hypertransport.................................................................................13 4.2.4.Evolucin del chipset 16
4.2.4.1.Pentium II-III, K6-Athlon 16
Ejemplo: Chipset nVIDIA nForce 790 ........................................................................22 NVIDIA GeForce 8200 ..........................................................................................22 Intel Serie 6 .....................................................................................................23
4.2.5.2.Estaciones de trabajo y servidores 24
AMD Chipset para procesadores Opteron ...................................................................24 Intel C600 para procesadores Xeon E5 ......................................................................24 Intel 5000X ......................................................................................................25 Intel E7500 ......................................................................................................25
versin 7.1
2/25
4.1.- INTRODUCCIN
Es una placa de circuito impreso (PCB: Printed Circuit Board) que soporta y conecta fsicamente los elementos fundamentales de un ordenador: Microprocesador, memoria, chipset, tarjetas de perifricos, conectores, componentes electrnicos (condensadores, bobinas,etc.) etc. En la imagen podemos observar una placa base para Intel Core i7 del fabricante MSI:
Figura1:ImagendeplacabaseMSIZ68AGD80.www.msi.com
versin 7.1
3/25
La siguiente figura muestra un ejemplo de esquema funcional de una placa base actual:
Test
Load
Figura2:Diagramadebloquesfuncionaldeunaplacabasegenrica.IgnacioMorenoVelasco
versin 7.1
4/25
4.2.- CHIPSET
El chipset es el conjunto de circuitos integrados ms importante de la placa base. Asume las funciones ms importantes del sistema que no se hallen integradas en el microprocesador. As, dependiendo del microprocesador para el que est diseado, puede estar formado por uno o dos circuitos integrados, que gestionarn la comunicacin del micro con: La memoria: Tanto la RAM (controlador de memoria) como el BIOS-ROM. Los buses de expansin: PCI, PCI-Express. Los buses perifricos: USB, Serial ATA, SPI, etc. El bus grfico: PCI-Express, AGP. Tambin es habitual que incluya perifricos como el reloj de tiempo real o la memoria CMOS-RAM. Esta dependencia del micro hace que un chipset solo sirva para una familia de micros, aunque puede haber varios chipsets compatibles con un mismo micro. El chipset determinar en gran medida las prestaciones de la placa base segn las funciones que asuma. Por ejemplo: Soporte multiprocesador. Si asume el control de la RAM: Tipo (DDR-2, DDR-3) y cantidad soportada, parity-checking, ECC Soporte PCI (versin 2.1 2.3 , 32 64 bits), PCI-Express 3.0. Cantidad y versin de buses USB, Serial ATA.
Cada chipset requiere de una versin especfica del BIOS, pues las rutinas BIOS se encargan de la configuracin del chipset, lo que requiere procesos de R/W en los registros de configuracin. Adems, las rutinas BIOS permiten el acceso al hardware conectado (mediante, p.ej., interrupciones hardware).
Este chipset se corresponde con el diagrama funcional de la Figura 2, donde el puente norte ya no incluye el controlador de memoria. Actualmente, la integracin en el mismo die que la CPU de otros elementos como el procesador de grficos (GPU) e incluso de puertos PCI-Express ha provocado la aparicin de chipsets con un nico circuito integrado que realiza el resto de funciones que no asume el microprocesador. Intel
Figura3:DiagramadebloquesdeunsistemabasadoenelchipsetIntelX58
versin 7.1
5/25
4.2.1.- BUSES: Los buses habituales de una placa base son actualmente: Bus externo del micro o Bus del sistema (Host Bus) o FSB (Frontal Side Bus). Bus de memoria. Bus del sistema grfico (Antes AGP, ahora PCI Express). Buses de expansin: (Actualmente PCI y PCI Express). Buses externos: USB, ATA, Serial ATA, eSATA, Bus de enlace (entre el puente norte y el puente sur) Bus de gestin del sistema SMBus (System Management Bus). Bus LPC (Low Pin Count) de conexin con el chip super I/O (circuito integrado que aglutina puertos heredados como el de Teclado, disquetera, RS-232, infrarrojos, etc) Bus SPI (Serial Peripheral Interface) con el usualmente se conecta el BIOS-ROM.
El trmino ancho de banda (BW = BandWidth) se usa para referirse a la cantidad terica de datos que puede transportar el bus por unidad de tiempo. Sin embargo, el ancho de banda es un parmetro que debe expresarse en Hertzios (Hz) y por lo tanto debe referirse, en todo caso, a un rango de frecuencias.
4.2.1.1.-
Interfaz de bus
Cuando en un sistema conviven varios buses, se necesitan circuitos integrados que permitan la comunicacin entre ellos. El propio bus PCI necesita una interfaz (tambin llamado controlador PCI) para poder conectarse al micro a travs del Bus del sistema.
Dispositivo 1 BUS EXTERNO Dispositivo n Interfaz BUS DE EXPANSIN
La interfaz de bus, tambin conocida como controladora, puede adoptar diversas formas: Tarjeta insertada en algn bus de expansin. Circuito integrado sobre la placa base. Hallarse integrado en alguno de los circuitos del chipset.
Propuesto 4.1: Proponer un ejemplo real, asignando nombres propios al diagrama de bloques de la Figura 4.
Figura 5: Elementos bsicos de una interfaz hardware. Registro de datos: Almacen temporal (bufer) de los datos que llegan o van a la CPU. Registro de control: Aqu se escribe la configuracin de funcionamiento. Registro de estado: De aqu puede leerse el estado de la transmisin y de la interfaz. Lgica de E/S: donde se realiza la conversin de los datos a nivel lgico y fsico. P. ej. De paralelo a serie.
versin 7.1
6/25
Es el circuito integrado que comunica al micro con las partes del sistema que no se hallen integradas en el propio micro, haciendo adems de puente entre el bus externo del micro (bus del sistema) y el puente sur (bus de enlace). Dependiendo del microprocesador con el que se comunique, puede contener o no: Controlador de memoria (bus de memoria). Interfaz con el sistema grfico (bus grfico). Unidad de Procesamiento Grfico (GPU) 4.2.2.1.Bus del sistema
Actualmente, dentro de las arquitecturas x86, el bus del sistema se implementa mediante dos tecnologas distintas segn se trate de microprocesadores Intel, que usan el bus QPI, o AMD que usan HyperTransport. Front Side Bus (FSB). Intel Es el bus usado por los micros Intel desde finales de los aos 90 hasta la arquitectura Core. Se trata de un bus paralelo, bidireccional, compartido, de 64 bits de datos cuyas ltimas versiones transmiten 4 datos por ciclo de reloj (quad pumped) aunque el bus de direcciones solo es capaz de leer/escribir dos direcciones por ciclo. La frecuencia de reloj de este bus ha ido aumentando con las versiones.
Figura 7: Como puede apreciarse, el FSB es un bus bidireccional y compartido, lo que aumenta la latencia en sistemas multiprocesador. Las soluciones que se adoptaron fueron aumentar la frecuencia de reloj (de ah las diferencias de velocidad entre ambas figuras) y dotar al chipset de ms buses FSB: dos (fig. dcha) y hasta 4 buses en las ltimas versiones. Introduction to the Intel QuickPath Interconnect. (Intel)
versin 7.1
7/25
Si consideramos las ltimas versiones que funcionan con fCLK = 400 MHz, la velocidad de transferencia mxima terica ser:
V 200 10 transf . Transacciones Bytes MB GB 6 ciclos 4 8 6400 6,4 s ciclo Transaccin s s
Por tratarse de un bus paralelo y compartido, esta velocidad se refiere a un nico sentido de la comunicacin, transmisin o recepcin, pues no puede realizarse comunicacin full-duplex.
La siguiente tabla muestra distintas versiones de bus de sistema usados por Intel:
Bus del sistema Frecuencia (MHz) Transac. por ciclo Frecuencia efectiva (MT/s) Bus de datos MB/s mximo Pentium 66 1 66 64 bits 503,5 PII-PIII 100/133 1 100/133 64 bits 763/1015 PIV- Core Core 2 100/133/200/267/333/400 4 400/533/800/1067/?/? 64 bits
Tabla1:PrincipalesparmetrosdebusesdelsistemaparalelodeIntel.IgnacioMorenoVelasco
La velocidad sostenida siempre ser ms baja que la mxima debido a la latencia que introduce el protocolo de transferencia de datos: fase de direccionamiento, estados de espera, control de errores, etc Tabla 2: Buses de expansin paralelo de topologa compartida. Anchura Frec. Reloj Datos por Vel. Transf. Bus (bits) (MHz) ciclo (MiBytes/s) 1 PCI 32 33 126 64-bit PCI 2.1 AGP AGP (x2 mode) AGP (x4 mode) 64 32 32 32 66 66 66 66 1 1 2 4 504 252 504 1007
Nota: 1 MiByte = 1.024 Kibytes = 1.048.576 bytes. 1.000.000 bytes = 1 MB. Ignacio Moreno Velasco
versin 7.1
8/25
QuickPath Interconnect (QPI)Intel: Con la llegada de la arquitectura Nehalem (Core i7) se redise por completo el bus del sistema. Las dificultades que presentaba seguir escalando la frecuencia del FSB se salvaron rediseando por completo el bus del sistema. Se trata de un bus punto a punto unidireccional frente a la topologa compartida bidireccional del FSB. Aunque no se trata de un bus paralelo como lo era el FSB, tampoco puede decirse que es un bus serie al uso: En este bus punto a punto los datos se trocean y envan simultneamente a travs de varias vas (lanes) en varias transferencias. Otra caracterstica relevante de este bus es su baja latencia.
Figura 8: Sistema multiprocesador con arquitectura de conexin QPI. En este caso, cada procesador consta de 4 conexiones QPI. Introduction to the Intel QuickPath Interconnect. (Intel)
Tabla3:ComparacinentrelosprincipalesparmetrosdeFSByQPI. IgnacioMorenoVelasco
Ao Frec. Reloj N de datos por ciclo de reloj Vel. efectiva (GT/s) Anchura bus (bits) Anchura dato (bits) Vel. Mx. terica (GB/s) en un nico sentido. Vel. Mx. terica (GB/s) ambos sentidos.
Figura 9: Diagrama de bloques de procesador con Intel QuickPath Interconnects. ModificadadeAn Introductiontothe IntelQuickPath Interconnect(Intel)
versin 7.1
9/25
Figura 10: Diagrama de la capa fsica de QPI. An Introduction to the Intel QuickPath Interconnect (Intel) Podemosobservarque1Conexin2enlaces40vas(+2dereloj)80hilos(+4dereloj)
Como se refleja en la Figura 10: La transmisin elctrica se realiza de forma diferencial, de ah las seales agrupadas por pares. Cada conexin est formada por 2 enlaces punto a punto, uno para cada sentido de transmisin.
Cada enlace est formado por 20 pares de conductores que transmiten 20 bits y por otro par de conductores para su seal de reloj (21 pares). De los 20 bits transmitidos solo 16 son de datos, los otros 4 permiten la correcin de errores en la transmisin. Ambos enlaces transmiten de forma simultnea (i.e. full-duplex) cosa que el FSB, por ser compartido, no poda hacer.
Los 21 pares de conductores de cada enlace se materializan en un total de 84 pistas en el PCB de la placa base. Bus del sistema de AMD: Hypertransport
Figura 11: Ejemplo de comunicacin mediante el bus Hypertransport CPU-Puente norte. Chipset K8T800 de VIA Technologies, Inc. La frecuencia que consta en la figura es frecuencia efectiva y debera estar expresada en MT/s, pues en este bus se transfieren 2 datos por ciclo de reloj. www.via.com.tw
HyperTransport (formalmente LTD: Lightning Data Transport) es un bus de alta velocidad de transferencia registrado por HyperTransport Technology Consortium para la interconexin de circuitos integrados. Est pensado para la conexin entre chips de alta velocidad como procesador y chipset conexin entre procesadores en sistemas multiprocesador. Es utilizado, por ejemplo, por toda la familia de procesadores AMD.
versin 7.1
10/25
Punto a punto. (i.e. conecta 2 dispositivos). 1 enlace = 2 subenlaces de lineas unidireccionales. Simultneas (i.e. Full-duplex). Los dispositivos pueden disponer de varios enlaces. DDR: Dos datos por cada ciclo de reloj. Funcionamiento basado en paquetes.
Figura 12: 1 enlace Hypertransport. Command, Addresses, and Data (CAD). CTL = Control.
La conexin bsica consta de una lnea de ida y otra de vuelta en modo concurrente (i.e. full duplex). Ventajas: Baja latencia, alta velocidad Diseo simple que permite flexibilidad en el nmero de conexiones. Escalabilidad:
Frecuencia de reloj ajustable (200, 300, 400, 500, 600, 800, MHz) con 2 datos por ciclo. Puede ampliarse la anchura del bus aadiendo ms enlaces punto a punto (2, 4, 8, 16 y 32 bits).
Tabla 4: velocidad de transmisin unidireccional del Bus HyperTransport: (2 datos por ciclo de reloj) Frec. efectiva, Ancho del bus de datos en bits (nmero de patillas) Versin Frec. reloj MT/s 2 (24) 4 (34) 8 (55) 16 (103) 32 (197) HT1.x 800 MHz 1,6 GT/s HT2.0 1,4 GHz 2,8 GT/s HT3.0 2,6 GHz 5,2 GT/s HT3.1 3,2 GHz 6,4 GT/s Ignacio Moreno Velasco 400 MB/s 700 MB/s 1,3 GB/s 1,6 GB/s 800MB/s 1,4 GB/s 2,6 GB/s 3,2 GB/s 1,6 2,8 5,2 6,4 GB/s GB/s GB/s GB/s 3,2 GB/s 5,6 GB/s 10,4 GB/s 12,8 GB/s 6,4 GB/s 11,2 GB/s 20,8 GB/s 25,6 GB/s
Figura 13: Bus Hypertransport de 16 bits. Observar que por cada 8 bits es necesaria otra seal de reloj www.hypertransport.org
Segn la figura: 26 109 ciclos/s x 2 datos/ciclo x 16 bits/dato = 832 Gb/s = 104 GB/s cada subenlace 208 GB/s cada enlace (upstream + downstream).
versin 7.1
11/25
4.2.3.- PUENTE SUR Conocido generalmente como South bridge, tambin es llamado por Intel ICH (I/O Controller Hub). Su misin bsicamente se cie a la comunicacin de la CPU con los perifricos a travs de los buses de expansin, puertos, etc. para lo cual contiene: Interfaz con el puente norte (bus de enlace). Interfaz con los buses de expansin: PCI, PCI-Express. Interfaces integradas: controladora USB (Interfaz USB), Controladora SATA (discos duros y unidades pticas), etc. Dispositivos estndar heredados (controlador DMA, controladores de interrupcin 82C59, RTC y memoria CMOS, ...)
Test
Loa d
On Line
On Batte ry
La tendencia actual es agrupar cada vez ms funciones dentro del chipset. Muchos de los circuitos integrados originales del XT y AT, como el controlador de interrupciones 8259 (PIC: Programmable Interrupt Controller), el controlador DMA (Direct Memory Access: 8237), el reloj de tiempo real RTC (Real Time Clock), etc... se encuentran integrados en el puente sur del chipset. 4.2.3.1.Bus de enlace
Denominamos as al bus que enlaza el puente norte y el sur. Ejemplo: Intel Direct Media Interface (DMI) Direct Media Interface (DMI) es el bus de conexin entre puente norte (MCH) y puente sur (ICH) de Intel: Es una versin de PCI Express x4 (~2 GB/s) modificada a nivel elctrico. El trfico es concurrente mediante dos canales virtuales (VC0 y VC1) con arbitraje fijo (VC1 prioritario), lo que permite transferencias iscronas (duracin determinada y constante)
versin 7.1
BUS PCI
12/25
Algunas caractersticas relevantes son: Conexin punto a punto unidireccional de 1 GB/s (velocidad agregada de 2 GB/s) Seal de reloj de 100 MHz (compartida con el bus PCI Express para grficos). Direccionamiento hacia el puente sur de 32 bits (downstream addressing)
Figura 15: Ejemplo de puente sur (ICH6RW) de Intel con sus posibles conexiones. www.intel.com
Propuesto 4.4: En la figura anterior, comprobar si la capacidad del bus de enlace es suficiente para soportar todos los perifricos que pueden conectarse. Tener en cuenta que las velocidades expresadas en los buses serie se refieren al mximo terico de un nico elemento de los 4 8 que pueden conectarse. El bus PCI por ser paralelo es compartido.
Figura 16: La topologa de un sistema comunicado mediante HT es daisy chain. El primer elemento de la cadena es el Host. Los dispositivos con 2 puertos HT se denominan Tunel. El sistema HT finaliza con un dispositivo de un solo puerto. Los I/O connectors permiten enlazar otras interfaces al bus, como por ejemplo puentes PCI.
www.hypertransport.org
versin 7.1
13/25
Southbridge Interconnect AGP Fixed AGP/ PCI clock for overclocking System Speed / Hyper Transport AGP Memory type Memory Max. Memory PCI Slots
VT8237 539 Ball BGA VT8237 539 Ball BGA 8X V-Link 533 MB/s 3.0 / AGP 8x no 8X V-MAP 533 MB/s 3.0 / AGP 8x yes
8 Bit, 600 MHz Up; 16 Bit, 800 MHz Down AGP 8x DDR SDRAM DDR266/333/400 4096 MB 6x 32 Bit PCI 2.3
16 Bit, 800 MHz 16 Bit, 800 Up & Down MHz Up & Down AGP 8x DDR SDRAM AGP 8x DDR SDRAM
16 Bit, 800 MHz Up 16 Bit, 800 MHz & 1 & Down GHz Up & Down
AGP 8x DDR SDRAM DDR266/333/400 4096 MB 6x 32 Bit PCI 2.3 2x PCI-X using VIA VPX2
6x 32 Bit PCI 2.3 6x 32 Bit PCI 2.3 2x PCI-X using VIA VPX2
Tabla5.
versin 7.1
14/25
Cul sera la velocidad de transferencia mxima y mnima configurable si el bus de datos puede configurarse con un ancho (bus width) de 8 bits?
Propuesto 4.6: Traducir el siguiente texto. Since the HyperTransport channel's clock speed increase from 800 MHz to 1 GHz is not all that much, don't expect great changes the way of performance. As our benchmarks with the 1 GHz HyperTransport bus reveal, the results are practically the same compared to what the 800 MHz bus offers. Therefore, Socket 939 motherboards won't peform noticeably better. Indeed, as our benchmarks have shown, differences between 600 MHz, 800 MHz and 1000 MHz HyperTransport clock speeds are barely measurable.
Figura 20: Prueba de rendimiento del bus HyperTransport. However, we expect that the faster HyperTransport configuration will bring considerable advantages in multi-processor systems, in which the HyperTransport design will link dual or quad-Opteron architectures. Nonetheless, the K8T800 Pro is the better choice for overclocking experiments since the AGP and PCI buses, now decoupled from the system, are able to run at either 33 MHz or 66 MHz. In the end, VIA should keep an eye on NVIDIA. Until the new Southbridge VT8251 is launched, NVIDIA's nForce3 250 GB, which offers an integrated gigabit Ethernet controller, as well as an integrated hardware firewall, offers more interesting features.
VIA's K8T800 Pro Bumps up HyperTransport Speed, But Lacks Punch. Toms Hardware guide. May 5, 2004. Patrick Schmid,Bert Tpelt.
versin 7.1
15/25
4.2.4.1.-
Figura21:Enlaimagen puedeverseelpuentesur (Intel82371AB)queno dejadeserelquinto dispositivodelbusPCI primariojuntoalas4 ranuras. Se observa tambin el puente PCI-ISA que permite la existencia de ranuras ISA.
Bus del sistema (host bus) El puente norte enlaza con el microprocesador (host) mediante un bus de 100 MHz, con bus de datos de 64 bits y 32 bits de direcciones. Bus de enlace En los primeros chipsets para Pentium, el puente norte y el sur estaban enlazados mediante un bus PCI. De esta forma, el puente sur no dejaba de ser otro dispositivo PCI, aunque especial, pues sirve de puente para poder incluir ms dispositivos. Este puente sur, contiene un puente PCI-ISA para poder enlazar con las ranuras del bus de expansin ISA donde insertar dispositivos antiguos como modems o tarjetas de sonido. Que el bus de enlace fuera PCI permita implementar sistemas cuyos puente norte y sur fueran de distintos fabricantes. El aumento del trfico debido a los, cada vez ms rpidos, perifricos (HD, CD-ROM, interfaz de red, USB) acab por producir un embudo en la transferencia de datos hacia la CPU.
versin 7.1
16/25
Figura 22: Interconexin tpica de los principales componentes de un sistema basado en AMD K6 y en el AMD Duron (Figura 23)
versin 7.1
17/25
4.2.4.2.-
Pentium 4-Athlon XP
Aparece el FSB de Intel como bus del sistema con el fin de evitar el cuello de embudo en la comunicacin con el microprocesador. Adems el bus de enlace tambin se encontraba saturado por la creciente demanda de datos de los dispositivos perifricos conectados al puente sur. Se emplean buses propietarios como el HI (Hub Interface) de Intel o el 8xV-Link de VIA Technologies (133 MHz, 4 datos por ciclo, 8 bits) que pueden verse a continuacin. Esto impide la posibilidad de utilizar puente norte y sur de distintos fabricantes. Ejemplo: Chipset VIA Apollo P4X333.
Figura 24: Diagrama de bloques del chipset VIA Apollo P4X333 para Pentium 4. Entre otras cosas aporta: Soporte para memoria DDR 333 AGP 8X. ATA/133. USB 2.0.
versin 7.1
18/25
Las principales caractersticas de este chipset son: Bus del sistema: FSB a 800 MT/s (200 MHz x 4 datos/ciclo), 64 bits de datos. Bus de memoria: Doble canal de memoria DDR400. Almacenamiento: Dos canales Serial ATA y dos ATA paralelo. Bus especfico en el MCH para la conexin de una interfaz de red (Communications Streaming Architecture), o CSA. Puede compararse con una conexin exclusiva al estilo de AGP, que permite por ejemplo la conexin de una interfaz Gigabit Ethernet. Intel sugiere que una conexin Gigabit Ethernet full-duplex podra alcanzar 16 Gbit/s en cada direccin. Bus de gestin: SMBus Puente sur. Contiene los siguientes dispositivos heredados:
Controlador de interrupciones (compatibilidad 8259). Temporizadores basados en el estndar 82C54 2 controladores DMA en cascada compatibles con en el 8237. Reloj de tiempo real (RTC) y 256 bytes de memoria CMOS RAM alimentada por pila.
versin 7.1
19/25
Como el fabricante no ofrece ms datos, deducimos que en el bus de enlace se transmiten 4 datos por MB/s aprox.)
ciclo de reloj, de manera que tenemos: 66106 ciclos/s x 8 bits/ciclo x 4 datos/ciclo = 2537 MB/s (266
4.2.4.3.-
Con la incorporacin de PCI Express como principal bus de expansin, los distintos fabricantes de chipsets modificaron la arquitectura de sus chipsets. Intel Con la introduccin de PCI Express, Intel evolucion el bus de enlace dando lugar al Direct Media Interface (DMI), que no es sino una variante elctrica del propio PCI Express, lo que simplifica mucho la arquitectura del sistema. El bus del sistema sigue siendo el FSB.
versin 7.1
20/25
AMD, nVIDIA Utilizan PCI Express o variantes del mismo como bus de enlace, as como Hypertransport en las diferentes versiones de sus chipsets.
versin 7.1
21/25
4.2.5.- EJEMPLOS
4.2.5.1.-
Sistemas de sobremesa
Figura 29: Diagrama de bloques del chipset nVIDIA nForce 790. www.ixbtlabs.com
NVIDIA GeForce 8200 Chipset formado nicamente por un circuito integrado que incorpora adems GPU.
Figura 30: Diagrama de bloques del chipset nVIDIA GeForce 8200. www.bit-tech.net
versin 7.1
22/25
Intel Serie 6
Figura 31: Diagrama de bloques del chipset Intel H67 Express. www.intel.com
Figura 32: Diagrama de bloques del chipset Intel P67 Express. www.intel.com
versin 7.1
23/25
4.2.5.2.-
Figura 33: Diagrama de bloques del chipset para AMD Opteron. www.amd.com
versin 7.1
24/25
Intel 5000X
Intel E7500
versin 7.1
25/25