Você está na página 1de 12

Universidade Federal de Campina Grande Centro de Engenharia Eltrica e Informtica Departamento de Engenharia Eltrica

____________________________________________________________________________________________________________________

Laboratrio de Circuitos Lgicos 1o Experimento: Portas Lgicas

1. Objetivos
Ao trmino deste experimento, o aluno ser capaz de: Usar a Lgica e a lgebra de Boole de 2 Valores para modelar Sistemas Digitais; Descrever as Funes Lgicas Elementares e as Portas Lgicas correspondentes; Utilizar Expresses Lgicas, Blocos Funcionais, Diagramas Lgicos, abelas da Verdade! abelas de Funcionamento, Diagramas de Pinos e Diagramas El"tricos; Implementar Funes Lgicas (gerais) a partir de un!"es l#gicas elementares, usando a Lei da #ssociati$idade; Descrever as principais caracter$sticas dos %ircuitos &ntegrados Digitais da Fam'lia Lgica L e das Sub(am'lias L; %ealizar a )ontagem de um %ircuito Lgico, a Veri(ica*o de seu Funcionamento, e a Desmontagem desse circuito, tomando os cuidados necessrios; %ealizar a Depura*o Lgica de um circuito l#gico &ue n'o uncione como esperado; (la)orar um +elatrio &ue descreva um experimento de *ircuitos +#gicos,

2. Introduo
,Para maior in(orma*o! consultar a apostila da teoria%ap. / 0 Sistemas de 1umera*o- &ntrodu*o apenas2 %ap. 3 0 &ntrodu*o 4 Eletr5nica Digital- at" a se*o 3.22 %ap. 6 0 &ntrodu*o aos %ircuitos Lgicos- at" a se*o 6.32 #nexo # 0 &ntrodu*o ao Laboratrio de Eletr5nica Digital- pular sees #.7 at" #.89. A in orma!'o digital , normalmente, representada sim)olicamente por meio de c#digos numricos )inrios, -esses c#digos, a unidade da in orma!'o o )it (contra!'o de binar: digit), &ue pode assumir o valor 1 ou o valor , . processamento da in orma!'o codi icada nessa orma realizado por sistemas digitais ()inrios) &ue podem ser descritos por un!"es )inrias de variveis digitais )inrias, (ssas variveis )inrias correspondem a cada um dos )its da in orma!'o, .s Sistemas Digitais podem ser modelados usando a Lgica, Uma varivel l#gica pode assumir um $alor0da0$erdade &ue tam)m corresponde a apenas dois valores: ! (/erdadeiro) e " (0also), Algumas vezes esses valores s'o representados, respectivamente, pelos d$gitos 1 e , Uma varivel l#gica representa uma Declara*o! ou se1a, senten!a declarativa (a irmativa ou negativa) &ue pode ser logicamente classi icada apenas como /erdadeira ou como 0alsa, *omo a toda senten!a a irmativa corresponde uma senten!a negativa, a toda varivel l#gica corresponde uma outra varivel l#gica, &ue a sua nega!'o, A un!'o -(2A34. , portanto, uma un!'o l#gica unria (de uma varivel), sendo representada por meio do operador unrio ;barra< ( ) colocado acima da varivel, Assim, para uma varivel #, essa un!'o representada pela seguinte Express*o Lgica: 5 6 (A) 6 A , &ue corresponde 7 aplica!'o do operador barra 7 varivel #,
U0*28D(( 9 +a)orat#rio de *ircuitos +#gicos : ;<,=

=8D=

As Proposies Lgicas s'o declara!"es compostas, ormadas por uma ou mais declara!"es componentes relacionadas por palavras conectivas &ue possuem uma interpreta!'o l#gica, . $alor0 da0$erdade desse composto pode ser deduzido do $alor0da0$erdade de cada componente e do signi icado l#gico dos conectivos utilizados, *ada composto corresponde, portanto, a uma un!'o l#gica de uma ou mais variveis, (xistem algumas un!"es )inrias (de duas variveis) &ue, 1untamente com a nega!'o, ormam um con1unto de un!"es l#gicas elementares, e a partir das &uais &ual&uer un!'o l#gica de n variveis pode ser o)tida, A primeira dessas un!"es a un!'o ( (A-D) &ue corresponde ao conectivo l#gico # , Duas declara!"es relacionadas por # ormam uma declara!'o composta cu1o $alor0da0$erdade ! se e somente se o $alor0da0$erdade de todas as componentes or ! , . A-D , portanto, uma un!'o l#gica )inria, sendo representada pelo operador )inrio , Assim, para duas variveis # e B, essa un!'o representada pela express'o l#gica: 5 6 (A,>) 6 A > , &ue corresponde 7 aplica!'o do operador 7s variveis # e B, A segunda dessas un!"es a un!'o .U (.%) &ue corresponde ao conectivo l#gico ou , Duas declara!"es relacionadas por ou ormam uma declara!'o composta cu1o $alor0da0$erdade ! se e somente se o $alor0da0$erdade de pe$o menos uma das componentes or ! , . .% , portanto, uma un!'o l#gica )inria, sendo representada pelo operador )inrio , correspondendo 7 seguinte express'o l#gica: 5 6 (A,>) 6 A > , ? poss$vel mostrar &ue as demais un!"es l#gicas, de duas ou mais variveis, podem ser o)tidas a partir apenas das tr@s un!"es l#gicas elementares: -(2A34., A-D e .%, . %=lculo Funcional da Verdade (*0/) a erramenta matemtica usada para manipular as express"es l#gicas, . *0/, porm, n'o acilita o tra)alAo de o)ter, entre as muitas express"es e&uivalentes &ue podem ser usadas para representar uma dada un!'o l#gica, a &ue se1a considerada a mais simples de acordo com algum critrio de simplicidade, Bara suprir essa de ici@ncia utilizada outra erramenta matemtica para modelar os sistemas l#gicos, (ssa modelagem realizada com a lgebra de Boole de 2 Valores , &ue permite uma manipula!'o das express"es ()ooleanas ou l#gicas) de uma orma alg)rica, A +#gica e a Clge)ra de >oole de = /alores podem ser consideradas como sistemas matemticos e&uivalentes por meio da seguinte analogia: /alor /(%DAD(I%. /alor 0A+E. .pera!'o A-D () .pera!'o .% () .pera!'o -(2A34. ( ) valor D valor ; opera!'o Broduto >ooleano (,) opera!'o Eoma >ooleana (F) opera!'o *omplemento ( )

A avalia!'o de uma un!'o l#gica consiste em indicar o $alor0da0$erdade da un!'o para cada poss$vel com)ina!'o de $alores0da0$erdade das variveis, *omo essas variveis s'o discretas, podendo assumir apenas dois valores, o nGmero de poss$veis com)ina!"es inito e igual a uma pot@ncia de dois, ou se1a, igual a = n , onde n o nGmero de variveis, Assim, uma un!'o l#gica tam)m pode ser representada por uma ta)ela, denominada abela da Verdade, &ue possui uma linAa para cada com)ina!'o de valores das variveis, -a ig, D, s'o representadas as Ha)elas da /erdade das un!"es -(2A34., A-D e .%, .)servar &ue, segundo a l#gica, essas ta)elas s'o preencAidas com os valores / e 0, Borm, tam)m comum usar os valores sim)#licos D e ;, usando a analogia com a Clge)ra de >oole de = /alores,

U0*28D(( 9 +a)orat#rio de *ircuitos +#gicos : ;<,=

M8D= A 0 /

A
/ 0

A ; D

A
D ;

A 0 0 / /

> 0 / 0 /

A> 0 0 0 /

A ; ; D D

> ; D ; D

A,> ; ; ; D

A 0 0 / /

> 0 / 0 /

A> 0 / / / c) .%

A ; ; D D

> ; D ; D

AF> ; D D D

a) -(2A34.

)) A-D

0ig, D : Ha)ela da /erdade para as un!"es -(2A34., A-D e .%, Aplicando a nega!'o ao A-D o)tmIse a un!'o -A-D (-.H A-D), &ue corresponde 7 seguinte express'o l#gica: 5 6 (A,>) 6 A > , Analogamente, aplicando a nega!'o ao .% o)tmI se a un!'o -.% (-.H .%), &ue corresponde 7 seguinte express'o l#gica: 5 6 (A,>) 6 A > , -a ig, =, s'o dadas as Ha)elas da /erdade para o -A-D e o -.%,
A 0 0 / / > 0 / 0 /
A > / / / 0

A ; ; D D

> ; D ; D

A,>

D D D ;

A 0 0 / /

> 0 / 0 /

A > / 0 0 0

A ; ; D D

> ; D ; D

A +>

D ; ; ;

a) -A-D

)) -.%

0ig, = : Ha)ela da /erdade para as un!"es -A-D e -.%, Alm dessas un!"es, A duas outras &ue, so) certas condi!"es, tam)m podem ser consideradas elementares, A primeira a un!'o .UI(J*+UEI/. (J.%) &ue corresponde 7 interpreta!'o do conectivo ou associado 7 exclus'o mGtua, ou se1a, as duas condi!"es n'o podem ser simultaneamente verdadeiras, Duas declara!"es relacionadas por ou-exclusivo ormam uma declara!'o composta cu1o $alor0da0$erdade / se e somente se o $alor0da0$erdade de exatamente uma das componentes or / , . J.% , portanto, uma un!'o l#gica )inria, sendo representada pelo operador )inrio , de acordo com a seguinte express'o l#gica: 5 6 (A,>) 6 A > , A outra un!'o o)tida aplicando a nega!'o ao J.%, o)tendoIse a un!'o J-.% (-.H J.%), (ssa un!'o tam)m denominada de (KUI/A+L-*IA ou *.I-*IDL-*IA, pois o $alor0da0$erdade da un!'o / se e somente se os $alores0da0$erdade das componentes orem iguais, ou se1a, am)os / ou am)os 0 , . J-.% uma un!'o l#gica )inria &ue corresponde 7 seguinte express'o l#gica: 5 6 (A,>) 6 A > , A interpreta!'o como (&uival@ncia ou *oincid@ncia representada pelos operadores )inrios ou ., de acordo com as seguintes express"es l#gicas: 5 6 (A,>) 6 A > 6 A . > , -a ig, M, s'o representadas as Ha)elas da /erdade das un!"es J.% e J-.%,
A 0 0 / / > 0 / 0 / A> 0 / / 0 A ; ; D D > ; D ; D A> ; D D ; A 0 0 / / > 0 / 0 / A.> / 0 0 / A ; ; D D > ; D ; D A.> D ; ; D

a) J.%

)) J-.%

0ig, M : Ha)ela da /erdade para as un!"es J.% e J-.%, Uma un!'o l#gica tam)m pode ser representada gra icamente por um diagrama de )locos denominado de Diagrama Lgico ou %ircuito Lgico, . Diagrama +#gico pode consistir em um Gnico Bloco Funcional Lgico, &ue sim)olize a rela!'o entre as variveis de entrada e a varivel de sa$da (valor da un!'o), ou, &uando a un!'o l#gica descrita a partir de uma associa!'o de un!"es
U0*28D(( 9 +a)orat#rio de *ircuitos +#gicos : ;<,=

N8D=

elementares, seu diagrama l#gico pode mostrar como os )locos l#gicos elementares devem ser interligados de modo a produzir a resposta dese1ada, As Funes Lgicas Elementares de uma $ari=$el (-(2A34. e ID(-HIDAD() s'o representadas por )locos uncionais &ue possuem ormatos distintivos, usados para identi icar a un!'o particular, A ig, N mostra a representa!'o gr ica dessas un!"es l#gicas, A -(2A34., tam)m denominada de I-/(%E4., representada pelo )loco l#gico da ig, N,a (o)servar a presen!a da )olinAa, usada para indicar a nega!'o), A un!'o ID(-HIDAD( uma un!'o l#gica unria trivial, correspondente 7 seguinte express'o l#gica: 5 6 (A) 6 A , sendo representada pelo )loco l#gico da ig, N,) (o)servar a aus@ncia da )olinAa), .s dispositivos eletrOnicos &ue implementam as un!"es l#gicas de -(2A34. e ID(-HIDAD( s'o denominados, respectivamente, de I-/(%E.% e B>FFE+, A aplica!'o do bu((er se d &uando, no circuito l#gico, Aouver necessidade de uma maior capacidade de acionamento eltrico,

a) Inversor (-ega!'o)

)) Bu((er (Identidade)

0ig, N : 0un!"es +#gicas Unrias As Funes Lgicas Elementares de duas $ari=$eis (A-D, .%, -A-D, -.%, J.% e J-.%) s'o representadas por )locos uncionais &ue possuem ormatos distintivos, usados para identi icar a un!'o particular, A ig, P mostra a representa!'o gr ica dessas un!"es l#gicas, 0ig, P I 0un!"es +#gicas >inrias (>loco +#gico e (xpress'o +#gica8>ooleana):

(a) A-D, ()) .%, (c) J.%, (d) -A-D, (e) -.% e ( ) J-.%, As un!"es representadas na ig, P possuem apenas duas entradas, (ntretanto, como as un!"es A-D e .% s'o associativas, o nGmero de entradas pode ser acilmente aumentado, Bara tanto, )asta usar a mesma interpreta!'o l#gica usada para as un!"es de duas variveis: para o A-D, todas as entradas devem valer !, en&uanto &ue, para o .%, pe$o menos uma das entradas deve valer !, As un!"es -A-D e -.% n'o s'o associativas, mas, usando a de ini!'o como nega!'o do A-D e do .%, respectivamente, tam)m podem ter o nGmero de entradas aumentado, .)servar &ue a Ha)ela da /erdade para essas un!"es possui um maior nGmero de linAas, Bor exemplo, para tr@s entradas s'o oito (=M) linAas e para &uatro entradas s'o dezesseis (=N) linAas, Kual&uer un!'o l#gica de n variveis pode ser implementada na orma de um dispositivo eletrOnico, no entanto, um nGmero limitado de un!"es ornecido pelos a)ricantes, As demais un!"es devem ser implementadas atravs da com)ina!'o das un!"es )sicas, ou se1a, un!"es mais complexas s'o implementadas a partir das un!"es mais simples, .s dispositivos eletrOnicos &ue implementam a un!"es l#gicas elementares s'o denominados de Portas Lgicas, A utiliza!'o do nome Qporta< advm do ato de o processamento da in orma!'o realizado por um circuito l#gico ser interpretado como um luxo de dados &ue progride a partir das
U0*28D(( 9 +a)orat#rio de *ircuitos +#gicos : ;<,=

P8D=

entradas do sistema, passando pelos circuitos intermedirios, at produzir uma resposta na sa$da, A porta l#gica usada, ent'o, para permitir ou n'o a passagem desse luxo de dados, As portas l#gicas, assim como os inversores e os bu((ers, s'o representados gra icamente pelos mesmos )locos uncionais usados para as un!"es l#gicas elementares, como indicado nas igs, N e P, As linAas de entrada e a linAa de sa$da desses )locos correspondem aos terminais de entrada e ao terminal de sa$da do dispositivo $sico, (ntretanto, importante lem)rar &ue os dispositivos eletrOnicos necessitam de serem alimentados a partir de uma onte de tens'o cont$nua externa e, portanto, possuem dois outros terminais de entrada para essa alimenta!'o 9 / ** e 2-D (ground 6 erra) 9 &ue, normalmente, n'o s'o mostrados no diagrama l#gico, Bara construir um dispositivo eletrOnico &ue implemente uma un!'o l#gica necessrio representar as variveis l#gicas8)inrias por meio de grandezas $sicas eltricas como a tens'o, a corrente, a carga eltrica ou o sentido de magnetiza!'o de um material magntico, . mais comum usar a tens'o eltrica presente no terminal de entrada ou de sa$da do dispositivo para representar essas variveis, (ssa varivel $sica tam)m discreta, podendo assumir dois valores: um n$vel alto, representado por % (?ig@), e um n$vel )aixo, representado por L (LoA), A descri!'o do uncionamento de uma porta l#gica realizada por meio da abela de Funcionamento, &ue semelAante 7 Ha)ela da /erdade, sendo &ue os valores usados para as entradas e as sa$das s'o os n$veis % e L, Bor exemplo, a porta A-D um dispositivo &ue unciona de acordo com a ta)ela de uncionamento dada na ig, <,a, A interpreta!'o &ue associa o n$vel R ao valor D e o n$vel + ao valor ; denominada de +#gica Bositiva, uma vez &ue preserva a Aierar&uia, ou se1a, R est acima de +, )em como D est acima de ;, Aplicando essa l#gica, a porta descrita pela ta)ela da ig, <,a realmente uma porta A-D, como mostra a ta)ela da ig, <,), -a maioia das aplica!"es, a l#gica positiva &ue usada, (ntretanto, se or usada a +#gica -egativa, &ue associa o n$vel R ao valor ; e o n$vel + ao valor D, esse dispositivo corresponder a uma porta .%, como mostra a ta)ela da ig, <,c,
A + + R R > + R + R 5 + + + R A ; ; D D > ; D ; D 56A,> ; ; ; D )) A-D A D D ; ; > D ; D ; 56AF> D D D ; c) .%

a) dispositivo

0ig, < : Borta +#gica: +#gica Bositiva e +#gica -egativa, As portas l#gicas s'o, normalmente, encontradas com duas, tr@s, e &uatro entradas (A ainda algumas portas com cinco, oito, doze e treze entradas), com exce!'o das portas J.% e J-.% &ue encontrada com apenas duas entradas (A portas J.% de oito e de nove entradas para aplica!"es em gera!'o8detec!'o de paridade par8$mpar), Kuando or necessria uma un!'o l#gica e n'o or dispon$vel uma porta &ue a implemente diretamente, A duas solu!"es, ? poss$vel usar uma porta com um nGmero de entradas maior e ligar as entradas excedentes em um valor &ue n'o altere o valor da un!'o (Herra ou /**, dependendo da un!'o), .utra solu!'o usar a Lei da #ssociati$idade e interligar portas com um nGmero de entradas menor, de modo a o)ter o nGmero dese1ado, Bor exemplo, a un!'o A-D de tr@s entradas, indicada na ig, S,a, pode ser o)tida a partir de duas portas A-D de duas entradas, como indicado na ig, S,), pois, pela associatividade, 5 6 A,>,* 6 (A,>),*, Usando uma porta A-D de &uatro entradas, tam)m o)tmIse essa un!'o, )astando ligar uma das entradas em D ( F/cc), como indicado na ig,S,c,

U0*28D(( 9 +a)orat#rio de *ircuitos +#gicos : ;<,=

<8D=

0ig, S : 0un!'o +#gica A-D de tr@s entradas, As portas l#gicas s'o circuitos eletrOnicos a semicondutor implementados com dispositivos tais como transistores e diodos, /rias portas l#gicas de um mesmo tipo s'o implementadas em um )loco monol$tico de material semicondutor (c@ip), (m seguida, esse )loco interligado a terminais, denominados de pinos, e o con1unto encapsulado com plstico ou cerTmica, (sse processo denominado de integra!'o e o dispositivo produzido um %ircuito &ntegrado Digital, A &uantidade de portas l#gicas em cada circuito integrado (*I) depende do nGmero de variveis da un!'o e do nGmero de pinos do *I, A identi ica!'o do circuito realizada por meio de um c#digo escrito na parte de cima do encapsulamento e a identi ica!'o da un!'o de cada pino dada por meio de um Diagrama de Pinos (QpinagemU), .s a)ricantes ornecem um Vanual &ue deve sempre ser consultado para o)ter in orma!"es so)re as caracter$sticas eltricas e so)re a pinagem de cada *I, .s *IWs utilizados nos experimentos do +a)orat#rio de *ircuitos +#gicos s'o constru$dos com tecnologia HH+ (+#gica a HransistorIHransistor)D, A Fam'lia Lgica L possui duas sries de circuitos e identi icada pelos dois primeiros d$gitos do c#digo do *I: SNJJ signi ica &ue o dispositivo tem especi ica!"es comerciais e uma aixa de temperatura de opera!'o de ; & a S;& *, en&uanto &ue PNJJ signi ica &ue as especi ica!"es s'o militares e &ue pode operar entre :PP & e D=P& *, .s *IWs dessas duas sries possuem, normalmente, o mesmo diagrama de pinos, A am$lia HH+ possui diversas Sub(am'lias, cada uma com caracter$sticas pr#prias, tais como: n$veis de tens'o, margem de ru$do, correntes eltricas, (an0out, dissipa!'o de energia, velocidade (tempos de atraso), etc, A identi ica!'o da su) am$lia eita por meio de letras &ue seguem os d$gitos PN ou SN, Bor exemplo: Eem letras +E + E R A+E AE 0 HH+ padr'o EcAottXY de >aixa Bot@ncia >aixa Bot@ncia EcAottXY Alta Bot@ncia EcAottXY de >aixa Bot@ncia Avan!ada EcAottXY Avan!ada EcAottXY Avan!ada 0aircAild (0AEH)

Ap#s as letras de identi ica!'o da su) am$lia, normalmente est'o presentes dois ou tr@s d$gitos (eventualmente seguidos por uma letra A, >, etc,) &ue identi icam a un!'o l#gica implementada, Bor im, podem vir uma ou duas letras &ue identi icam o tipo de encapsulamento, .)servar &ue a conven!'o de identi ica!'o dos *IWs varia com o a)ricante (Hexas SN+E;;-), .s circuitos integrados utilizados no la)orat#rio s'o constru$dos com um encapsulamento no ormato DI+ (Dual0in0Line), pois possui duas carreiras paralelas de pinos, sendo associada uma numera!'o aos pinos, com o pino D sendo identi icado por uma marca ou por uma ranAura na lateral es&uerda do *I, como mostrado na ig, Z,a, .s demais pinos da linAa in erior s'o numerados da es&uerda para a direita, en&uanto &ue os pinos da linAa superior s'o numerados da direita para a

Hexas Instruments : HAe HH+ Data >ooX or Design (ngineers, D[S<,

U0*28D(( 9 +a)orat#rio de *ircuitos +#gicos : ;<,=

S8D=

es&uerda (sentido antiIAorrio), como indicado no diagrama de pinos da ig, Z,) para um *I de DN pinos,

Bara os *I\s &ue implementam portas l#gicas, comum desenAar as portas no diagrama de pinos, mostrando claramente a disposi!'o $sica das portas (la:0out), Kuando as un!"es se tornam mais complexas, os nomes das entradas e sa$das ornecidos pelo a)ricante s'o escritos dentro do )loco &ue representa o *I, de tal modo &ue na parte externa possam ser usados os nomes utilizados pela aplica!'o, Bor exemplo, o circuito integrado SN;; implementa &uatro portas -A-D de duas entradas e seu diagrama de pinos dado, nesses dois ormatos, na ig, [,

/cc

/cc

AN >N ^N AM >M ^M '(

___ ^ 6 A,>

2-D

AD >D ^D A= >= ^=

2-D

0ig, [ : Diagramas de pinos para o SN;;, A alimenta*o dos circuitos HH+ deve ser realizada a partir de uma onte de P / D*, com uma tolerTncia de P] para os da srie SN, Deve ser o)servado &ue existe um nGmero mximo de entradas &ue uma sa$da HH+ de uma dada su) am$lia pode excitar (acionar), sem Aaver degrada!'o dos n$veis l#gicos, (sse nGmero mximo denominado de fan-out (en eixamento de sa$da) e necessrio tomar cuidado, principalmente &uando se mistura circuitos de di erentes su) am$lias, como demonstra o &uadro comparativo indicado na ig, D;, Bara &ue o (an0out n'o se1a excedido, poss$vel utilizar um ou mais )u ers para aumentar a capacidade de excita!'o (acionamento) do circuito, Fan0out para a seguinte *arga HH+ padr'o SN EcAottXY de >aixa Bot@ncia SN+E >aixa Bot@ncia SN+ EcAottXY SNE Alta Bot@ncia SNR
U0*28D(( 9 +a)orat#rio de *ircuitos +#gicos : ;<,=

Br#pria su) am$lia D; =; =; D; D;

HH+ padr'o D; P = D= D=

Z8D=

0ig, D; : Fan0out para as su) am$lias HH+, As condi!"es de opera!'o recomendas para a su) am$lia HH+ padr'o s'o resumidas na ta)ela da ig, DD, .)servar os valores correspondentes aos n$veis R (=,;/) e + (;,Z /) na entrada do circuito e a corrente mxima (D< mA) &ue pode ser drenada pela a sa$da do circuito &uando esta estiver no n$vel +,
E$m)olo /** /IR /I+ I.R I.+ HA De ini!'o Hens'o de alimenta!'o Hens'o de entrada em n$vel alto Hens'o de entrada em n$vel )aixo *orrente de sa$da em n$vel alto *orrente de sa$da em n$vel )aixo Hemperatura de opera!'o ; V$nimo N,SP = ;,Z I N;; D< S; -ominal P Vximo P,=P Unidade / / / A mA &*

-ota: a conven!'o &ue correntes luindo para ora s'o negativas

0ig, DD : *ondi!"es de opera!'o recomendas para a su) am$lia HH+ padr'o, As caracter$sticas eltricas encontradas so) determinadas condi!"es de teste est'o resumidas na ig,D=, .)servar os valores t$picos para os n$veis R (M,N/) e + (;,=/) na sa$da do circuito, Bor outro lado, os valores garantidos como m$nimos pelo a)ricante, R (=,N/) e + (;,N/), produzem uma margem de ru$do de ;,N/, para am)os os n$veis, .)servar ainda &ue, &uando a entrada de um circuito estiver ligada a uma sa$da HH+ de n$vel +, a corrente &ue sai desse circuito e entra no circuito excitador vale D,< mA, *omo isso acontece para cada carga, o (an0out para a su) am$lia HH+ padr'o pode ser calculado como sendo D< mA)D,< mA 6 D;,
E$m)olo /.R De ini!'o Hens'o de sa$da em n$vel alto *ondi!"es /** 6 min I.R 6 max /I+ 6 max /** 6 min I.+ 6 max /IR 6 min /** 6 max /I 6 =,N / /** 6 max /IR 6 ;,N / Vin =,N H$pico M,N Vax Unid, /

/.+

Hens'o de sa$da em n$vel )aixo

;,=

;,N

IIR II+

*orrente de entrada em n$vel alto *orrente de entrada em n$vel )aixo

N; I D,<

A mA

-ota: a conven!'o &ue correntes luindo para ora s'o negativas

0ig, D= : *aracter$sticas eltricas para a su) am$lia HH+ padr'o, Kuando uma entrada HH+ n'o est conectada a nenAum ponto eltrico conAecido, ela dita ;estar (lutuando< e, ao contrrio do &ue poderia ser suposto, um n$vel alto desenvolvido no terminal correspondente, .u se1a, o va$or associado a uma entrada **L +$utuando , n-ve$ a$to %, A am$lia HH+ ornece, com rela!'o ao tipo da sa$da, tr@s tipos de implementa!'o de portas l#gicas: sa$da normal, sa$da em coletor a)erto e sa$da triIestado,
U0*28D(( 9 +a)orat#rio de *ircuitos +#gicos : ;<,=

[8D=

As portas l#gicas com sa$da normal, tam)m denominada Q poste0de0totem< (totem pole), uncionam de orma normal, ou se1a, podem ser consideradas como uma )oa onte de tens'o (com resist@ncia interna )em pe&uena) para os dois poss$veis estados de sa$da: n$vel R e n$vel +, Observar que, com esse tipo de sada, muito importante no curto-circuitar duas sadas, pois pode ser formado um caminho de baixa resistncia entre a fonte de alimentao e a Terra, o que ir sobreaquecer os circuitos e danific-los, A ig, DM,a mostra o diagrama l#gico de uma porta J-.% de duas entradas com sa$da normal e sua ta)ela de uncionamento,

a) sa$da normal

)) sa$da em coletor a)erto

c) sa$da triIestado

0ig, DM : Bortas HH+ com sa$da normal, em coletor a)erto e triIestado, As portas com sa$da a coletor a)erto (c8a) possuem o coletor do transistor de sa$da ;(lutuando<, isto , o coletor est diretamente ligado ao pino de sa$da do *I e, portanto, n'o est alimentado, ? necessrio, ent'o, para &ue o circuito uncione corretamente, a conex'o dessa sa$da a uma onte de tens'o cont$nua positiva atravs de um resistor ;ele$ador< externo (pull up), (sse resistor limita a corrente e controla o (an0out da porta, (m conse&_@ncia do uso do resistor externo, esse circuito n'o pode ser considerado como uma )oa onte de tens'o, &uando comparado com a porta com sa$da normal, alm de aumentar o tempo de atraso, (ntretanto, a sa$da ica semelAante 7 da 0am$lia +#gica DH+ (+#gica a DiodoIHransistor), antecessora da HH+, e permite a interliga!'o de sa$das de modo a o)ter un!"es l#gicas virtuais, com aplica!'o na implementa!'o de )arramentos de dados )idirecionais =, A ig, DM,) mostra o diagrama l#gico e a ta)ela de uncionamento de uma porta .% com sa$da a coletor a)erto, As portas com sa$da triIestado possuem uma entrada adicional denominada de entrada de controle, Eua un!'o Aa)ilitarIdesa)ilitar o uncionamento da porta: &uando essa entrada est ativada, a porta tem uncionamento normal ()oa onte de tens'o); &uando est desativada, a sa$da da porta ica desconectada do circuito interno (circuito a)erto), (sse terceiro estado da sa$da denominado de (stado de Alta ImpedTncia (5), (ssa caracter$stica tam)m permite a interliga!'o de sa$das de modo a o)ter un!"es l#gicas virtuais, com aplica!'o na implementa!'o de )arramentos de dados )idirecionais=, . diagrama l#gico e a ta)ela de uncionamento de uma porta J.% de duas entradas est representado na ig, DM,c, Uma un!'o l#gica &ual&uer pode ser representada por um Gnico Bloco Funcional, (ntretanto, para realizar a montagem de um %ircuito Lgico &ue implemente essa un!'o, necessrio o)ter, primeiramente, o Diagrama Lgico &ue corresponde a esse Bloco Funcional, determinando as portas l#gicas elementares &ue s'o utilizadas e o modo como s'o interligadas, (m seguida, devem ser selecionados o *I ou *IWs &ue ornecem essas portas e constru$do o Diagrama El"trico, &ue deve corresponder integralmente ao Diagrama Lgico 1 o)tido, (sse Diagrama El"trico utiliza os diagramas de pinos de cada *I e mostra como os pinos de entrada e de sa$da s'o interligados, inclusive os pino de alimenta!'o (/** e Herra), Bara poder veri icar o uncionamento desse *ircuito +#gico, devem ser usadas cAaves para produzir as entradas e indicadores luminosos (leds) para visualizar as sa$das, .s nomes das cAaves e dos leds devem ser colocados entre colcAetes 9 BnomeC 9 e inclu$dos no Diagrama (ltrico e na Veri(ica*o do Funcionamento, ap#s o nome das variveis, Bara in orma!"es adicionais, consultar o documento *omo %ealizar a Vontagem e a /eri ica!'o do 0uncionamento,
=

Apostila de Heoria, *ap, Z, se!'o Z,M,N >arramentos >idirecionais,

U0*28D(( 9 +a)orat#rio de *ircuitos +#gicos : ;<,=

D;8D=

.. Preparao do /e$atrio
(ste guia deve ser usado em con1unto com o /e$atrio do 1 Experimento, &ue 1 est parcialmente pronto e serve de modelo para os relat#rios dos demais experimentos, e em con1unto com os documentos 0omo "a1er a Preparao do /e$atrio e 0omo /ea$i1ar a 2ontagem e a !eri+icao do "uncionamento, -a se!'o +esumo da eoria, 1 est'o desenvolvidos os seguintes t#picos:

`usti icativa para a analogia realizada entre Sistemas Digitais Bin=rios! Sistemas Lgicos e Sistemas Booleanos; Descri!'o das Funes Lgicas Elementares e das Portas Lgicas; Descri!'o de uma Fun*o Lgica (geral) por um Bloco Funcional e por Diagramas Lgicos e Diagramas El"tricos, a partir da com)ina!'o de un!"es l#gicas elementares (portas l#gicas); Descri!'o dos %ircuitos &ntegrados da Fam'lia Lgica L; Descri!'o da utiliza!'o de portas l#gicas HH+ com sa'da normal, sa'da a coletor aberto e sa'da tri0estado; Descri!'o das principais %aracter'sticas El"tricas das Sub(am'lias L Padr*o! L e LS , (Aten!'o: completar a ta)ela usando o Vanual HH+D)

Antes da aula, dever'o ser completadas as se!"es correspondentes 7s )ontagens, ao #nexo e 7s Duestes, Durante a aula, dever'o ser completadas as se!"es relativas 7 Veri(ica*o do Funcionamento de cada montagem e 7s %oncluses,

(. 2ontagens
a

!onta"em# $orta %O& de duas entradas

EbFeti$o- Veri(icar o (uncionamento de uma porta 1E+ implementada pelo %& 76G2. a) Bara a Descri*o do Funcionamento desse circuito, descrever a un!'o realizada, dando (xpress'o +#gica, Diagrama +#gico e Ha)ela da /erdade, )) Breparar o Diagrama El"trico, c) Bara a Veri(ica*o do Funcionamento do circuito, preparar uma Ha)ela da /erdade,

'a !onta"em# $orta (%) de trs entradas


EbFeti$o- Veri(icar o (uncionamento de uma (un*o #1D de trHs entradas! implementada a partir de duas portas #1D de duas entradas! usando o %& 76GI. a) Bara a Descri*o do Funcionamento desse circuito, descrever a un!'o dese1ada e 1usti icar como ela pode ser o)tida pelo desenvolvimento de sua Express*o Lgica, Dar o Diagrama Lgico
U0*28D(( 9 +a)orat#rio de *ircuitos +#gicos : ;<,=

DD8D=

correspondente e mostrar a validade do desenvolvimento da express'o por meio de uma abela da Verdade, )) Breparar o Diagrama El"trico, c) Bara a Veri(ica*o do Funcionamento do circuito, preparar uma Ha)ela da /erdade,

*a !onta"em# Porta 3O/)34O/


EbFeti$o- Veri(icar o (uncionamento de uma (un*o JE+ de trHs entradas! implementada a partir de duas portas JE+ de duas entradas! usando o %& 76IK! considerando Lue esse circuito lgico! indicado na (ig. /6! possui trHs modos de funcionamento)odo/ M porta JE+ de trHs entradas )odo2 M porta JE+ de duas entradas ,(aNer % O G9 )odo3 M porta J1E+ de duas entradas ,(aNer % O /9

0ig, DN : Borta J.%8J-.% a) Bara a Descri*o do Funcionamento desse circuito, realizar as seguintes tare as: Vostrar, usando a associatividade, &ue este circuito corresponde a uma un!'o J.% de tr@s entradas (modo de opera!'o D), dando o Diagrama Lgico, desenvolvendo a Express*o Lgica, construindo uma abela da Verdade (avalia!'o por coluna), e dando a interpreta!'o do ou0exclusi$o generaliNado; +istar as un!"es da porta J.% de sa$da, &uando a entrada * or usada como uma entrada de controle; Vostrar, usando a associatividade, as un!"es o)tidas para cada um dos outros modos, desenvolvendo a Express*o Lgica, construindo uma abela da Verdade (avalia!'o por coluna), e dando a interpreta!'o l#gica da un!'o, )) Breparar o Diagrama El"trico, c) Bara a Veri(ica*o do Funcionamento do circuito, preparar uma Ha)ela da /erdade para veri icar cada modo de opera!'o,

5. 6nexo: 2apa de P$anejamento das 2ontagens


(la)orar o )apa de PlaneFamento das )ontagens (la:0out), usando um modelo simpli icado do m#dulo de treinamento (para os dois tipos de m#dulo) para mostrar como as cAaves, os leds, as placas de montagem e os *IWs ser'o usados (posi!'o $sica relativa) para realizar todas as montagens do experimento, .)servar e seguir a ordem das variveis usada nas ta)elas, e utilizar esse mapa para realizar todas as montagens, .)servar tam)m &ue no , necess7rio desen8ar as conex9es, pois o diagrama eltrico 1 cumpre essa inalidade, -a ig, DP, dado um modelo simpli icado &ue serve para os dois tipos de m#dulos de treinamento existentes: um possui dez leds (denominados [L9][L ][L!][L"][L#][L$][L%][L&][L'][L(]) e dez cAaves (denominadas [)][*][C][D][E][F][G][+][I][,]), en&uanto &ue o outro possui apenas oito leds (denominados [l'][l&][l%][l$][l#][l"][l!][l ]) e oito cAaves (denominadas [-'][-&][-%][-$][-#][-"][-!][- ]), Observar :ue a ordem dos nomes dos leds e das c8aves corresponde ; posio +-sica desses dispositivos no mdu$o, *omo indicado na ig, DP, esse modelo pode ser usado para indicar &ue a montagem de um circuito l#gico &ue possua duas entradas A e >, e uma sa$da E, cu1o uncionamento pode ser veri icado usando o primeiro led da es&uerda e as duas primeiras cAaves da es&uerda, independentemente do tipo de m#dulo de ato utilizado,
U0*28D(( 9 +a)orat#rio de *ircuitos +#gicos : ;<,=

D=8D=

-a prepara!'o, o nome dos leds e das cAaves deve ser deixado em )ranco, como acontece no o /e$atrio do 1 Experimento, e os nomes das variveis devem ser usados para reservar a posi!'o do led ou da cAave selecionada, -o la)orat#rio, &uando or determinado o tipo de m#dulo &ue ir ser usado, &ue esses campos dever'o ser, ent'o, preencAidos, -as su)se!"es Diagrama El"trico e Veri(ica*o do Funcionamento, a re er@ncia a uma varivel deve ser eita citando duas in orma!"es: o nome da varivel e, entre colcAetes, o correspondente nome da cAave ou do led associado (o)servar &ue as cAaves e os leds utilizados s'o representados por seus nomes colocados entre colcAetes; por exemplo: aAb 6 cAave A, aEDb 6 cAave ED; a+[b 6 led +[, alDb 6 led lD, etc), Bortanto, para o exemplo da ig, DP, poss$vel ter as seguintes duas representa!"es: Bara um tipo de m#dulo, entradas A aAb e > a>b, e sa$da E a+[b; Bara o outro tipo de m#dulo, entradas A aEDb e > aE=b, e sa$da E alDb,

Kuando n'o Aouver cAaves dispon$veis, lem)rar &ue uma cAave pode ser simulada por meio de um io ligado, manualmente, ora a /**, ora ao Herra, *omo mostrado na ig, DP, esse dispositivo virtual indicado por aR8+b, onde R signi ica n$vel alto e +, n$vel )aixo, !6/I<!EI= >E =6?>6 # LE>=

=
+[8lD +Z8l= +S8lM +<8lN +P8lP +N8l< +M8lS +=8lZ +D +;

PO=ICDO /EL6*I!6 >O= 0IE=

A8ED

>8E=

*8EM

D8EN

(8EP

08E<

28ES

R8EZ

R8+

@
!6/I<!EI= >E E4*/6>6 # 0%6!E= 0ig, DP : Vapa de Blane1amento das Vontagens,

A. Buest9es
a) *omentar a di eren!a entre diagrama l#gico, diagrama de pinos e diagrama eltrico, )) Descrever a un!'o o)tida se, no circuito da ig, S,), orem usadas duas portas -A-D no lugar das portas A-D, c) *omo poss$vel o)ter uma un!'o -A-D de tr@s entradas a partir de portas -A-D de duas entradas, d) A -(2A34. uma un!'o l#gica unria &ue implementada por um dispositivo denominado de I-/(%E.%, cu1o )loco uncional dado na ig, N,a, Descrever o circuito integrado usado no la)orat#rio para implementar essa un!'o (dar a ta)ela de uncionamento), e) Uma outra un!'o l#gica unria a ID(-HIDAD(, &ue implementada por meio de um dispositivo denominado de B>FFE+, cu1o )loco uncional dado na ig, N,), Descrever um circuito integrado &ue possa ser usado para implementar essa un!'o (dar a ta)ela de uncionamento),

U0*28D(( 9 +a)orat#rio de *ircuitos +#gicos : ;<,=

Você também pode gostar