Você está na página 1de 4

Conversores ADC y DAC Santiago Ortiz Palacio. Cd.

2106491, estudiante Ingeniera Mecatronica Universidad Autnoma de Occidente DAC viene despus del sistema digital de control. Abstract- en este documento se hablara de los
conversores ADC y DAC, que son conversores anlogo-digital y digital-anlogo respectivamente, en la actualidad este tipo de conversores son extensamente usados debido a el tratamiento digital que se les da a las seales de control, este tipo de conversores bsicamente convierte una seal continua en una seal discreta que pueda ser tratada por un computador o algn elemento electrnico ya que estos no pueden trabajar con seales continuas, por el otro lado est el conversor digital-anlogo que es el que convierte la seal de salida de un computador o de un procesador que es una seal digital en una seal contigua o discreta para ingresarla a un elemento a controlar que ya necesite de una seal continua para su funcionamiento.

CONVERSOR ADC: Como se vio en el diagrama anterior, la seal elctrica del transductor sirve como entrada analgica para el ADC, el cual convierte esta entrada anloga a una salida digital, esta salida es bsicamente un nmero de bits que representa el valor de la entrada analgica. Entonces si n es el nmero de bits obtenidos de una palabra, habr 2n niveles de voltaje diferentes. Existen diferentes tipos de ADC, los ms comunes son: Rampa de escalera, aproximaciones sucesivas, flash, rampa doble y tipo serie. A. Rampa de escalera: Este tipo de conversores bsicamente compara la seal analgica de entrada con una rampa predefinida en el circuito con precisin, esta comienza activando un pulso de inicio en la lgica de control, con esta accin el contador se iniciara en cero, entregando en su salida el cdigo binario del cero digital, esta secuencia pasa directamente como entrada paralelo al DAC que responde con 0V en la salida, esta seal es usada como entrada de referencia a un comparador, el cual compara la magnitud de la seal analgica con el valor entregado por el conversor, del valor que proporcione el comparador depender que el contador contine contando o bien , se detenga, pues si el comparador entrega un 1 entonces el reloj continuara alimentando al comparador. De lo contrario, si entrega un 0, el contador se detendr. La lgica del comparador es si la seal de entrada es mayor que la referencia entonces el comparador responder con un 1 y se incrementa la cuenta en 1 digital y as sucesivamente, la cuenta solo se detendr cuando la respuesta del DAC sea mayor que la entrada de la seal analgica, en este caso el reloj se detendr y se tendr la salida digital del valor de la cuenta anterior.

INTRODUCCION: Gracias a los conversores ADC y DAC es que se pueden tratar y controlar procesos mediante procesos y circuitos electrnicos, esto implica gran cantidad de ventajas al momento de tratar las seales aunque tambin algunas desventajas que se expondrn a continuacin. Las ventajas del tratamiento de seales anlogas son, la mayor exactitud y precisin, la facilidad para almacenar informacin, ms fcil diseo, mas vulnerabilidad al ruido y mayor capacidad de integracin, por su parte las desventajas son que todas las seales del mundo real son anlogas, el costo y la complejidad que da el convertir las seales anlogas en seales digitales.

Fig.1 Proceso de Conversin ADC y DAC

En la anterior imagen se puede ver el proceso en el que se usan los conversores ADC y DAC en un proceso de control, en el que un ADC viene despus del transductor y que un

Fig.2 esquema de conversor rampa escalera B. Aproximaciones sucesivas Es una tcnica de conversin ms efectiva que la anterior. Se utiliza ampliamente debido a su combinacin de alta resolucin y velocidad. El esquema es prcticamente el mismo, dieren en que el contador dentro del registro no es un contador secuencial de uno en uno, sino un contador programable que se incrementa o decrementa de acuerdo a la inuencia del bit de mayor peso (SAR). De esta manera no es necesario contar con 2n veces como lo haca el contador tipo rampa, ahora la cuenta mxima solo es de n veces. El SAR pone el bit MSB en 1 y todos los restantes en 0. La cantidad es tomada por el DAC de tal manera que su equivalente analgico se compara con la seal de entrada. Si la salida del DAC es mayor que la entrada se elimina el 1 del bit MSB y se pone a 1 el bit inmediatamente anterior, con todos los dems bit en 0, y as sucesivamente hasta

procedimiento se va estabilizando hasta llegar un valor estable y que corresponder con el valor de la medicin. Fig. 3 esquema de aproximaciones sucesivas C. Flash Los conversores de tipo ash o conversin directa, parten de una concepcin radicalmente opuesta: la velocidad es el objetivo bsico de esta arquitectura y el costo que se debe pagar por ello es un circuito muy complejo aunque sencillo a nivel de concepto. Dos seales participan en la etapa de entrada, la propia seal analgica que se debe convertir y una seal de referencia. En la conguracin bsica, la seal analgica se aplica a las puertas no inversoras de un cierto nmero de amplicadores operacionales que, utilizados como comparadores, estn dispuestos en paralelo, a la entrada de un decodicador. A la entrada inversora de cada comparador se aplica la tensin de referencia, que a su vez ataca una red de resistencia de valor idntico y dispuestas en serie. El resultado es la diferencia de tensin entre dos comparadores sucesivos es de 1 LSB. La complejidad de la arquitectura ash se deriva precisamente del elevado nmero de comparadores necesarios a medida que aumenta el nmero de bits que se desea obtener a la salida. El nmero de stos es 2n1, donde n es el nmero de bits de salida, no es de extraar que los conversores de tipo ash ven limitada su resolucin por su elevada integracin.

que se logre encontrar una secuencia anloga pero que resulta ser menor que la entrada de la seal, cuando ocurra esto, el bit mantendr su valor y se pone a 1 el bit inmediatamente anterior. El procedimiento anterior se repite hasta terminarse de probar 1 en cada bit del contador. Lo anterior equivale a un tanteo digital, a medida que se avanza, el

Fig. 4 diagrama convertidor flash El resultado es que no existe ningn convertidor ash que ofrezca una resolucin de 16 bit, y que ms all no son prcticos teniendo en cuenta el tamao del chip, el correcto funcionamiento de los comparadores e incluso el precio. Este tipo de conversor por razn de velocidad es ampliamente usado en el campo de las telecomunicaciones, los instrumentos de medida y, en general, el tratamiento de seales rpidas como la de vdeo. D. Doble rampa Los de tipo rampa tienen como punto fuerte la precisin, y al mismo tiempo, slo pueden aplicarse a seales cuyo nivel oscile de forma muy lenta (un valor tpico de velocidad de muestreo es de 10 muestras por segundo). Este dispositivo consiste en un integrador basado en un amplicador operacional. Para dos entradas, la seal analgica que se va a digitalizar y una seal de referencia de valor constante. Un interruptor se encarga de que una de las dos est conectada en todo momento al amplicador integrador. Otro interruptor se halla en paralelo con el condensador, el que permite la intervencin que ste o no. El resultado de la actuacin coordinada de ambos interruptores es que en la salida se obtenga una seal de doble rampa. Una de subida (la carga del condensador con la tensin analgica en la entrada) y la de bajada (con la tensin de referencia a la entrada). El clculo de la seal digitalizada se fundamenta en la relacin entre los tiempos de subida y bajada, de acuerdo con la ecuacin:

utilizan, por ejemplo, en los voltmetros digitales, por su exactitud e inmunidad al ruido. Pueden alcanzar una resolucin de hasta 18 o 20 bits.

Fig. 5. Diagrama conversor doble rampa CONVERSOR DAC: Convierten las seales digitales en cantidades elctricas analgicas relacionadas en forma directa con el nmero de entradas codicado digitalmente. Los DAC efectan sus conversiones recibiendo la informacin en forma serial o paralela. La decisin de emplearlos en serie o paralelo se basa en el uso nal, como por ejemplo en instrumentos de medida como osciloscopios de almacenamiento digital se emplea la conversin de tipo paralela y en aplicaciones del control de proceso como vlvulas se puede efectuar en forma serie. Un sistema tipo DAC se basa en el diagrama que se muestra aqu.

Donde ts, es el tiempo de subida o de muestreo y tm el de bajada o de medida, Vref es la tensin de referencia y Va es la tensin analgica. Los tiempos de muestreo y de medida son detectados por un contador que se encuentra a la salida del integrador y dependen de la resistencia, el condensador y la tensin de entrada. Dada sus especiales caractersticas, los ADC de doble rampa se

Fig. 6 diagrama bsico de un DAC El registro acepta una entrada digital, slo durante la duracin de la seal convert. Despus de la adquisicin, el registro mantiene constante el nmero digital hasta

que se reciba otro comando. Las salidas del registro controlan interruptores que permiten el paso de 0 [V] o el valor de la fuente de voltaje de referencia. Los interruptores dan acceso a una red sumadora resistiva que convierten cada bit en su valor en corriente y a continuacin la suma obteniendo una corriente total. El valor total alimenta a un amplicador operacional que realiza la conversin a voltaje y el escalamiento de la salida. Cada resistor de la rama est ajustado segn el bit que tenga a la entrada como se muestra a continuacin.

conversores DAC es el audio, empujado por el desarrollo del disco compacto.

Fig. 8 circuito R/2R BIBLIOGRAFIA Fig. 7 conversor bsico de escalera. Luego, la tensin de salida de un conversor de n bits, esta dada por: ( ) ( ) tec.upc.es/el/lamaison/DAC_ADC.pdf <visitado el 21 de agosto del 2013> http://digitale.galeon.com/conversoadcda. htm<visitado el 21 de agosto del 2013> quidel.inele.ufro.cl/~jhuircan/PDF_CTO SII/ad03.pdf<visitado el 21 de agosto del 2013> www.ing.unlp.edu.ar/islyd/Tema 11 Conversores 2008 BYN.pdf<visitado el 21 de agosto del 2013>

Donde cada representa la informacin binaria 0 o 1. El circuito de la Fig. 7 presenta un grave inconveniente, pues, se requieren n resistores y los cuales se van duplicando en magnitud. Debido a las caractersticas estndar en la fabricacin de las resistencias, es difcil encontrar en valor exacto de los resistores adecuados para un diseo en particular. Para evitar la necesidad de disponer de tantos valores resistivos, la estructura R/2R de la Fig. 8 utiliza solo dos valores aunque necesita el doble de resistencias. Con esta tcnica se pueden fabricar conversores tipo ADC de 12 a 16 bit, sin embargo, la estabilidad de la fuente de poder y el ruido viene a jugar un papel crtico al aumentar el nmero de bit. Un entorno de aplicacin especialmente importante para los

Você também pode gostar