Você está na página 1de 52

Instituto Tecnolgico de Tuxtepec

ASIGNATURA: SISTEMAS ELCTRONICOS PARA INFORMATICA

PORTAFOLIO DE EVIDENCIA

CATEDRTICO: YOLANDA L. TRUJILLO ANDRADE ALUMNA: AZULEMA ENRIQUEZ MARTINEZ SEMESTRE: 3 GRU O: A

15/DICIEMBRE /2011

PRIMERA UNIDAD

COMPONENTE ELECTRNICO

Se denomina componente electrnico a aquel dispositivo que forma parte de un circuito electrnico. Se suele encapsular, generalmente en un material cermico, metlico o plstico, y terminar en dos o ms terminales o patillas metlicas. Se disean para ser conectados entre ellos, normalmente mediante soldadura, a un circuito impreso, para formar el mencionado circuito. Hay que diferenciar entre componentes y elementos. Los componentes son dispositivos fsicos, mientras que los elementos son modelos o abstracciones idealizadas que constituyen la base para el estudio terico de los mencionados componentes. s, los componentes aparecen en un listado de dispositivos que forman un circuito, mientras que los elementos aparecen en los desarrollos matemticos de la teora de circuitos.

!e acuerdo con el criterio que se eli"a podemos obtener distintas clasificaciones. Seguidamente se detallan las com#nmente ms aceptadas. $. Seg#n su estructura fsica

Discretos% son aquellos que estn encapsulados uno a uno, como es el caso de los resistores, condensadores, diodos, transistores, etc.

Integrados% forman con"untos ms comple"os, como por e"emplo un amplificador operacional o una puerta lgica, que pueden contener desde unos pocos componentes discretos &asta millones de ellos. Son los denominados circuitos integrados.

'. Seg#n el material base de fabricacin.

Semiconductores (ver listado). No semiconductores.

*. Seg#n su funcionamiento.

Acti os % proporcionan e+citacin el,ctrica, ganancia o control (ver listado). Pasi os% son los encargados de la cone+in entre los diferentes componentes activos, asegurando la transmisin de las seales el,ctricas o modificando su nivel (ver listado).

-. Seg#n el tipo energa.

Electromagn!ticos% aquellos que aprovec&an las propiedades electromagn,ticas de los materiales (fundamentalmente transformadores e inductores).

Electroac"sticos% transforman la energa ac#stica en el,ctrica y viceversa (micrfonos, altavoces, bocinas, auriculares, etc.).

Optoelectrnicos%transforman la energa luminosa en el,ctrica y viceversa (diodos L.!, c,lulas fotoel,ctricas, etc.).

Componentes semiconductores rtculo principal: /omponente semiconductor 0ambi,n denominados como componentes de estado slido, son los componentes 1estrella1 en casi todos los circuitos electrnicos. Se obtienen a partir de materiales semiconductores, de volta"e especialmente del silicio aunque para determinadas aplicaciones a#n se usa germanio. 0ambi,n sirven para que no pase altas cargas

Componentes acti os

Los componentes activos son aquellos que son capaces de e+citar los circuitos o de realizar ganancias o control del mismo. 2undamentalmente son los generadores el,ctricos y ciertos componentes semiconductores. .stos #ltimos, en general, tienen un comportamiento no lineal, esto es, la relacin entre la tensin aplicada y la corriente demandada no es lineal. Los componentes activos semiconductores derivan del diodo de 2leming y del triodo de Lee de 2orest. .n una primera generacin aparecieron las vlvulas que permitieron el desarrollo de aparatos electrnicos como la radio o la televisin. 3osteriormente, en una segunda generacin, apareceran los semiconductores que ms tarde daran paso a los circuitos integrados (tercera generacin) cuya m+ima e+presin se encuentra en los circuitos programables (microprocesador y microcontrolador) que pueden ser considerados como componentes, aunque en realidad sean circuitos que llevan integrados millones de componentes. .n la actualidad e+iste un n#mero elevado de componentes activos, siendo usual, que un sistema electrnico se disee a partir de uno o varios componentes activos cuyas caractersticas lo condicionar. .sto no sucede con los componentes pasivos. .n la siguiente tabla se muestran los principales componentes activos "unto a su funcin ms com#n dentro de un circuito.

Co!ponente

"uncin !#s co!$n

Amplificador operacional

Amplificacin re!"lacin con#er$in de $e%al conm"&acin'

Bie$&a(le

Con&rol de $i$&ema$ $ec"enciale$'

)*D

Con&rol de $i$&ema$ di!i&ale$'

Diac

Con&rol de po&encia'

Diodo

Rec&ificacin de $e%ale$ re!"lacin m"l&iplicador de &en$in'

Diodo +ener

Re!"lacin de &en$ione$'

,)-A

Con&rol de $i$&ema$ di!i&ale$'

Memoria

Almacenamien&o di!i&al de da&o$'

Microproce$ador

Con&rol de $i$&ema$ di!i&ale$'

Microcon&rolador

Con&rol de $i$&ema$ di!i&ale$'

)ila

-eneracin de ener!.a el/c&rica'

0iri$&or

Con&rol de po&encia'

)"er&a l!ica

Con&rol de $i$&ema$ com(inacionale$'

0ran$i$&or

Amplificacin conm"&acin'

0riac

Con&rol de po&encia'

Componentes pasi os Son aquellos que no necesitan una fuente de energa para su correcto funcionamiento. 4o tienen la capacidad de controlar la corriente en un circuito. Los componentes pasivos se dividen en%

/omponentes 3asivos Lineales%

Componente

#uncin m$s com"n

/ondensador

lmacenamiento impedancia.

de

energa,

filtrado,

adaptacin

5nductor o 6obina

lmacenar o atenuar el cambio de energa debido a su poder de autoinduccin.

7esistor 7esistencia

!ivisin de intensidad o tensin, limitacin de intensidad.

/omponentes .lectromecnicos% 5nterruptores, 2usibles y /onectores.

Componentes optoelectrnicos /omponentes optoelectrnicos, son aquellos que transforman la energa luminosa en energa el,ctrica, denominados fotosensibles, o la energa el,ctrica en luminosa, denominados electroluminiscentes. Principales %a&ricantes La industria de los componentes es fundamental para la industria electrnica que a su vez lo es para el resto de industrias. .l importante volumen de negocio de este tipo de industria en los pases ms desarrollados les &ace "ugar un importante papel en sus respectivas economas. .n la siguiente tabla se muestra un listado con las principales empresas fabricantes de componentes electrnicos. La mayora son multinacionales en las que la fabricacin de componentes electrnicos representa tan slo una parte de campo de actuacin.

/89384.40.S .L./07845/8S% Se denomina componentes electrnicos a aquellos dispositivos que forman partes de un circuito electrnico. !iferencia entre componentes y elementos son dispositivos fsicos, mientras que los elementos modelos o abstracciones.

/L S525/ /584 $%: Seg#n su estructura !5S/7.08% Son aquellos que estn encapsulado uno a uno, como en el caso de los resistores, condensadores, diodo, transistores, etc. 540.;7 !8S% 2orman con"unto ms comple"os, como por e"emplo un amplificador operacional o una puerta lgica. Seg#n la materia base de fabricacin

Semiconductores 4o semiconductores

'%:segun su fundamento ctivo% 3roporciona e+citacin el,ctrica, ganancia o control 3asivo% Son los encargados.

DIODI SEMICOND'CTOR

.l diodo semiconductor se forman uniendo los materiales tipo 3 tipo 4, en el modelo en que esto se une los electrones y los &uecos en la religin de la unin se combinaran, dando como resultado una carencia de portadores d la regin cercana a la unin, esta regin recibe el nombre de la regin de agotamiento .l smbolo con el que se identifica en un circuito es% < =

nodo

ctodo

.l cual tiene dos terminales que se denominan nodo y ctodo, la aplicacin de un volta"e atreves de sus terminales implica una de tres posibilidades la primera no &ay polarizacin, es decir en secuencia de un volta"e de polarizacin el flu"o netas de cargos en cualquier direccin es cero.

38L 75> /584 .4 !57./0

/uando un diodo semiconductor esta polarizado directamente es porque se &a establecido la asociacin entre el tipo 3 y el positivo as como el tipo 4 y el negativo de la alimentacin.

38L 75> /584 54?.7S @n diodo semiconductor esta polarizado inversamente cuando se establece la asociacin entre el tipo 3 y negativo as como tipo 4 y positivo, la corriente que e+iste ba"o condiciones de polarizacin inversa se denomina corriente de saturacin inversa.

E(ercicios )

?A5r ley de o&m Bv '.' C D D o&m amperes ? volt H' &ertz

SiA E.F @rA B:E.F A G.- v 5A vHr AG.-H'.' A *.* m

IA+$E* E.$EE I D A E.$EE + $E* D $EE DA 9A+$E=* $EE m A $EE + $E=* A E.$ E(ercicios * E.**ID 5C Jv ?E$ 5!$ 5!' ?E'

?EA E.F ? ?E'AE.F ? ?7'AJ=E.FA B.- ? ?A 57 57$AB.-HE.** IDA 'K.- m

5E$A5E'A'K.- m H' A$'.G

E+ERCICIO , 'ID 5C$ Jv ?7$ D

$I

5!' 5!$ ?E$ ?E'

?E$AE.F ?

?!$'A$.'

?7$AJ=E.F ?A B.J ? 575A E.F ? 57'AB.-H' ID A-.' m 5!5A-.'= E.F A*.F m

?7 $A J=$.' AG.B ? 57 $AG.BH* A '.F 57 'A$.'H'A.F m 5! $A'.F= .F A'

.L.7/5/58 -

7$ ID J? $.' ? ''E D ''E D E.F

-.G$ ID

5'A E

?A J=E.FAB.- v ?7$A57 ?7'A57

57*A757*:7A''E m 50A$I D<''E<''E<-GE 57A-.G$ m

?7$A(-.G$ m )($ I D) ?7$A-.G$ ? ?7'A(-.G$ m )(-GE) ?7'A'.'$ ?

.L.7/5/58 K E.F ''E D E.F ''E D

E.F K-E D

A$.' ?

?AJ=$.' ?AG.B ?7$AG.B? M $.' AF.F ? 7$<7'A''E D<'GE DA-JE D 57AF.FH-JE DAE.$*?7$A (''E D)(E.E$*-)A'.J- ? ?7'A('GE D)(E.E$*-)A*.F$ ? 57*A$.'=E.FHK-EA$.$ m 53AE.E$*-=$.$ m A=$.EBFF m

.L.7/5/58 F

$I

$I

.F

E.F

.F

?AJ=.FAB.- ? ?7$AB.-=.F AG.B 7$<7'A$<$ A' I D 57AG.BH'I DA*.J ?7$A($ I)(*.J) ?7'A*.J ?

OBJETIVO /ontrolar un actuador que tenga salida de /. . por medio de componentes discretos activados por /./.

Desarrollo de la prctica:
3ara proceder a realizar nuestra prctica se muestra a continuacin el diseo del circuito.

3osteriormente procedemos a disear el circuito en el protoboard. .n estas imgenes se muestra ya insertados las resistencias, el fotodiodo, el fototransistor y el transistor '4''''.

Segunda unidad

'= .L./07845/ !5;50 L '.$.= /ompuertas lgicas y sistemas combi nacionales. '.'.= .lementos de memoria y sistemas secuenciales. '.*.= /onvertidores H!. !H

COMP'ERTAS

OR N O

'' A < N E E $ $ O E $ E $ 2 E $ $ $

La compuerta 87 produce la funcin sumadora, esto es, la salida es $ si la entrada suma. Las compuertas 87 pueden tener ms de dos entradas y por definicin la salida es $ si cualquier entrada es $. o la entrada 6 o ambas entradas son $P de otra manera, la salida es E. .l smbolo algebraico de la funcin 87 (<), es igual a la operacin de aritm,tica de

AND

N 8 E $ $ N O

O 8 $ E $

2 8 E E $

/ada compuerta tiene dos variables de entrada designadas por binaria designada por +.

y 6 y una salida

La compuerta 4! produce la multiplicacin lgica 4!% esto es% la salida es $ si la entrada es E. .stas condiciones tambi,n son especificadas en la tabla de verdad para la compuerta entradas 4!. La tabla muestra que la salida + es $ solamente cuando ambas y 6 estn en $. y la entrada 6 estn ambas en el binario $% de otra manera, la salida

.l smbolo de operacin algebraico de la funcin 4! es el mismo que el smbolo de la multiplicacin de la aritm,tica ordinaria (Q). Las compuertas 4! pueden tener ms de dos entradas y por definicin, la salida es $ si todas las entradas son $.

NOT

.l circuito 480 es un inversor que invierte el nivel lgico de una seal binaria. 3roduce el 480, o funcin complementaria. .l smbolo algebraico utilizado para el complemento es una barra sobra el smbolo de la variable binaria. Si la variable binaria posee un valor E, la compuerta 480 cambia su estado al valor $ y viceversa. .l crculo pequeo en la salida de un smbolo grfico de un inversor designa un inversor lgico. .s decir cambia los valores binarios $ a E y viceversa.

NOR

La compuerta 487 es el complemento de la compuerta 87 y utiliza el smbolo de la compuerta 87 seguido de un crculo pequeo (quiere decir que invierte la seal). Las compuertas 487 pueden tener ms de dos entradas, y la salida es siempre el complemento de la funcin 87. NAND

.s el complemento de la funcin 4!, como se indica por el smbolo grfico, que consiste en una compuerta 4! seguida por un pequeo crculo (quiere decir que invierte la seal). La designacin 4 4! se deriva de la abreviacin 480 = &a invertido. Las compuertas 4 4! pueden tener ms de dos entradas, y la salida es siempreel complemento de la funcin 4!. 4!. @na designacin

ms adecuada &abra sido 4! invertido puesto que es la funcin 4! la que se

SISTEMA -INARIO .l sistema binario es un sistema de numeracin en el que los n#meros se representan utilizando las cifras cero y uno, esto es informtica tiene muc&a importancia ya que las computadoras traba"an internamente con ' niveles de volta"e lo que &ace que su sistema de numeracin natural sea binario, por e"emplo $ para encendido y E para apagado.

$ E $ $ $ A $F<B<-<'<$ A '* '- '* '' '$ ' E $F B - ' $

a b c f !

a E E E E $ $ $ $

b E E $ $ E E $ $

c E $ E $ E $ E $

d E $ $ $ $ $ $ $

R 6 6/ R 5 5 5

6/ 5 5

6/ 5 5 !A <!<6

!A a b c < a b c < a b c < a b c < a b c < a b c< a b c

!5S.S 7 @4 /57/@508 T@. 7. L5/. L S@9 ? 75 6L.S !. .407 ! .

7509.05/ !. !8S

. / / ) )

O E $ E $

S$ E $ $ E

S' E E E $

S$A N

O < N O

S'A N O

PRACTICA , !.98S07 4!8 L8 40.7587 Los circuitos integrados que utilizamos para nuestra compuerta son los siguientes%

480

4!

87

!onde% 012 Salida 3cc12 3ositivo 4ND12 4egativo 5A6 -6 C1712 .ntradas

Se insertan los circuitos integrados en el 3rotoboard de la manera que se compruebe lo de la tabla de verdad.

S$A + y < + y

S'A + y

.n estas dos imgenes se nuestra el t,rmino de nuestra prctica%

MAPAS DE 8ARNA'49 3odra definirlo como un m,todo para encontrar la forma ms sencilla de representar una funcin lgica. .sto es... .ncontrar la funcin que relaciona todas las variables disponibles de tal modo que el resultado sea el que se est buscando. 3ara esto vamos a aclarar tres conceptos que son fundamentales a72 Minit!rmino: .s cada una de las combinaciones posibles entre todas las variables disponibles, por e"emplo con ' variables obtienes - minit,rminosP con * obtienes BP con -, $F etc., como te dars cuenta se puede encontrar la cantidad de minit,rminos &aciendo *n donde n es el n#mero de variables disponibles. &72 Numeracin de un minit!rmino: /ada minit,rmino es numerado en decimal de acuerdo a la combinacin de las variables y su equivalente en binario as...

6ien... .l 9apa de Iarnaug& representa la misma tabla de verdad a trav,s de una matriz, en la cual, en la primera fila y la primera columna, se indican las posibles combinaciones de las variables. qu tienes tres mapas para ', * y - variables...

nalicemos el mapa para cuatro variables, las dos primeras columnas (columnas adyacentes) difieren slo en la variable d, y c permanece sin cambio, en la segunda y tercera columna (columnas adyacentes) cambia c, y d permanece sin cambio, ocurre lo mismo en las filas. .n general se dice que... Dos columnas o %ilas ad;acentes slo pueden di%erir en el estado de una de sus aria&les. 8bserva tambi,n que seg#n lo dic&o anteriormente la primer columna con la #ltima seran adyacentes, al igual que la primer fila y la #ltima, ya que slo difieren en una de sus variables.

9apas de Iarnaug& de K variables Sea f una funcin de K variables%f ( ,6,/,!,.) 3ara elaborar el mdC tendremos 'K A *' combinaciones. 4ote que a&ora una casilla, adems de ser adyacente en forma &orizontal o vertical, es adyacente a la casilla que ocupa la misma posicin en el cuadrado cercano. 3or e"emplo la casilla $K(E$$$$) es adyacente al las casillas $*, G, $-, $$ y a la *$($$$$)

.sto porque cambia una sola variable entre una casilla y otra.

9apas de Iarnaug& de F variables

sea f una funcin de F variables%f ( ,6,/,!,.,2) 3ara elaborar el mdC tendremos 'F A F- combinaciones. 4ote que a&ora una casilla, adems de ser adyacente en forma &orizontal o vertical, es adyacente a la casilla que ocupa la misma posicin en el cuadrado cercano &orizontal y en el cuadrado cercano vertical. 3or e"emplo la casilla $E (EE$E$E) es adyacente a las casillas $$(EE$E$$), $-(EE$$$E), B(EE$EEE), '(EEEE$E) y a las casillas 'F(E$$E$E) y -' ($E$E$E)

!5S.S 7 @4 /57/@508 T@. 7. L5/. L ? 75 6L.S !. .40 7!

S@9

L;.67 5/

!. *

A / / / / ) ) ) )

/ / ) ) / / ) )

C / ) / ) / ) / )

2$ E $ $ E $ E E $

2' E E E $ E $ $ $

2$ R

R 6

6/ $

6/

6/ $

2' R

R 6

6/

6/ $

6/

2'A

/ < 6 < 6/

2$ A

6/<

6/<

6/<

6/

2'A

6/<

6/<

6/<

6/

!5S.S 7 @4 /57/@508 T@. 7. L5/. L S5;@5.40. 2@4/584 !84!. N .S .L 4@9.78 !. .407 ! S !. * 650S. NANU

A / / / / ) ) ) )

/ / ) ) / / ) )

C / ) / ) / ) / )

S) E E E E E E $ $

S* E E E E $ $ E $

S, E E E $ E $ E E

S< E E $ E E E $ E

S= E E E E E E E E

S> E $ E $ E $ E $

S$A

6 /<

6 /

S'A

6 /<

6 / <

6 /

S*A

6 /<

6 /

S-A

6 /<

6 /

SKA E

SFA

6 /<

6 / <

6 /<

6 / 6/ 6/ 6/

S$ A 6 R

R 6

R 6 R $ S'A 6 < /

6/

6/

6/

R 6 R

6/

6/ $

6/

$ S*A 6/ < 6/

R 6 R

6/

6/

6/ $ $

S-A 6/

SK

A E R 6 R 6/ $ $ 6/ $ $ 6/

SFA /

#LIP #LOP @n &iesta&le (flip-flop en ingl,s), es un multivibrador capaz de permanecer en uno de dos estados posibles durante un tiempo indefinido en ausencia de perturbaciones.$ .sta caracterstica es ampliamente utilizada en electrnica digital para memorizar informacin. .l paso de un estado a otro se realiza variando sus entradas. !ependiendo del tipo de dic&as entradas los biestables se dividen en%

sncronos% slo tienen entradas de control. .l ms empleado es el biestable 7S. Sncronos% adems de las entradas de control posee una entrada de sincronismo o de relo". Si las entradas de control dependen de la de sincronismo se denominan sncronas y en caso contrario asncronas. 3or lo general, las entradas de control asncronas prevalecen sobre las sncronas.

La entrada de sincronismo puede ser activada por nivel (alto o ba"o) o por flanco (de subida o de ba"ada). !entro de los biestables sncronos activados por nivel estn los tipos 7S y !, y dentro de los activos por flancos los tipos LI, 0 y !. Los biestables se crearon para eliminar las deficiencias de los latc&es. -IESTA-LE RS !ispositivo de almacenamiento temporal de ' estados (alto y ba"o), cuyas entradas principales permiten al ser activadas%

7% el borrado (reset en ingl,s), puesta a E nivel ba"o de la salida. S% el grabado (set en ingl,s), puesta a $ nivel alto de la salida

Si no se activa ninguna de las entradas, el biestable permanece en el estado que posea tras la #ltima operacin de borrado o grabado. .n ning#n caso deberan activarse ambas entradas a la vez, ya que esto provoca que las salidas directa (T) y negada (TV) queden con el mismo valor% aba"o, si el flip=flop est construido con puertas 487, o a alto, si est construido con puertas 4 4!. .l problema de que

ambas salidas queden al mismo estado est en que al desactivar ambas entradas no se podr determinar el estado en el que quedara la salida. 3or eso, en las tablas de verdad, la activacin de ambas entradas se contempla como caso no deseado (4. !.). -iesta&le RS 5Set Reset7 as?ncrono Slo posee las entradas 7 y S. Se compone internamente de dos puertas lgicas 4 4! o 487, seg#n se muestra en la siguiente figura%

6iestables 7S con puertas 487 (a), 4 4! (c) y sus smbolos normalizados respectivos (b) y (d).
Tabla de verdad biestable RS R 0 0 1 1 S 0 1 0 1 Q (NOR) Q 1 0 N. D. Q' (NAND) N. D. 0 1 q

N. D.= Estado no deseado q= Estado de memoria

-iesta&le RS 5Set Reset7 s?ncrono

/ircuito 6iestable 7S sncrono a) y esquema normalizado b). dems de las entradas 7 y S, posee una entrada / de sincronismo cuya misin es la de permitir o no el cambio de estado del biestable. .n la siguiente figura se muestra un e"emplo de un biestable sncrono a partir de una asncrona, "unto con su esquema normalizado% Su tabla de verdad es la siguiente%
Tabla de verdad biestable RS C 0 1 1 1 1 0 0 1 1 0 1 0 1 R S Q (NOR) Q Q 1 0 N. D.

=no im!orta

-IESTA-LE D 5DATA O DELA07 .l flip=flop ! resulta #til cuando se necesita almacenar un #nico bit de datos ($ o E). Si se aade un inversor a un flip=flop S=7 obtenemos un flip=flop ! bsico. .l funcionamiento de un dispositivo activado por el flanco negativo es, por supuesto, id,ntico, e+cepto que el disparo tiene lugar en el flanco de ba"ada del impulso del relo". 7ecuerde que T sigue a ! en cada flanco del impulso de relo". 3ara ello, el dispositivo de almacenamiento temporal es de dos estados (alto y ba"o), cuya salida adquiere el valor de la entrada ! cuando se activa la entrada de sincronismo, /. .n funcin del modo de activacin de dic&a entrada de sincronismo, e+isten dos tipos%

ctivo por nivel (alto o ba"o), tambi,n denominado registro o cerro"o ( latch en ingl,s). ctivo por flanco (de subida o de ba"ada).

La ecuacin caracterstica del biestable ! que describe su comportamiento es%

y su tabla de verdad%
D Q Qsiguient
e

0 1

0 1 =no im!orta

.sta bscula puede verse como una primitiva lnea de retardo o una retencin de orden cero (zero order hold en ingl,s), ya que los datos que se introducen, se obtienen en la salida un ciclo de relo" despu,s. .sta caracterstica es aprovec&ada para sintetizar funciones de procesamiento digital de seales (!S3 en ingl,s) mediante la transformada >.

-IESTA-LE T 5TO44LE7 !ispositivo de almacenamiento temporal de dos estados (alto y ba"o). .l biestable 0 cambia de estado (1toggle1 en ingl,s) cada vez que la entrada de sincronismo o de relo" se dispara mientras la entrada 0 est a nivel alto. Si la entrada 0 est a nivel ba"o, el biestable retiene el nivel previo. 3uede obtenerse al unir las entradas de control de un biestable LI, unin que se corresponde a la entrada 0. La ecuacin caracterstica del biestable 0 que describe su comportamiento es%

y la tabla de verdad%
T Q Qsiguient
e

0 0 0 1 1 0

0 1 1

S"mbolo normali#ado$ Biestable T a%tivo !or &lan%o de s'bida

-IESTA-LE +8 .s verstil y es uno de los tipos de flip=flop mas usados. Su funcionamiento es id,ntico al del flip=flop S=7 en las condiciones S.0, 7.S.0 y de permanencia de estado. La diferencia est en que el flip=flop L=I no tiene condiciones no validas como ocurre en el S=7. .ste dispositivo de almacenamiento es temporal que se encuentra dos estados (alto y ba"o), cuyas entradas principales, L y I, a las que debe el nombre, permiten al ser activadas%

L% .l grabado (set en ingl,s), puesta a $ nivel alto de la salida.

I% .l borrado (reset en ingl,s), puesta a E nivel ba"o de la salida.

Si no se activa ninguna de las entradas, el biestable permanece en el estado que posea tras la #ltima operacin de borrado o grabado. diferencia del biestable 7S, en el caso de activarse ambas entradas a la vez, la salida adquirir el estado contrario al que tena. La ecuacin caracterstica del biestable LI que describe su comportamiento es%
Qsiguient
e

J K Q

0 0 0 0 0 1 0 1 1 0 1 1 0 1 1 1

0 1 0 1 1 0

=no im!orta

O su tabla de verdad es% @na forma ms compacta de la tabla de verdad es (T representa el estado siguiente de la salida en el pr+imo flanco de relo" y q el estado actual)%
J K Q 0 0 q 0 1 0 1 0 1 1 1

Biestable JK activo por flanco

Smbolos normalizados% 6iestables LI activo a) por flanco de subida y b) por flanco de ba"ada

Lunto con las entradas L y I e+iste una entrada / de sincronismo o de relo" cuya misin es la de permitir el cambio de estado del biestable cuando se produce un flanco de subida o de ba"ada, seg#n sea su diseo. Su denominacin en ingl,s es

J-K Flip-Flop Edge-Triggered . !e acuerdo con la tabla de verdad, cuando las entradas L y I estn a nivel lgico $, a cada flanco activo en la entrada de relo", la salida del biestable cambia de estado. este modo de funcionamiento se le denomina modo de basculacin (toggle en ingl,s). E1emplo2 34*533

Biestable JK Maestro-Esclavo

Smbolos normalizados% 6iestable LI 9aestro=.sclavo a) activo por nivel alto y b) activo por nivel ba"o

0 6L !. .N/50 /5W4 !. L8S 65.S0 6L.S

Tabla de excitacin de Flip flop JK

@n / / ) )

@nA) E $ E $

+ E $ N N

8 N N $ E

Tabla de excitacin de Flip flop D

@n / / ) )

@nA) E $ E $

D E $ E $

Tabla de excitacin de Flip flop SR o RS

@n / / ) )

@nA) E $ E $

S E $ E N

R N E $ E

Tabla de excitacin de Flip flop T

@n / / ) )

@nA) E $ E $

T E $ $ E

!isear un contador de -bits que cuente los n#meros pares iniciando en E y reinicie con flip flop !.

0000

0010 0100 0110 1000

1110 1010 1100

T (n) E E E E $ $ $ $ E E $ $ E E $ $ E $ E $ E $ E $ E E E E E E E E E E E $ $ $ $ E

T(n < $) E $ $ E E $ $ E $ E $ E $ E $ E E E E E E E E E

!* E E E $ $ $ $ E

!' E $ $ E E $ $ E

!$ $ E $ E $ E $ E

!E E E E E E E E E

!* A TE T$ T' T* < TE T$ T' T* < TE T$ T' T* < TE T$ T' T*

!' A TE T$ T' T* < TE T$ T' T* < TE T$ T' T* < TE T$ T' T*

!$ A TE T$ T' T* < TE T$ T' T* < TE T$ T' T* < TE T$ T' T*

!E A E

!* A T* T$ TE < T* T' TE < T* T' T$ TE T$ TE T* T' T* T' T* T' T* T' $ $ $ $ T$ TE T$ TE T$ TE

!' A T' T$ TE < T' T$ TE T$ TE T* T' T* T' T* T' T* T' $ $ $ T$ TE T$ TE T$ TE $

!$ A T$ TE T$ TE T* T' T* T' T* T' $ $ $ T$ TE T$ TE T$ TE

T* T'

!E A E

!E

TE

!$

T$

!'

T'

!*

T*

/I

TE

/I

T$

/I

T'

/I

T*

OSCILADOR ASTA-LE .l circuito integrado === es de ba"o costo y de grandes prestaciones. 5nicialmente fue desarrollado por la firma Signetics. .n la actualidad es construido por muc&os otros fabricantes. .ntre sus aplicaciones principales cabe destacar las

de multivibrador estable (dos estados metaestables) y monoestable (un estado estable y otro metaestable), detector de impulsos, etc,tera.

CARACTERBSTICAS

.ste /ircuito 5ntegrado (/.5.) es para los e+perimentadores y aficionados, un dispositivo barato con el cual pueden &acer muc&os proyectos. .ste temporizador es tan verstil que se puede utilizar para modular una seal en mplitud 9odulada ( .9.) .st constituido por una combinacin de comparadores lineales, flip-flops (biestables digitales), transistor de descarga y e+citador de salida. Las tensiones de referencia de los comparadores se establecen en 'H* ? para el primer comparador /$ y en $H* ? para el segundo comparador /', por medio del divisor de tensin compuesto por * resistores iguales 7. .n el grfico se muestra el n#mero de pin con su correspondiente funcin. .n estos das se fabrica una versin /98S del KKK original, como el 9otorola 9/$-KK, que es muy popular. 3ero la versin original de los KKK sigue produci,ndose con me"oras y algunas variaciones a sus circuitos internos. .l KKK esta compuesto por '* transistores, ' diodos, y $F resistores encapsulados en silicio. Hay un circuito integrado que se compone de dos temporizadores en una misma unidad, el KKF, de $- pines y el poco conocido KKB que integra cuatro KKK y tiene $F pines. Hoy en da, si &a visto alg#n circuito comercial moderno, no se sorprenda si se encuentra un circuito integrado KKK traba"ando en ,l. .s muy popular para &acer oscicircuito. Descripcin de las terminales del TemporiCador ===

4ND (normalmente la $)% es el polo negativo de la alimentacin, generalmente tierra. Disparo (normalmente la ')% .s en esta patilla, donde se establece el inicio del tiempo de retardo, si el KKK es configurado como monostable. .ste proceso de disparo ocurre cuando este pin va por deba"o del nivel de $H* del volta"e de alimentacin. .ste pulso debe ser de corta duracin, pues si se mantiene ba"o por muc&o tiempo la salida se quedar en alto &asta que la entrada de disparo pase a alto otra vez.

Salida (normalmente la *)%

qu veremos el resultado de la operacin del

temporizador, ya sea que est, conectado como monostable, astable u otro. /uando la salida es alta, el volta"e ser el volta"e de alimentacin (?cc) menos $.G ?oltios. .sta salida se puede obligar a estar en casi E voltios con la ayuda de la patilla de reset (normalmente la -).

Reset (normalmente la -)% Si se pone a un nivel por deba"o de E.G ?oltios, pone la patilla de salida a nivel ba"o. Si por alg#n motivo esta patilla no se utiliza &ay que conectarla a ?cc para evitar que el KKK se 1resetee1.

Control de olta(e (normalmente la K)% /uando el temporizador se utiliza en el modo de controlador de volta"e, el volta"e en esta patilla puede variar casi desde ?cc (en la prctica como ?cc =$ voltio) &asta casi E ? (apro+. ' ?oltios). s es posible modificar los tiempos en que la salida est en alto o en ba"o independiente del diseo (establecido por los resistores y condensadores conectados e+ternamente al KKK). .l volta"e aplicado a la patilla de control de volta"e puede variar entre un -K y un JE X de ?cc en la configuracin monostable. /uando se utiliza la configuracin astable, el volta"e puede variar desde $.G voltios &asta ?cc. 9odificando el volta"e en esta patilla en la configuracin astable causar la frecuencia original del astable sea modulada en frecuencia (29). Si esta patilla no se utiliza, se recomienda ponerle un condensador de E.E$Y2 para evitar las interferencias.

'm&ral (normalmente la F)% .s una entrada a un comparador interno que tiene el KKK y se utiliza para poner la salida a nivel ba"o.

Descarga (normalmente la G)% @tilizado para descargar con efectividad el condensador e+terno utilizado por el temporizador para su funcionamiento.

3A (normalmente la B)% 0ambi,n llamado ?cc, alimentacin, es el pin donde se conecta el volta"e de alimentacin que va de -.K voltios &asta $B voltios (m+imo). Hay versiones militares de este integrado que llegan &asta $B ?oltios

Você também pode gostar