Você está na página 1de 5

BIESTABLES

Los BIESTABLES nos son necesarios para la sntesis de los circuitos secuenciales, que son aquellos cuya salida depende de la entrada actual y de las entradas en momentos anteriores. Los biestables sern los encargados de almacenar ( MEMORIA ) el estado interno del sistema. Pero aqu nos aparece un concepto nuevo llamado estado interno que para poder entenderlo intuitivamente vamos a poner un ejemplo fuera de la electrnica. Si consideramos el sistema BOLIGRAFO podemos definir:

el conjunto de entradas: PULSAR Y NO PULSAR el conjunto de salidas : SALE PUNTA, ENTRA PUNTA y NO SE MUEVE PUNTA. el conjunto de ESTADOS INTERNOS : PUNTA DENTRO y PUNTA FUERA.

Como puedo observar los estados internos de un sistema me definen todas las situaciones diferenciadas por las que puede pasar o a las que puede evolucionar mi sistema. Los biestables son circuitos binarios ( con dos estados ) en los que ambos estados son estables de forma que hace falta una seal externa de excitacin para hacerlos cambiar de estado. Esta funcin de excitacin define al tipo de biestable ( D,T, RS o JK ). En la electrnica combinacional no exista el tiempo, sin embargo en la electrnica secuencial es esencial, la posicin relativa en la que ocurren los sucesos ( eventos ). Con la introduccin anterior podemos definir formalmente un biestable como un circuito secuencial con dos estados estables, es decir tiene memoria y una con una salida que puede permanecer indefinidamente en uno de los dos estados posibles. Al ser secuencial las salidas dependen de las entradas y del estado anterior. Un biestable almacena la informacin de 1 bit. Mediante biestables que son la base de los circuitos secuenciales en combinacin con una adecuada lgica combinacional podremos construir : contadores, registros de desplazamiento, temporizadores, memorias y en general cualquier autmata.

2. Biestables RS con puertas NAND y NOR. El estado del circuito biestable ser el contenido de la memoria. La memoria se consigue mediante la realimentacin, o sea introduciendo la salida otra vez a la entrada. Si Q n es el estado actual o presente y Qn+1 el estado futuro entonces se consigue el estado de memoria :

fig 1 : Configuracin bsica de estado de memoria Esta situacin de estado de memoria viene dada por la expresin :

Para poder modificar este estado de memoria debo aadir entradas y as cambiar el estado. Si llamamos a estas entradas R ( reset ) y S ( set ) obtenemos el biestable RS. Los biestables RS se pueden implementar con puertas NOR y NAND. A este tipo de biestables que son activos por nivel se les denomina LATCH.

figura 2 . Latch RS mediante NAND y mediante NOR La tabla de verdad o funcionamiento del Latch RS es la siguiente :

Vamos a analizar una situacin en el Latch RS con puertas NOR ( p.e. ) para entender la tabla de verdad anterior:

Consideramos la situacin de partida (estado presente ) y vamos a introducir R=S=0 ( la situacin de partida est en azul ). Como se puede observar se mantiene el estado 0 como caba esperar, estado de memoria. , luego se encuentra en

Consideramos ahora la situacin de partida (estado presente ) y vamos a introducir R=0 y S=1( la situacin de partida est en azul ). Como se puede observar el estado futuro cambia a 1 como caba esperar segn la tabla, que se estabiliza la realimentacin de las salidas. , una vez

La ? que aparece en la tabla de verdad corresponde a una situacin NO PERMITIDA en la que se genera un conflicto de indeterminacin que se solucionar con el biestable JK haciendo que cuando las entradas estn en alta el circuito cambie de estado.

Si analizo la solucin del Latch RS con puertas NAND llegar a la conclusin que se diferencia del anteriormente analizado porque es activo sus entradas a nivel bajo ( ceros lgicos ).

3. BIESTABLES SNCRONOS. La necesidad de establecer los instantes de tiempo en un circuito secuencial basado en biestable nos lleva a la introduccin de seales de reloj que nos marcan esos instantes. En cuanto al comportamiento respecto a los instantes de tiempo los circuitos se dividen en :

Circuitos asncronos : cada variacin en las entradas afecta al estado del circuito ( es igual a definir un nuevo instante de tiempo ) Circuitos sncronos : Una seal de reloj establece los instantes en los que se modifica el estado del circuito.

Você também pode gostar