Você está na página 1de 16

UNIVERSIDAD AUTONOMA DE SINALOA FACULTAD DE INGENIERIA IPI

PRACTICA DE ELECTRONICA DIGITAL Multiplexor y flip-flop TRABAJO: REPORTE DE PRCTICA 10 PROFESOR: Juan Manuel Meja Camacho ALUMNOS: Ezequiel Eduardo Payan guila
Joaqun Alonso Carrasco Sauceda

OBJETIVO DE LA PRCTICA
El alumno manejar diseo de circuitos combinacionales con la ayuda de multiplexores. Tambin comprobara el mtodo para el diseo de contadores flip-flop por medio de un circuito armado

FUNDAMENTOS
Un multiplexor es un dispositivo que permite dirigir la informacin digital procedente de diversas fuentes de una nica lnea para ser transmitida a travs de dicha lnea a un destino comn. El multiplexor bsico posee varias lneas de entrada de datos y una nica linea de salida. Tambin posee entradas de seleccin de datos, que permiten conmutar los datos digitales provenientes de cualquier entrada hacia la lnea de salida. A los multiplexores tambin se les conoce como selectores de datos. El smbolo lgico de un multiplexor de cuatro entradas se muestra en la siguiente imagen. Obsrvese que dispone de dos lneas de seleccin de datos, dado que con dos bits se puede seleccionar cualquiera de las cuatro lneas de entrada de daos. Esto quiere decir que para n nmero de selectores de datos el multiplexor debe contar con 2n nmero de entradas de datos.

Por ejemplo, si aplicamos un 0 binario a las lneas de seleccin de datos, los datos de la entrada D0 aparecern en la lnea de datos de salida. Si aplicamos un 1 binario, los datos de la entrada D1 aparecern en la salida de datos.

En esta prctica se utilizar el 74HC151N, un multiplexor que cuenta con ocho entradas de datos (D0-D8) y por tanto, tres lneas de entrada de seleccin de datos (S0,S1 y S2). Se necesitan tres bits para la seleccionar cualquiera de las ocho entradas de datos (23=8). Un nivel BAJO en la entrada de habilitacin permite que los datos de entrada seleccionados pasen a la salida. A continuacin una imagen del smbolo lgico del multiplexor y su diagrama de pines respectivamente.

Los flip-flops son dispositivos sncronos de dos estados, tambin conocidos como multivibradores inestables. Los flip-flops que se utilizarn son disparados por flanco. Un flip-flop disparado por flanco cambia de estado con el flanco positivo (flanco de subida) o con el flanco negativo (flanco de bajada) del impulso de reloj y es sensible a sus entradas slo en esta transicin del reloj. Existen flip-flops de tipo S-R, D y J-K siendo este ltimo el utilizado en la prctica. La caracterstica esencial de los flip-flops J-K es que no tienen ningn estado no vlido en sus entradas.

Smbolo lgico y tabla de verdad:

DESARROLLO DE LA PRCTICA.
Parte 1. Implementar la funcin lgica especificada en la siguiente tabla utilizando un multiplexor selector de 8 entradas (74HC151). TABLA DE VERDAD.

Conexin del multiplexor para obtener el circuito armado.

Esquemtico del circuito.

U1 A
4 3 2 1 15 14 13 12 D0 D1 D2 D3 D4 D5 D6 D7 A B C ~G Y ~W 5 6

Key = A

11 10 9

Key = B

74151N V1 5V Key = C

Bueno en esta prctica numero 10 empezamos probando lo que es el multiplexor de 8 entradas, arriba se muestra el diagrama del circuito que armamos enseguida le mostraremos una imagen del circuito como se ve ya armado.

Ahora que ya tenemos el circuito armado procedemos en la comprobacin de la tabla de verdad del multiplexor la primera comprobacin es mandar a las tres entradas un 0 lo cual significa que las conectaremos a tierra, obteniendo en la salida un cero por eso el led no enciende, los tres led que estn aparte indicaran cuando se enciendan que a qu entrada le est entrando un 1.

El led verde es A0, el led amarillo es A1 y el verde es A2.

(A0=1)(A1=0)(A2=0) (Y salida=1) En esta comprobacin tenemos a A0 que es igual a 1 por lo que ira conectada a corriente y las dems entradas que son A1 y A2 que son ceros irn a tierra teniendo como resultado en la salida Y un 1 por lo que el led si encendi.

(A0=0)(A1=1)(A2=0)(Ysalida=0)

(A0=1)(A1=1)(A2=0)(Y salida=1)

(A0=0)(A1=0)(A2=1)(Y salida=0)

(A0=1)(A1=0)(A2=1)(Y salida=1)

(A0=0)(A1=1)(A2=1)(Y salida=1)

(A0=1)(A1=1)(A2=1)(Y salida=0)

2. Implementar el siguiente contador de 3 bits mediante flip-flops J-K Circuito utilizado

El circuito nos qued de la siguiente manera:

Ya armado el circuito procedemos a conectarle el mydaq para poder meter la frecuencia de 10 y conectarle la fuente para meterle el voltaje necesario.

Cuando en la salida de QB y QC hay un bajo y en QA hay un alto encender el led lo que significa que hay un 1 binario. (001)

Ahora QA y QC estn en un bajo y QB en un alto por lo que obtendremos un 2 binario (010)

En esta imagen el contador flip flop nos da el 3 binario (011)

En esta imagen el contador flip flop nos da el 4 binario (100)

En esta imagen el contador flip flop nos da el 5 binario(101)

En esta imagen el contador flip flop nos da el 6 binario (110)

En esta imagen el contador flip flop nos da el 7 binario (111)

Conclusin. Con el desarrollo de estas prcticas donde utilizamos el multiplexor y los flipflops pudimos apreciar el funcionamiento de ambos por lado del multiplexor pudimos apreciar de manera fsica que este nos dara un 1 en la salida tengamos los nmeros binarios 1,3,5,6 y un cero cuando tengamos 0,2,4 y 7. En los flip-flop apreciamos como funcionaban como contadores al momento en el que el mydaq les mandaba la frecuencia que nosotros le metamos, nos dimos cuenta que al variar la frecuencia en el clock los nmeros binarios se cambiaban mas rpidamente o de forma mas lenta, utilizamos 3 flip flops, osea que seria un sumador de 3 bits, contaria hasta el #7.

Você também pode gostar