Você está na página 1de 2

Electrnica Digital

1 curso de Ingeniero Tcnico Industrial. Esp. Electrnica Industrial

Convocatoria de Septiembre (07-09-2009)

1 (2 puntos).- Para la transferencia de informacin decimal entre dos sistemas se utiliza un cdigo como el representado en la siguiente tabla:

Palabra 0 1 2 3 4 5 6 7 8 9

M4 0 0 0 0 0 1 1 1 1 1

M3 0 0 0 0 1 0 1 1 1 1

M2 0 0 1 1 0 1 0 0 1 1

M1 0 1 0 1 0 1 0 1 0 1

C3 0 1 0 1 1 0 0 1 0 1

C2 0 0 1 1 1 0 0 0 1 1

C1 0 1 1 0 0 1 1 0 0 1

a) Indicar razonadamente si se trata de un cdigo corrector de errores, detector de errores o normal. (1 punto) b) En caso de tratarse de un cdigo corrector de errores en un solo bit, los bits denotados como Mx sern los bits de mensaje y los denotados como Cx sern los de chequeo, obtenindose los valores de cada uno de estos ltimos mediante una deteccin de paridad impar sobre tres de los bits de mensaje. Determinar la expresin correspondiente a cada bit de chequeo. (0.4 puntos) Chequear las siguientes palabras, indicando razonadamente si pertenecen o no al cdigo, y en los casos negativos corregir los errores que contengan. (0.6 puntos)
0011101 0110010 1011001 1101101 0010111 1101001

2 (5.5 puntos).- Dado el circuito de la figura:


C

D B

E A

c) Realizar un anlisis estacionario del mismo, representando las expresiones de las funciones y la tabla de verdad con el siguiente orden en las variables: CBA. (1 punto) d) Realizar un anlisis transitorio del mismo, indicando todos los posibles azares (tanto estticos como dinmicos), determinando el camino crtico (para el que se indicarn cules son las combinaciones de entrada que lo siguen) y calculando la duracin mxima del rgimen transitorio. (1.5 puntos) Nota: Los retardos de las diferentes puertas son los siguientes: TNOT = 6 ns, TAND = 7 ns, TOR = 8 ns, TNAND = 9 ns y TNOR = 10 ns. e) Obtener la expresin mnima conjuntiva libre de azares de la funcin E, transformarla e implementarla usando nicamente puertas NOR. (0.75 puntos) f) Implementar el sistema completo mediante decodificadores y puertas NAND de cuatro entradas como mximo. (0.75 puntos) g) Implementar el sistema completo mediante una PAL. (0.75 puntos) h) Implementar la funcin D en tecnologa TTL. (0.75 puntos) 3 (2.5 puntos).- Un sistema recibe dos combinaciones de cuatro bits X3X2X1X0 e Y3Y2Y1Y0 expresadas en binario natural, con las que debe realizar diferentes operaciones en funcin de la paridad de X y del valor decimal de Y, segn la siguiente tabla: Paridad de X Par Par Impar Impar Valor decimal de Y <7 7 <7 7 Operacin a realizar X mas Y

XiY
X mas 1

Y menos X menos 1

Disear el circuito correspondiente usando una ALU con acarreos de entrada y de salida (cuya tabla de operaciones se muestra a continuacin), as como los dispositivos de pequea y mediana escala de integracin adicionales que sean necesarios.
M2 M1 M0 0 0 0 0 1 1 1 1 0 0 1 1 0 0 1 1 0 1 0 1 0 1 0 1 Operacin A menos B A mas B A

A mas B AiB
A+B

AB

i) Representar el diagrama de bloques del sistema. (1 punto) j) Obtener el diagrama lgico del mismo. (1.5 puntos)

Você também pode gostar