Você está na página 1de 7

CENTRO DE ENSEANZA TCNICA INDUSTRIAL

Tecnlogo en Electrnica y Comunicaciones



Electrnica IV




Practica N 3
Naysha Elizabeth Chire Llontop
9300119
PROFESOR: Carlos Carrillo Magaa
27/Marzo/2012
Objetivo
Comprobar el funcionamiento del contador 74LS193
Resumen

La Figura, muestra el smbolo lgico y la descripcin de entrada y salida del contador
74193.
Este contador puede describirse como un contador ascendente/ descendente
preiniciable MOD-16 con conteo sncrono, preiniciacin asncrona y reiniciacin maestra
asncrona. Observemos la funcin de cada entrada y salida:
ENTRADAS DE RELOJ CP
U y CPD
El contador responder a las TPP(Transicin de Pendiente Positiva) en una de las dos
entradas de reloj.
CPU es la entrada de reloj de conteo ascendente. Cuando se apliquen los pulsos a esta
entrada, el contador se incrementar (contar hacia arriba)en cada TPP hasta llegar a un
conteo mximo de 1111; entonces se recicla a 0000 y vuelve a comenzar.
CPD es la entrada de reloj de conteo descendente. Cuando se apliquen los pulsos a esta
entrada, el contador decrementar (contar hacia abajo) en cada TPP hasta llegar a un
conteo mnimo de 0000; entonces se recicla a 1111 y vuelve a comenzar. De este modo se
usar una entrada de reloj para contar en tanto la otra est inactiva (se conserva en
ALTO).
REINICIACIN MAESTRA (MR). Esta es una entrada asncrona activa en ALTO que reinicia al
contador en el estado 0000.
MR es un reiniciador de cd (corriente directa), de manera que tendr al contador en 0000
en tanto que MR=1. Tambin elimina todas las otras entradas.
ENTRADAS PREINICIABLES
. Los multivibradores (flip-flop) del contador pueden preiniciarse en los niveles lgicos
presentes en las entradas de datos paralelas P0-P3 pulsando momentneamente la
entrada de carga paralela de ALTO a BAJO. Esta es una preiniciacin asncrona que
elimina la operacin de conteo. No obstante, no tendr efecto si la entrada MR se
encuentra en su estado activo en ALTO.
SALIDAS DEL CONTEO
. El conteo regular siempre esta presente en las salidas Q0-Q3 de los MVB (MultiViBrador),
donde Q3 es el LSB (bit menos significativo) y Q0 el MSB (bit ms significativo)
SALIDAS FINALES DEL CONTEO
. Estas salidas se utilizan cuando dos o ms unidades del 74LS193 se conectan como
contador con etapas mltiples para producir un nmero MOD mayor. En el modo de
conteo ascendente, la salida del contador de orden inferior se conecta a la entrada CPU
del siguiente contador de orden superior. En el modo de conteo descendente, la salida
del contador de orden inferior se conecta a la entrada CPD del siguiente contador de
orden superior. Es el conteo ascendente final (tambin llamado acarreo). Se genera en el
74193 utilizando la lgica que se muestra en la Figura 8-2 (a). Evidentemente ser BAJO
slo cuando el contador se encuentre en el estado 1111 y CPU sea BAJO. As,
permanecer en ALTO cuando el contador cuente hacia arriba de 0000 a 0001. En la
siguiente TPP de CPU, el conteo pasa a 1111, pero no pasa a BAJO sino hasta que CPU
retorna a BAJO. La siguiente TPP en CPU recicla el contador a 0000 y tambin ocasiona
que retorne a ALTO. Esta TPP en ocurre cuando el contador se recicla de 1111 a 0000 y se
puede utilizar para cronometrar un segundo contador ascendente 74193 a su siguiente
conteo superior.es la salida del conteo descendente final (tambin llamado prstamo). Se
genera como se muestra en la Figura 8-2 (b). Normalmente es ALTO y no pasa a BAJO sino
hasta que el contador haya contado hacia a abajo hasta el estado 0000 y CPD sea
BAJO. Cuando la siguiente TPP en CPD recicla el contador a 1111, ocasiona que retorne a
ALTO. Esta TPP en TCD se puede usar para cronometrar un segundo contador
descendente 74193 en su siguiente conteo inferior.

DIRECCIN DEL CONTEO (+ o -)
.Las entradas CPU y CPD se muestran como dos etiquetas distintas porque tienen efectos
internos diferentes. Primero se considerar la etiqueta superior. Esta etiqueta para la
entrada CPU es 2+. El signo (+) indica que una TPP en esta entrada incrementar en uno el
conteo; en otras palabras, causar que el contador cuente de manera ascendente. Del
mismo modo, la etiqueta superior para la entrada CPD tiene un signo menos (-)para
sealar que esta entrada disminuye en 1 el valor del conteo; en otras palabras; causa que
el conteo sea descendente
Bibliografa
es.scribd.com/doc/7514882/Contador-Binario-de-4-y-8bits
Desarrollo Terico
1. Revisar el datasheet del integrado 74LS193



2. Disear un contador binario que valla de 0 a 5 de forma ascendente.

3. Disear un contador que cambie de 0 a 13

4. Disear un contador que se mantenga estable en cierto nmero, activar si quiero
que cambie o no mediante un botn pulsador.

Desarrollo Prctico
1. Regular la fuente de voltaje a 5v para polarizar el integrado
2. Ajustar el generador a una seal TTL con una frecuencia de 1Hz
3. Armar los circuitos vistos en el desarrollo terico
4. Comprobar si funciona los circuitos
Material
4 Leds
2 Resistencias de 4.7k
4 Resistencias de 330
Contador 74LS193
Minidip swicth
Cable para Protoboard
Protoboard
Equipo
Fuente de voltaje
Generador
BNC
CCB
Conclusiones
En esta prctica aprendimos el funcionamiento del contador 74LS193. Este tiene dos
diferentes seales asncronas, es decir que no depende de una seal de reloj (CLK), las
cuales son Master Reset (MR) y Preset (Pl). El funcionamiento del primero es que cuando
esta seal est activada, en high, a la salida tendremos un cero, sin importar las dems
seales. Si la segunda seal se activa, sin importar en el nmero que vaya el conteo, se
sobrepondr la combinacin que hayamos puesto en las entradas de P y seguir
contando a partir de ese nmero
Este integrado tiene la capacidad de mantener el nmero que queramos. Por otro lado
tiene la ventaja de que puede contar de forma descendente o ascendente,
dependiendo de su configuracin.