Escolar Documentos
Profissional Documentos
Cultura Documentos
E.S.I.M.E.
Escuela Superior De Ingeniera Mecnica y Elctrica
Ingeniera En Comunicaciones y Electrnica
Alumno: Vega Hernndez Ivn
Practica 1
Boleta: 2011300351
Fecha de Entrega: 11/02/14
5CM6
Practica 1
Experimento 1: Generacin de una seal digital y compuerta NOT.
Solucin
Medir con el multimetro los voltajes V1, V2, V3, Vcc y llenar la tabla.
Posicin
Dipswitch
V1 V2 V2 Vcc
Abierto 5.15 0.15 3.36 5.16
Cerrado 0 3.36 0.14 5.16
De acuerdo con los niveles lgicos de la familia de circuitos TTL, llenar la siguiente
tabla de verdad.
Posicin Dipswitch V1 V2 V3
Abierto 1 0 1
Cerrado 0 1 0
Una vez armado el circuito se tomaron las mediciones solicitadas en los puntos
donde se indico en el diagrama esquemtico, los resultados obtenidos se
registraron en la Tabla 1, una vez obtenidos esos datos se compararon con los
niveles lgicos del circuito integrado, consultando la hoja de datos del fabricante
una vez hecho esto se lleno la Tabla 2 interpretando los voltajes obtenidos en
trminos de bits, estos voltajes correspondientes se pueden ver en la figura 1.
Tabla 1: Resultados obtenidos en los puntos donde se solicito dichas mediciones.
Tabla 2: Interpretacin de resultados en trminos de Bits (ceros y unos), tomando los
valores obtenidos en la tabla1 y comparndolos de acuerdo con la hoja de datos del fabricante.
Figura 1: Niveles lgicos TTL.
Practica 1
En la figura 1 los parmetros descritos de cada voltaje son los siguientes:
Parmetros caractersticos
V
OHmin
: Es la tensin de salida mnima que se garantiza en nivel alto.
V
IHmin
: Mnima tensin de entrada que se garantiza ser reconocida como nivel
alto.
V
OLmax
: Es la tensin de salida mxima que se garantiza en nivel bajo.
V
ILmax
: Mxima tensin de entrada que se garantiza ser reconocida como nivel
bajo.
Diagrama esquemtico
Figura 2: Diagrama esquemtico del experimento 1.
Practica 1
Resultados experimentales
Al armar el circuito se generaron dos combinaciones 0 y 1 (cerrado y abierto)
para verificar los valores correspondientes registrados en la tabla 1, en la figura 1
se muestra el interruptor en la posicin 0, y se interpretaron los niveles lgicos en
la tabla 2.
.
Figura 3: Circuito en posicin acerrado y medicin en V1.
Practica 1
Experimento 2: Comprobar la tabla de verdad.
Solucin
Generar las combinaciones con A y B y llenar la tabla.
A B
0 0 0 0 0 1 1 1
0 1 0 1 1 1 0 0
1 0 0 1 1 1 0 0
1 1 1 1 0 0 0 1
En este caso se armo el circuito del diagrama esquemtico que se muestra en la
figura X, dicho diagrama contiene las compuertas: Y (AND), O (OR
Inclusiva),XOR (OR Exclusiva), NO (NOT), NO-Y (NAND), NO-O (NOR) y
NO-O (XNOR), las cuales generan su propia tabal de verdad y estas se
compararon con los resultados tericos, de tal forma que los resultados obtenidos
en la tabla 3, son correctos.
Diagrama esquemtico
Tabla 3: Resultados obtenidos de las compuertas lgicas, para la
comprobacin de las tablas de verdad de cada compuerta.
Figura 4: diagrama esquemtico del experimento 2.
Practica 1
Resultados experimentales
Cuando el circuito de la figura 4 se armo, se obtuvieron los valores
correspondientes a cada compuerta lgica dichos valores se registraron en la tabla
3 y se muestra un ejemplo de la combinacin 00 en la figura 5, el orden de la
figura son; , ,