Você está na página 1de 10

NDICE

Introduccin2
Convertidor ADC3-8
Flash
Rampa
Doble rampa
Aproximaciones sucesivas
Convertidor DAC9
Escalera
R-2R
Referencia..11















Introduccin
En este tema veremos los convertidores ADC y DAC cuyas operaciones mas
importantes estn relacionadas con el proceso de entrada-salida el cual cosiste en
la conversin de seales ya sea de seales analgicas a seales digitales (ADC) o
de seales digitales a seales analgicas (DAC).




















CONVERTIDORES ADC(A/D)
Los convertidores A/D son dispositivo electrnico capaz de convertir una entrada
analgica de voltaje en un valor binario, Se utiliza en equipos electrnicos como
ordenadores, grabadores de sonido y de vdeo, y equipos de telecomunicaciones.
La seal analgica, que vara de forma continua en el tiempo, se conecta a la
entrada del dispositivo y se somete a un muestreo a una velocidad fija,
obtenindose as una seal digital a la salida del mismo.

Generalmente, un conversor analgico-digital es un dispositivo electrnico que
convierte una entrada analgica de voltaje a un nmero digital. La salida digital
puede usar diferentes esquemas de codificacin, como binario, o complemento de
dos binario. De todas maneras, algunos dispositivos no elctricos o parcialmente
elctricos pueden ser considerados como conversores analgico-digital.

La resolucin de un conversor indica el nmero de valores discretos que este
puede producir sobre un rango de valores de voltaje. Generalmente es expresado
en bits. Por ejemplo, un conversor que codifica una entrada analgica de 1 a 256
valores discretos (0..255) tiene una resolucin de 8 bits: o sea, 2 elevado a 8.

La resolucin puede tambin ser definida elctricamente y expresarse en volts. La
resolucin de voltaje de un conversor es equivalente a su rango total de medida de
voltaje dividido el nmero de valores discretos.









Conversin Analgica-digital
La conversin Analgico-digital consiste en la transformacin de seales
analgicas a seales digitales, el objetivo de esta conversin es permitir el
procesamiento de las seales por dispositivos digitales, como puede ser un
procesador o un microcontrolador. La ventaja de tratar seales digitales, es que
estas son ms inmunes a ruidos y otras interferencias que s afectan a las seales
analgicas.
En la conversin analgica-digital intervienen cuatro procesos:
1.-Muestreo: consiste en la toma peridica de muestras de la seal analgica.
2.-Retencin: la retencin es el tiempo en el que se retiene la seal para que se
realice la cuantificacin de la misma.
3.-Cuantificacin: proceso en el que se mide la seal de entrada de cada una de
las muestras y se asigna un margen de valor de la seal analizada a un nico nivel
de salida.
4.- Codificacin: proceso en el que se transforma los valores obtenidos en la
cuantificacin en binarios.
Se puede decir que la seal pasa a ser digital a partir del proceso de cuantificacin
y codificacin.
Los parmetros caractersticos que definen los conversores A/D son los
siguientes: Resolucin: La resolucin de un convertidor se define como el nmero
de distintos valores digitales que se corresponden con los distintos valores
analgicos de entrada.
Fondo de escala: corresponde con el mnimo valor de tensin de entrada
analgica que puede medir el conversor.
Tiempo de conversin: es el tiempo que tarda el conversor en realizar la
conversin. Rango de entrada: es el rango de tensin analgica de entrada que
tolera el conversor.
Error de conversin: es el error que se induce en la medida. Al realizar la
conversin, ste error determina la precisin del conversor.


Convertidor ADC tipo Flash
Un ADC Flash (tambin conocido como conversin directa ADC) es un tipo de -
digital convertidor de analgico que utiliza una escala lineal de tensin con
un comparador en cada "peldao" de la escala para comparar el voltaje de entrada
a los voltajes de referencia sucesivos. A menudo estas escalas de referencia se
construyen de muchas resistencias, sin embargo las implementaciones modernas
muestran que la divisin de tensin capacitiva tambin es posible. La salida de
estos comparadores en general se alimenta en un codificador digital que convierte
las entradas en un valor binario (los resultados recogidos de los comparadores se
puede considerar como un unario valor).
Estructura interna (Caractersticas)
Es el ADC ms rpido.
Se supone que las 4 resistencias son de
igual valor. V
ref
es constante.

V
e
es la seal analgica de entrada. N es
la salida digital de 2 bits. Los Valores
posibles son 00 01 10 y 11

El codificador de prioridad enva a la
salida n el nmero del comparador ms
alto en la figura con salida 0.

Si las salidas de todos los comparadores estn a 1, n = 0.
Con 8 bits, se requieren 255 comparadores, 256 resistencias y un codificador con
256 entradas.
El consumo sera muy elevado. An as, se fabrican para 4 y 6 bits.




Esquema interno de un ADC tipo flash
Convertidor ADC tipo rampa

Tambin conocido como el tipo escalera-rampa, o simplemente contrarrestar el
convertidor A / D, esto es bastante fcil de entender, pero por desgracia sufre de
varias limitaciones.
La idea bsica consiste en conectar la salida de un contador binario de
funcionamiento libre a la entrada de un DAC, a continuacin, comparar la salida
analgica del DAC con la seal de entrada analgica a digitalizar y utilizar la salida
del comparador de decirle al mostrador cuando parar contar y restablecimiento. El
siguiente esquema (Fig. 1) muestra la idea bsica:










A medida que el contador cuenta hacia arriba con cada pulso de reloj, el DAC
genera un valor un poco ms alto (ms positiva) de tensin. Este voltaje se
compara con la tensin de entrada por el comparador. Si la tensin de entrada es
mayor que la salida del DAC, la salida del comparador ser alta y el contador
continuar contando normalmente. Eventualmente, sin embargo, la salida DAC
exceder la tensin de entrada, provocando la salida del comparador de ir
bajo. Esto har que ocurran dos cosas: en primer lugar, el alto a bajo transicin de
la salida del comparador har que el registro de desplazamiento de "cargar" lo que
cuenta binaria se est emitiendo por el contador, actualizando as la salida del
circuito de la ADC, en segundo lugar, la contador recibir una seal baja en la
entrada activa-baja carga, haciendo que se restablece a 00000000 en el
Fig. 1 Esquema de ADC tipo rampa

Estructura interna (Caractersticas)

V
e
= entrada analgica

V
r
= tensin de referencia

V
i
= salida del integrador

V
c
= salida del comparador

T= perodo del oscilador

f = frecuencia del oscilador

Inicialmente C est descargado por el interruptor, y Vi est a cero. Al abrirlo, Vi
crece con el tiempo segn la expresin:

Cuando Vi alcanza a Ve, Vc para el contador y n indica:

Inconvenientes: error debido a variaciones de R1 y C.










Esquema interno de un ADC tipo rampa

Convertidor de doble rampa

Este convertidor sacrifica velocidad por estabilidad. Con este se elimina el efecto
de corrimiento de los voltajes de la rampa a lo largo del tiempo. La seal de
entrada se conecta a un integrador.
Cuando un voltaje positivo se aplica como seal a convertir, el integrador crece en
sentido negativo. El voltaje negativo del integrador hace que el comparador
coloque en su salida un nivel alto. De esta manera, se activa la compuerta AND y,
por consiguiente, la seal de reloj o clock llega al contador.


La rampa negativa generada por el integrador tiene un tiempo fijo. Despus de
este tiempo, el circuito de control coloca en ceros al contador y, tambin sita en
la entrada del integrador una referencia de voltaje negativo.
El integrador producir una rampa de pendiente positiva. El contador inicia su
conteo hasta que la salida del integrador llegue al valor de cero. En este punto la
salida del comparador vale cero.
Fig.2 Convertidor ADC de doble rampa
El circuito de control detecta este flanco negativo y memoriza, en el latch de
salida, el valor del contador. Este nmero binario es el valor digitalizado de la
seal analgica de entrada.
En el circuito de la fig. 2 la ruta de integracin depende del valor de R
1
y C
1
, as
como tambin de la magnitud de la seal de entrada.
Cuando se aplica la referencia negativa en la entrada del integrador, el tiempo
requerido por el integrador para retornar a cero depende de la magnitud del voltaje
de entrada. Cualquier variacin en el circuito integrador generador de la rampa se
cancela automticamente en este retorno a cero.
La desventaja de este convertidor es el tiempo extra necesario para realizar la
doble rampa. Un convertidor de doble rampa necesita, por lo menos, 100 ms para
efectuar un ciclo completo de conversin.

















Estructura interna (Caractersticas)

Você também pode gostar