Você está na página 1de 141

VICTOR LEONARDO YOSHIMURA

SISTEMA ELETRNICO MONOFSICO PARA


ALIMENTAO DE UM GRUPO DE LMPADAS
FLUORESCENTES














FLORIANPOLIS
2002
UNIVERSIDADE FEDERAL DE SANTA CATARINA

PROGRAMA DE PS-GRADUAO
EM ENGENHARIA ELTRICA









SISTEMA ELETRNICO MONOFSICO PARA
ALIMENTAO DE UM GRUPO DE LMPADAS
FLUORESCENTES




Dissertao submetida
Universidade Federal de Santa Catarina
como parte dos requisitos para a
obteno do grau de Mestre em Engenharia Eltrica






VICTOR LEONARDO YOSHIMURA







Florianpolis, fevereiro de 2002.
iii
A Deus.
iv
A meus pais,
Carlos e Ligia.
v
A meus irmos,
Yvis e Kleverson.
vi
A meus tios,
Osmar e Teresa.
vii
A minhas primas,
Alessandra, Cludia e
Juliane, e aos pequenos
Caio e Vivian.
viii
A falha a chave do sucesso;
Cada erro nos ensina algo.

Morihei Ueshiba
ix
AGRADECIMENTOS

A Deus, por ter me dado sade e sabedoria nos momentos de deciso.
Ao povo brasileiro que, trabalhando e pagando seus impostos, sustenta o ensino
superior gratuito.
Agradeo ao prof. Ivo Barbi pela orientao segura, pelo interessante tema da
dissertao e por sua competncia e profissionalismo.
Aos membros da banca Arnaldo Jos Perin, Hari Bruno Mohr e Roger Gules por
terem dado valiosas contribuies para a verso final deste trabalho.
Aos professores do INEP, Alexandre Ferrari de Souza, Arnaldo Jos Perin, Denizar
Cruz Martins, nio Valmor Kassick, Hari Bruno Mohr, Ivo Barbi e Joo Carlos dos Santos
Fagundes, pelos ensinamentos transmitidos ao longo destes dois anos.
Patrcia e Dulcemar, secretrias do INEP, aos tcnicos, em especial ao Coelho e
Pacheco, e aos demais funcionrios do INEP, pelo auxlio prestado, mas, sobretudo pela
amizade.
Agradeo aos meus colegas de mestrado, Alessandro Luiz Batschauer, Anderson
Alves, Anis Czar Chehab Neto, Claudenei Simo, Clvis Antnio Petry, Deivis
Borgonovo, Denise Gerardi, Fabiana da Silveira Cavalcante, Jair Urbanetz Jr., Luiz
Cludio Souza dos Santos e Mauro Tavares Peraa, pela amizade, companheirismo, pelas
discusses tcnicas (e de futebol tambm!) e por terem me aturado por estes dois anos.
Aos colegas e amigos Robson Luiz Cardoso, Roger Gules, Eduardo Flix Ribeiro
Romaneli e Srgio Vidal Garcia Oliveira. Sem o auxlio destas pessoas, o trabalho teria
sido muito mais difcil. Meus sinceros agradecimentos.
Um agradecimento especial a meus tios, Osmar e Teresa, a minhas primas,
Alessandra, Cludia e Juliane e aos pequenos Caio e Vivian, que muito me ajudaram
durante a minha permanncia em Florianpolis, ainda que eu os visse to poucas vezes.
No poderia deixar de agradecer a meus pais, Carlos e Ligia, e a meus irmos, Yvis e
Kleverson, que me deram seu apoio, carinho e compreenso e por terem suportado a minha
ausncia.
- Gambatte kudasai!
- Hai, otohsan!
x
Resumo da dissertao de mestrado submetida UFSC como parte dos
requisitos para a obteno do grau de Mestre em Engenharia Eltrica.

SISTEMA ELETRNICO MONOFSICO PARA
ALIMENTAO DE UM GRUPO DE LMPADAS
FLUORESCENTES

Victor Leonardo Yoshimura

Fevereiro/2002

Orientador: Ivo Barbi, Dr. Ing.
rea de concentrao: Eletrnica de Potncia e Acionamento Eltrico.
Palavras-chave: Lmpadas fluorescentes, retificadores com alto fator de potncia,
inversores, comutao suave, filtros para lmpada.
Nmero de pginas: 120

RESUMO: Este trabalho apresenta um reator eletrnico para a alimentao de um
grupo de lmpadas fluorescentes. Foi feita uma reviso de estruturas j propostas
para a soluo deste problema, sendo escolhida, ento, uma arquitetura para o
sistema, a qual constituda por um retificador com alto fator de potncia e um
inversor. Seguindo, foi feito um estudo sobre a topologia a ser empregada para o
retificador, observando-se e comparando-se, por simulao, o desempenho entre
duas topologias (conversor boost e o PFC passivo), sendo escolhido este ltimo.
Em seguida, foi estudado o inversor e o filtro de sada, sendo este ltimo
fundamental para o dimensionamento do primeiro e para a obteno de diversas
caractersticas desejveis para o funcionamento da estrutura (comutao suave,
tenso senoidal sobre a lmpada, entre outras). Os filtros foram equacionados e
uma nova metodologia de projeto proposta. Por fim, foram construdos
prottipos de 3kW para a validao dos resultados de simulao. Ao fim do
trabalho, foi feita, tambm, uma comparao experimental entre as estruturas
retificadoras.
xi
Abstract of Dissertation presented to UFSC as a partial fulfillment of the
requirements for the degree of Master in Electrical Engineering.

ELECTRONIC SINGLE-PHASE SYSTEM FOR FEEDING A
GROUP OF FLUORESCENT LAMPS

Victor Leonardo Yoshimura

February/2002

Advisor: Ivo Barbi, Dr. Ing.
Area of concentration: Power Electronics and Electrical Drivers.
Keywords: Fluorescent lamps, high power factor rectifiers, inverters, soft
switching, filters for lamps.
Number of pages: 120

ABSTRACT: This work presents an electronic ballast for feeding a group of
fluorescent lamps. A revision of already-used structures for solving this problem
was done, choosing, then, the system architecture, which is constituted by a high
power factor rectifier and an inverter. Following, it was done a study on topologies
to be employed as rectifiers, observing and comparing, by simulation, the
performance of two topologies (boost converter and passive PFC), choosing the
first. Then, the inverter and the output filter were studied, and this last one is
fundamental for dimensioning the inverter and for obtaining several desirable
characteristics for the lamp operation (soft switching, sinusoidal voltage waveform
on the lamp, among others). The filters were mathematically modeled and a new
design procedure is proposed. Finally, 3kW prototypes were built for validation of
simulation results. At the end of the work, it was also done an experimental
comparison between the rectifiers.
xii
SUMRIO

SIMBOLOGIA _________________________________________________ xv
INTRODUO GERAL _________________________________________ 1

CAPTULO 1 Reviso de Sistemas de Iluminao e Arquitetura Proposta
1.1 Introduo ______________________________________________ 3
1.2 Sistemas para baixa potncia _______________________________ 4
1.2.1 Modelo dinmico da lmpada fluorescente ____________________ 5
1.3 Sistemas para alta potncia ________________________________ 5
1.3.1 Arquitetura proposta para o sistema de iluminao ______________ 6
1.4 Concluso ______________________________________________ 7

CAPTULO 2 Estudo Comparativo de Estruturas Retificadoras Aplicveis a
Sistemas de Iluminao Fluorescente
2.1 Introduo ______________________________________________ 9
2.2 Retificador em ponte e filtro capacitivo no barramento cc _________ 9
2.3 Correo passiva do fator de potncia (PFC passivo)____________ 15
2.4 Retificador com pr-regulador boost em conduo contnua para
correo ativa do fator de potncia ___________________________ 20
2.4.1 Dimensionamento dos componentes do circuito de potncia _______ 22
2.4.2 Circuito de ajuda comutao (snubber) _____________________ 24
2.4.3 O controle por valores mdios instantneos ____________________ 26
2.4.4 Projeto de um conversor boost para a correo do fator de potncia 27
2.5 Comparao entre os retificadores ___________________________ 32
2.6 Concluso ______________________________________________ 33

CAPTULO 3 Estudo do Estgio Inversor e do Filtro de Sada
3.1 Introduo ______________________________________________ 35
3.2 Filtros de sada __________________________________________ 36
3.2.1 Filtro LC srie ___________________________________________ 36
3.2.2 Filtro LC paralelo _________________________________________ 44
xiii
3.2.3 Filtro LCC ______________________________________________ 51
3.2.4 Comparao entre o desempenho dos filtros ___________________ 61
3.3 Inversores ______________________________________________ 63
3.3.1 Modulao e gerao de sinais de gate aplicados nos interruptores
e etapas de funcionamento _________________________________ 64
3.3.2 Anlise dos esforos de corrente no inversor em ponte completa,
aplicado em sistemas de iluminao _________________________ 66
3.3.3 Consideraes sobre a comutao __________________________ 67
3.3.4 Circuitos de proteo contra sobrecorrente ____________________ 69
3.4 Concluso ______________________________________________ 71

CAPTULO 4 Projeto, Simulao e Resultados Experimentais de um Sistema
para Iluminao Fluorescente de 3kW
4.1 Introduo ______________________________________________ 73
4.2 Especificaes de projeto __________________________________ 73
4.3 Projeto de um pr-regulador boost para a correo do fator de
potncia _______________________________________________ 74
4.3.1 Dimensionamento do estgio de potncia _____________________ 75
4.3.2 Componentes externos ao UC3854 __________________________ 77
4.3.3 Dimensionamento do snubber no-dissipativo _________________ 81
4.3.4 Clculo trmico __________________________________________ 83
4.3.5 Circuitos auxiliares _______________________________________ 85
4.3.6 Resultados obtidos por simulao ___________________________ 87
4.3.7 Resultados experimentais _________________________________ 89
4.4 Projeto de um inversor ponte completa _______________________ 92
4.4.1 Dimensionamento do estgio de potncia do inversor ____________ 93
4.4.2 Dimensionamento dos circuitos de comando ___________________ 96
4.4.3 Clculo trmico __________________________________________ 97
4.4.4 Resultados de simulao __________________________________ 98
4.4.5 Resultados experimentais __________________________________ 100
4.5 Projeto de um estgio PFC passivo de 1,2kW __________________ 102
4.5.1 Clculo dos componentes do filtro ___________________________ 102
xiv
4.5.2 Resultados de simulao __________________________________ 103
4.5.3 Especificao dos componentes ____________________________ 106
4.5.4 Resultados experimentais __________________________________ 109
4.6 Concluso ______________________________________________ 114

CONCLUSO GERAL __________________________________________ 115
REFERNCIAS BIBLIOGRFICAS ________________________________ 117

xv
SIMBOLOGIA

Smbolo Significado Unidade (SI)
Relao entre tenso de pico de entrada e tenso cc
no boost

mn Mnimo valor da relao entre tenso de pico de
entrada e tenso cc no boost


Relao entre freqncias (chaveamento e
ressonncia)

p
Relao entre freqncia de chaveamento e
freqncia de ressonncia paralela

s Relao entre freqncia de chaveamento e
freqncia de ressonncia srie

Profundidade de penetrao do efeito pelicular m
I
Lb
Ondulao mxima de corrente no indutor boost A
ILb% Ondulao percentual mxima de corrente no indutor
boost

T

Aumento de temperatura no indutor K
t
c
Tempo estimado de comutao s
T
core
Aumento de temperatura no ncleo K
Tcu Aumento de temperatura no cobre K
V
c
Variao de tenso sobre um interruptor durante a
comutao
V
V
cc%
Mxima variao percentual da tenso de sada do
PFC passivo

Vin% Ondulao percentual mxima de tenso na entrada
do conversor boost

V
mt
Ondulao mxima permitida de 2 harmnica na
malha de tenso
V
V
mt%
Ondulao mxima percentual permitida de 2
harmnica na malha de tenso

Vo% Ondulao percentual mxima de tenso na sada do
conversor boost

V
o%
Variao percentual mxima de tenso na sada
ngulo de deslocamento entre tenso e corrente na
entrada do filtro
rad
v Valor recalculado para o ngulo de deslocamento
entre tenso e corrente na entrada do filtro
rad
Resistncia por unidade de comprimento .m
-1
Termo de diferenciao entre o filtro LC srie o filtro
LCC

Freqncia angular de chaveamento rad/s
cmc
Freqncia angular de corte da malha de corrente rad/s

o
Freqncia angular de ressonncia rad/s

osb
Freqncia de ressonncia entre os elementos do
snubber
rad/s
xvi
Smbolo Significado Unidade (SI)

p
Freqncia angular de ressonncia paralela rad/s
pmc Freqncia angular do plo da malha de corrente rad/s
pmt
Freqncia angular do plo da malha de tenso rad/s

r
Freqncia angular de ressonncia entre os
elementos do snubber
rad/s

s
Freqncia angular de ressonncia srie rad/s
zmc Freqncia angular do zero da malha de corrente rad/s

zmt
Freqncia angular do zero da malha de tenso rad/s
a Fator de correo para o clculo de I
rrmx

a
1
Largura da perna central do ncleo de ferro do
indutor
m
A Freqncia angular de ressonncia do PFC passivo rad/s
A
e
rea da perna central do ncleo
A
w
rea da janela de um ncleo tipo E m
2
b Fator de correo para o clculo de V
csbmx

Bmx Mxima densidade de fluxo no ncleo de um indutor T
Bpk Fluxo de pico T
c
1
Comprimento do pacote de chapas de ferro do ncleo
do indutor
m
C
aa1
Capacitor srie do controlador do tipo avano-atraso F
Caa2 Capacitor paralelo do controlador do tipo avano-
atraso
F
Cas1,2 Capacitncia de anti-saturao para o estgio de
potncia do inversor
F
C
b
Capacitncia de sada do boost F
C
c
Capacitncia de auxlio comutao do inversor F
Cf Capacitor de sada do retificador F
Cff1 Capacitncia 1 da malha de feedforward F
C
ff2
Capacitncia 2 da malha de feedforward F
C
mc1
Capacitncia 1 da malha de corrente F
C
mc2
Capacitncia 2 da malha de corrente F
Cmt1 Capacitncia 1 da malha de tenso F
Cmt2 Capacitncia 2 da malha de tenso F
cos Fator de deslocamento
C
p
Capacitncia paralela dos filtros F
C
pi
Capacitncia do controlador do tipo proporcional-
integral
F
Cppfc Capacitncia do filtro de entrada do PFC passivo F
C
s
Capacitncia srie dos filtros F
C
sb
Capacitncia do snubber F
C
set
Capacitncia do oscilador do UC3854 F
C
ss
Capacitncia de soft-start F
Ct Capacitncia do oscilador do UC3525 F
Ctp Capacitncia de anti-saturao do transformador de
pulsos
F
D Razo cclica
xvii
Smbolo Significado Unidade (SI)
D(.t) Razo cclica em funo de .t
dcore Densidade do ncleo kg.m
-1
Dmx Razo cclica mxima
f Freqncia de chaveamento Hz
f
cdes
Freqncia de corte desejada Hz
fd Fator de deslocamento
fff Freqncia de corte da malha de feedforward Hz
fp Freqncia do plo do controlador Hz
fp Fator de potencia
f
r
Freqncia da rede Hz
f
v
Fator de tenso do PFC passivo
fz Freqncia do zero do controlador Hz
G Ganho do filtro para a fundamental
G
i
Funo de transferncia da planta da corrente de
entrada
dB
G
v
Funo transferncia da planta da tenso de sada dB
H Relao entre o ganho entre uma harmnica e o
ganho da fundamental

I
*
rrmx Corrente de pico reversa normalizada sobre o diodo
boost

I
2
Corrente eficaz no indutor srie A
I
cc
Corrente cc na carga A
Icef Corrente eficaz no capacitor A
Icom Corrente de pico durante a comutao A
I
curto
Corrente de curto no PFC passivo A
I
dmd
Corrente mdia em um diodo A
I
inpkmx
Corrente de pico mxima na entrada A
i
Lb
Corrente no indutor boost (em funo do tempo) A
ILbef Corrente eficaz no indutor boost A
ILsbef Corrente eficaz sobre o indutor do snubber A
I
mo
Corrente mxima de sada do multiplicador de
corrente do UC3854
A
I
p
Corrente de pico na sada da ponte A
Ipef Corrente eficaz no primrio A
Iptmd Corrente mdia de sada da ponte retificadora A
I
rrmx
Corrente de pico reversa sobre o diodo boost A
rrmx
I
Corrente de recuperao reversa normalizada

Isef Corrente eficaz no secundrio A
I
sef
Corrente eficaz em um interruptor A
I
smd
Corrente mdia em um interruptor A
j
Unidade imaginria ( ) 1 j
J
mx
Mxima densidade de corrente A/m
2
k Fator de enrolamento
k
f
Coeficiente de possibilidade de execuo do indutor
L Indutncia srie dos filtros H
xviii
Smbolo Significado Unidade (SI)
L
b
Indutncia boost H
lcore Comprimento mdio do caminho magntico m
lemd Comprimento mdio de uma espira m
l
g
Comprimento do entreferro m
l
gap
Comprimento do entreferro m
L
m
Indutncia magnetizante H
Lppfc Indutncia do filtro de entrada do PFC passivo H
Lsb Indutncia do snubber H
M
core
Massa do ncleo kg
M
cu
Massa do cobre kg
N Nmero de espiras
n Ordem harmnica
ncp1 Nmero de condutores paralelo no enrolamento
primrio

n
cp2
Nmero de condutores paralelo no enrolamento
secundrio

N
s
Nmero de espiras do secundrio
p Relao entre a potncia de um filtro e a potncia
total do inversor

P Potncia do inversor W
P
core
Perdas no ncleo W
p
core
Perdas por unidade de massa W.kg
-1
P
cu
Perdas no cobre W
Pdb Perdas no diodo boost W
Pi Potncia de um filtro W
P
IGBT
Perdas em um IGBT W
P
IGBT(d)
Perdas no diodo interno de um IGBT W
P
in
Potncia de entrada W
Po Potncia de sada W
Ppt Perdas na ponte retificadora W
P
rsh
Perdas no resistor shunt W
P
scom
Perdas por comutao em um interruptor W
P
scond
Perdas por conduo em um interruptor W
Psh Potncia dissipada no resistor shunt W
Q Fator de qualidade do filtro
q Relao de transformao do transformador do filtro
R Resistncia de carga dos filtros
R
aa
Resistor do controlador do tipo avano-atraso
Rcarga Resistncia de carga
R
core
Relutncia do ncleo A.Wb
-1

R
d
Resistncia de descarga do oscilador do UC3525
R
div1
Resistncia 1 do divisor resistivo do boost
Rdiv2 Resistncia 2 do divisor resistivo do boost
R
ds(on)
Resistncia em conduo do MOSFET
R
ds(on)100 C
Resistncia em conduo do MOSFET a 100C
R
eq
Resistncia equivalente na carga do inversor
xix
Smbolo Significado Unidade (SI)
R
ff1
Resistncia 1 da malha de feedforward
Rff2 Resistncia 2 da malha de feedforward
R
ff3
Resistncia 3 da malha de feedforward
R
gap
Relutncia do entreferro A.Wb
-1
R
inrush
Resistncia contra corrente de partida (inrush)
Rmc Resistncia da malha de corrente
R
mo
Resistor ligado entre o pino 5 do UC3854 e o resistor
shunt

R
mt
Resistncia da malha de tenso
R
pi1
Resistncia de entrada do controlador do tipo
proporcional-integral

Rpi2 Resistncia srie do controlador do tipo proporcional-
integral

R
pk1
Resistncia ligada entre o pino 2 do UC3854 e o
resistor shunt

Rpk2 Resistncia ligada entre os pinos 2 e 9 do UC3854
Rset Resistncia do oscilador do UC3854
R
sh
Resistncia shunt
R
t
Resistncia do oscilador do UC3525
Rth(jc)d Resistncia trmica entre juno e cpsula do diodo
interno do IGBT
K.W
-1
R
th(jc)IGBT
Resistncia trmica entre juno e cpsula do IGBT K.W
-1
R
thcd(db)
Resistncia trmica entre a cpsula do diodo boost
e o dissipador
K.W
-1
R
thcd(MOS)
Resistncia trmica entre a cpsula do MOSFET e o
dissipador
K.W
-1
Rthcd(pt) Resistncia trmica entre a cpsula da ponte
retificadora e o dissipador
K.W
-1
R
thcd(rsh)
Resistncia trmica entre a cpsula do resistor
shunt e o dissipador
K.W
-1
R
thcore
Resistncia trmica do ncleo K.W
-1
Rthcu Resistncia trmica do cobre K.W
-1
Rthda(1) Resistncia trmica entre dissipador e ambiente do
dissipador 1
K.W
-1

R
thda(2)
Resistncia trmica entre dissipador e ambiente do
dissipador 2
K.W
-1

Rthjc(db) Resistncia trmica entre juno e cpsula do diodo
boost
K.W
-1
R
thjc(MOS)
Resistncia trmica entre juno e cpsula do
MOSFET
K.W
-1
R
thjc(pt)
Resistncia trmica entre juno e cpsula da ponte
retificadora
K.W
-1
Rthjc(rsh) Resistncia trmica entre juno e cpsula do
resistor shunt
K.W
-1
R
vac
Resistncia ligada entre o pino 6 do UC3854 e a
sada da ponte retificadora

xx
Smbolo Significado Unidade (SI)
R
vac
Resistncia ligada entre os pinos 6 e 9 do UC3854
s Freqncia complexa da transformao de Laplace rad/s
Scu rea de cobre requerida pelo condutor m
2
S
isolawg
rea do condutor de cobre com isolamento m
2
T
a
Temperatura ambiente K
t
c
Tempo de conduo s
Tc(d) Temperatura na cpsula, devido s perdas no diodo
interno do IGBT
K
T
c(IGBT)
Temperatura na cpsula, devido s perdas no IGBT K
T
d1(db)
Temperatura sobre o dissipador, devido ao do
diodo boost
K
T
d1(MOS)
Temperatura sobre o dissipador, devido ao do
MOSFET
K
Td1(rsh) Temperatura sobre o dissipador, devido ao do
resistor shunt
K
t
dead(max)
Tempo morto mximo s
TDH Taxa de distoro harmnica
TDHLCC Taxa de distoro harmnica sobre a lmpada, no
filtro LCC

TDHLCparalelo Taxa de distoro harmnica sobre a lmpada, no
filtro LC paralelo

TDH
LCsrie
Taxa de distoro harmnica sobre a lmpada, no
filtro LC srie

Tdmn Temperatura mnima do dissipador K
Tj Temperatura mxima na juno K
T
j(db)
Temperatura mxima na juno do diodo boost K
T
j(MOS)
Temperatura mxima na juno do MOSFET K
T
j(rsh)
Temperatura mxima na juno do resistor shunt K
t
off
Tempo de desligamento do interruptor s
toffmn Intervalo mnimo de desligamento do interruptor s
t
rr
Tempo de recuperao reversa s
t
ss
Tempo de soft-start s
V
*
csbmx
Tenso normalizada mxima sobre o capacitor do
snubber

Vcc Tenso no barramento cc V
Vce(on) Tenso em conduo de um IGBT V
V
cmx
Tenso mxima sobre o capacitor srie do filtro V
V
com
Tenso de pico durante a comutao V
V
csbmx
Tenso mxima sobre o capacitor do snubber V
csbmx
V
Tenso mxima normalizada sobre o capacitor do
snubber

V
desm
Tenso de desmagnetizao do ncleo V
V
diodo
Tenso reversa do diodo V
V
dt
Amplitude da onda dente-de-serra do UC3854 V
V
gt
Tenso de gate para o disparo de um tiristor V
Vi Tenso de entrada do filtro V
xxi
Smbolo Significado Unidade (SI)
V
i1
Tenso eficaz da fundamental de entrada V
Vin Tenso de entrada V
Vinmd(mn) Tenso mdia mnima, aps a retificao V
V
inpk
Tenso de pico de entrada V
V
inpk(max)
Tenso mxima de pico na entrada do boost V
V
mto
Tenso mxima na sada da malha de tenso V
Vo Tenso sobre a lmpada V
Vo1 Tenso no secundrio do transformador, antes da
ignio da lmpada
V
V
o2
Tenso no secundrio do transformador, aps a
ignio da lmpada
V
V
omx
Tenso mxima de sada V
Vomn Tenso mnima de sada V
Vref Tenso de referncia do UC3854 V
V
sh(ovld)
Tenso sobre o resistor shunt, quando da
ocorrncia de uma sobrecarga
V
Z
o
Impedncia de sada dos filtros LC paralelo e LCC
o
Z
Impedncia normalizada de sada dos filtros LC
paralelo e LCC

Z
p
Impedncia total dos filtros LC paralelo e LCC

INTRODUO GERAL

No atual panorama da energia eltrica no Brasil, onde os recursos
destinados a este setor estratgico da economia esto mais escassos, a
busca de melhores solues para o uso racional desta fonte de energia tem
se tornado cada vez mais imperativo.
A iluminao uma das aplicaes mais comuns da energia eltrica,
constituindo cerca de 25% da potncia consumida [3, 4]. Deve-se,
conseqentemente, dar ateno a esta clssica aplicao.
Uma grande parcela da iluminao artificial feita a partir de lmpadas
fluorescentes. Elas possuem elevada eficincia luminosa (razo lumens por
watt) e maior tempo de vida, se comparadas s lmpadas incandescentes.
Tendo-se isto em mente, deseja-se direcionar os estudos para os reatores
que alimentam estas lmpadas.
Com o intuito de se conseguir reatores com maior rendimento, um
sistema centralizado para a alimentao de lmpadas fluorescentes ser
estudado. Este sistema dever ser capaz de alimentar cargas elevadas de
lmpadas fluorescentes, ao invs de alimentar apenas uma ou duas, como os
reatores convencionais. Alm disto, o sistema dever ter outras
caractersticas, tais como:
- elevado fator de potncia;
- ausncia de efeito estroboscpico;
- reduo de custo;
- robustez;
- ausncia de rudo audvel;
- elevao da vida til da lmpada;
- proteo contra curto-circuito na sada.
Este trabalho foi dividido em quatro captulos, para a melhor
compreenso dos estudos desenvolvidos.
O captulo 1 traz uma rpida reviso dos trabalhos j efetuados na rea,
procurando solues para alta potncia, objeto desta dissertao. Alm disto,
busca-se um modelo para a lmpada fluorescente j estudado e comprovado.


Introduo Geral

2
Ao fim do captulo, prope-se uma arquitetura para o sistema a ser estudado
e testado.
O captulo 2 mostra o desempenho de estruturas retificadoras aplicadas
aos sistemas de iluminao, do ponto de vista de emisso de harmnicas e
regulao da tenso do barramento cc.
O captulo 3 apresenta o estgio inversor, mostrando o estudo realizado
para o dimensionamento dos filtros para a ignio da lmpada fluorescente e
obteno de alguns parmetros teis no dimensionamento dos
semicondutores de potncia deste estgio. Tambm estudado o prprio
inversor, mostrando topologias j aplicadas em outros trabalhos, alm de
circuitos de comando e de proteo contra sobre-corrente.
O captulo 4 mostra o projeto detalhadamente, com o dimensionamento
dos estgios de potncia, controle e comando dos conversores, alm dos
resultados obtidos em laboratrio, para um prottipo de 3kW. Tambm
mostrado o desempenho de um estgio PFC passivo de 1,2kW, para se
poder comparar as caractersticas de cada retificador aplicado a sistemas de
iluminao.
CAPTULO 1

REVISO DE SISTEMAS DE ILUMINAO E ARQUITETURA
PROPOSTA


1.1 Introduo:

O conversor a ser desenvolvido ter a finalidade de alimentar uma carga
elevada de lmpadas (na faixa de alguns quilowatts), como foi dito na introduo
geral. Entretanto, antes de iniciar o projeto, deve-se escolher a arquitetura a ser
adotada, tendo em vista a viabilidade tecnolgica e a facilitao da
implementao prtica do projeto.
As caractersticas desejadas para o reator a ser projetado so:
- Alto rendimento (superior aos reatores para baixa potncia);
- Alto fator de potncia (prximo ao unitrio);
- Tenso senoidal sobre a lmpada (visando o aumento de sua vida til);
- Reduo de custo por lmpada acionada;
- Partida rpida para as lmpadas;
- Ausncia de efeito estroboscpico;
- Ausncia de rudo audvel.
Destas caractersticas, deve-se ressaltar duas que tm especial importncia:
reduo de custo e elevao do rendimento. Tendo-se alcanado estas
caractersticas, o reator apresentar vantagens que o tornar mais atraente para
o mercado do que os reatores convencionais para pequenas cargas, lembrando-
se que as demais caractersticas j so encontradas nos reatores de baixa
potncia.
Com o intuito de se escolher um circuito adequado para o desenvolvimento
do reator eletrnico, uma reviso das estruturas utilizadas em sistemas anteriores
ser feita.

4

Captulo 1 Reviso de sistemas de iluminao e arquitetura proposta.

1.2 Sistemas para baixa potncia:

Em trabalhos anteriores [1, 2, 3, 4], foram propostos sistemas para
iluminao fluorescente, para potncias reduzidas (menos de 300W), os quais se
prestavam alimentao de duas lmpadas.
Nestes trabalhos, verifica-se uma variao do rendimento desde 75% a 90%.
O rendimento torna-se menos favorvel, como j sabido, quando se trabalha em
potncias menores, pois, as perdas nos circuitos auxiliares tornam-se mais
expressivas, com relao potncia total processada.
Em [1], foram estudadas vrias estruturas, onde foram utilizadas tcnicas
passivas para a correo do fator de potncia. O rendimento mximo alcanado
com um filtro LC na entrada foi de 92%. O circuito utilizado neste trabalho
apresentado na fig. 1.1.

+
-
~
~
~
~
+
-

Fig. 1.1 Circuito utilizado por CABALLERO [1].

Em [2], a potncia processada pelo sistema foi de 80W e o rendimento
alcanado foi de 92%, o que extremamente elevado, considerando a pequena
potncia processada. Entretanto, o estgio de correo do fator de potncia no
foi implementado.
Em [3], a potncia de 220W substancialmente maior e foi implementado
um estgio de correo do fator de potncia, baseado no conversor boost em
conduo descontnua. O rendimento alcanado por esta estrutura foi de 87,8%,
utilizando uma tcnica de comutao suave no estgio inversor.
Em [4], a potncia processada foi de 80W e o estgio de correo do fator
de potncia foi alterado para um circuito baseado no conversor boost operando
em conduo crtica. O rendimento alcanado foi de 86%.
5

Captulo 1 Reviso de sistemas de iluminao e arquitetura proposta.

1.2.1 Modelo dinmico da lmpada fluorescente:

Nos trabalhos [1, 2, 3], foram feitos estudos e revises bibliogrficas para a
obteno do modelo dinmico da lmpada fluorescente.
Em [1], foi mostrado que, para operaes com constantes de tempo
menores, ou seja, freqncias de chaveamento maiores (cerca de dezenas de
kilohertz), a lmpada comporta-se de maneira muito semelhante a um resistor
puro. O valor da resistncia deste resistor pode ser considerado igual razo
entre os valores nominais de tenso e corrente sobre a lmpada.
Em [2], foram feitos estudos experimentais e de simulao para a
comprovao de um modelo matemtico mais acurado para a caracterizao da
curva tenso versus corrente para a lmpada fluorescente. Este modelo e os
resultados experimentais mostram, tambm, a validade do modelo de um resistor
puro.
Neste momento, ressalta-se que, doravante, a lmpada fluorescente ser
tratada como um resistor binrio, com resistncia infinita antes de sua ignio e
com um valor finito e bem definido de resistncia em regime permanente, aps a
ignio.

1.3 Sistemas para alta potncia:

O principal trabalho desenvolvido para sistemas de iluminao de alta
potncia foi feito por GULES [5], o qual consiste de um reator de 1,2kW para
iluminao fluorescente. O circuito de potncia apresentado foi composto por um
retificador com estgio pr-regulador com alto fator de potncia, baseado no
conversor sepic, seguido por dois inversores meia ponte em paralelo, conforme
mostra a fig. 1.2. Alm disto, o trabalho apresentou um mtodo para o clculo dos
componentes para os filtros das lmpadas (ignitores).

6

Captulo 1 Reviso de sistemas de iluminao e arquitetura proposta.

Retificador
Filtro LCC
c/ pr-regulador
sepic
Inversores
meia ponte
Filtro LCC
Filtro LCC
Filtro LCC
Lmpada
Lmpada
Lmpada
Lmpada

Fig. 1.2 Sistema utilizado por GULES [5].

O conversor sepic apresenta a vantagem de se poder elevar ou reduzir a
tenso no barramento cc, com relao rede eltrica.
O circuito apresentado permitia a possibilidade de dimerizao das
lmpadas por meio da variao da freqncia do inversor. A potncia consumida
pela lmpada variou de 10% a 100% para uma variao de freqncia de 50kHz a
30kHz, variao esta que se apresentou de forma no linear.
O rendimento alcanado para esta configurao foi de 89%, o que um
rendimento extremamente elevado, pois h de se considerar que foram utilizados
dois conversores em cascata. O alto rendimento pode ser atribudo faixa de
potncia em que se trabalhou, alm das perdas em comutao, praticamente
inexistentes em toda a estrutura; de fato, as nicas perdas em comutao
existentes em componentes ativos em toda esta estrutura so aquelas atribudas
ao bloqueio do interruptor do conversor sepic, sendo desprezveis as perdas na
entrada em conduo, para o mesmo componente.

1.3.1 Arquitetura proposta para o sistema de iluminao:

O sistema apresentado por GULES [5] apresentou-se bastante eficiente para
a obteno das caractersticas desejadas para o projeto. Portanto, a arquitetura a
ser escolhida dever ser semelhante a que foi utilizada nesta referncia. Na fig.
1.3, apresenta-se a arquitetura do projeto a ser desenvolvido.

7

Captulo 1 Reviso de sistemas de iluminao e arquitetura proposta.

Retificador
Inversor
Filtro Lmpada
Filtro Lmpada
Filtro Lmpada
Filtro Lmpada
com alto fator
de potncia

Fig. 1.3 Arquitetura proposta para o sistema.

O transformador colocado na arquitetura indica a necessidade de adaptao
e isolamento da carga e ser includo no projeto, tendo em vista que o estgio
retificador a ser utilizado no ir abaixar a tenso.
Para o sistema apresentado, restam diversos pontos, os quais devem ser
decididos para que se possa, finalmente, projetar e desenvolver o projeto:
- Procurar uma estrutura retificadora que seja capaz de propiciar um alto
fator de potncia e ter um rendimento o mais elevado possvel;
- Buscar uma topologia inversora com elevado rendimento;
- Determinar qual a melhor tecnologia para os interruptores (IGBT ou
MOSFET) em cada estgio do reator;
- Buscar um refinamento das metodologias de projeto de filtros para as
lmpadas, visando entregar a estas uma tenso senoidal em alta
freqncia;

1.4 Concluso:

Ao fim do estudo deste captulo, pode-se situar o sistema a ser concebido
dentro dos trabalhos j desenvolvidos, tendo-se condies para a escolha de uma
arquitetura j empregada para o novo projeto.
Tem-se, tambm, um modelo j utilizado, simples e confivel para se utilizar
em simulaes para a comprovao dos estudos tericos a serem realizados nos
captulos subseqentes.
Espera-se que, com a arquitetura adotada, o rendimento a ser obtido seja
superior aos sistemas para baixa potncia apresentados anteriormente, devido
alta potncia e operao com comutaes suaves, como ser visto nos
8

Captulo 1 Reviso de sistemas de iluminao e arquitetura proposta.

captulos adiante e os quais foram utilizados com bastante sucesso nos trabalhos
anteriores. H, tambm, a expectativa de se reduzir o custo por lmpada
acionada, pela reduo do nmero de componentes, apesar de que estes
componentes sero maiores (interruptores com maior capacidade de corrente,
elementos magnticos e capacitivos e dissipadores mais volumosos).
Resta, agora, o estudo detalhado de cada bloco da arquitetura do sistema,
com o fim de se avaliar opes de topologias e, ao fim de cada estudo, escolher
aquela com melhores caractersticas.
CAPTULO 2

ESTUDO COMPARATIVO DE TOPOLOGIAS RETIFICADORAS
APLICVEIS A SISTEMAS DE ILUMINAO FLUORESCENTE


2.1 Introduo:

Em diversas aplicaes, necessria a gerao de um barramento CC, para
servir de entrada para o conversor que ir gerar o barramento de sada de toda a
estrutura. Isto tambm se faz necessrio no caso de sistemas eletrnicos para
iluminao.
O barramento CC dever apresentar regulao de tenso, tendo-se em
mente que o sistema operar com grande variao de carga (de 0 a 100%). Alm
disto, bastante importante que a estrutura opere com fator de potncia elevado
e com baixa distoro harmnica de corrente na entrada, devido crescente
demanda por equipamentos com estas caractersticas (havendo normas
internacionais [7] regulamentando o contedo harmnico).
Inicialmente, ser vista a estrutura clssica do retificador em ponte com filtro
capacitivo, com o intuito de apresentar os problemas da utilizao deste circuito,
Em seguida, sero apresentadas duas estruturas muito utilizadas em correo de
fator de potncia em sistemas de iluminao: um PFC (Power Factor Correction)
passivo e o retificador com pr-regulador boost com alto fator de potncia e
controle da corrente de entrada por valores mdios instantneos.

2.2 Retificador em ponte e filtro capacitivo no barramento cc:

Esta estrutura retificadora largamente utilizada, devido sua simplicidade,
robustez e custo reduzido, entretanto, como poder ser visto adiante, o fator de
potncia visto pela rede baixo, tendo um alto contedo de distoro harmnica
de corrente.
Este retificador est na fig. 2.1, a seguir:


Captulo 2 Estudo comparativo de estruturas retificadoras aplicveis a sistemas de iluminao
fluorescente.

10
Rcarga
Cf
Vin
D1 D2
D3 D4

Fig. 2.1 Retificador convencional, em ponte, com filtro capacitivo.

As expresses necessrias para o dimensionamento deste conversor so a
da corrente mdia em um diodo, a da capacitncia e a da corrente eficaz do
capacitor C
f
, dadas pelas equaes (2.1), (2.2) e (2.3), respectivamente e
apresentadas em [6].

omn
o
dmd
V . 2
P
I
(2.1)

( )
2
omn
2
omx r
o
f
V V . f
P
C


(2.2)

( )
2
r c r c p cef
f . t . 2 f . t . 2 . I I (2.3)
Onde tc, o tempo de conduo de um diodo dado por:

r
omx
omn
c
f . . 2
V
V
arccos
t

,
_


(2.4)
E Ip, o pico da corrente na sada da ponte, dado por:
( )
c
omn omx . f
p
t
V V C
I


(2.5)
Apresenta-se, agora, um exemplo de projeto com as especificaes abaixo:
- Tenso de entrada: 220V;
- Potncia de sada: 500W;
- Ondulao mxima de tenso na carga: 5% (pico a pico);
- Freqncia da rede: 60Hz;
Calcula-se o valor da capacitncia C
f
:

( ) ( ) ( )
F 883
95 , 0 . 1 , 311 1 , 311 . 60
500
V V . f
P
C
2 2 2
omn
2
omx r
o
f


(2.6)


Captulo 2 Estudo comparativo de estruturas retificadoras aplicveis a sistemas de iluminao
fluorescente.

11
O valor da resistncia da carga pode ser determinado, simplesmente, com a
expresso a seguir:

6 , 193
500
1 , 311
P
V
R
2
o
2
omx
a arg c

(2.7)
A corrente mdia em um diodo calculada a seguir:

mA 9 , 845
95 , 0 . 1 , 311 . 2
500
V . 2
P
I
omn
o
dmd

(2.8)
Calculam-se, agora, os valores de t
c
, I
p
e I
cef
:

s 3 , 842
60 . . 2
1 , 311
95 , 0 . 1 , 311
arccos
f . . 2
V
V
arccos
t
r
omx
omn
c

,
_

,
_


(2.9)

( ) ( )
A 3 , 16
10 . 3 , 842
95 , 0 . 1 , 311 1 , 311 10 . 883
t
V V C
I
6
6
c
omx omn . f
p


(2.10)

( ) ( ) A 9 , 4 60 . 10 . 3 , 845 . 2 60 . 10 . 3 , 845 . 2 . 3 , 16 f . t . 2 f . t . 2 . I I
2
6 6 2
r c r c p cef


(2.11)
A seguir, apresentam-se resultados de simulao para o retificador
dimensionado acima:

150ms 160ms 170ms 180ms 190ms 200ms
295V
300V
305V
310V
295,4V
308,3V

Fig. 2.2 Forma de onda de tenso na carga.

Na figura anterior, nota-se que a ondulao (que est em 120Hz) enquadra-
se no valor de projeto.


Captulo 2 Estudo comparativo de estruturas retificadoras aplicveis a sistemas de iluminao
fluorescente.

12
150ms 160ms 170ms 180ms 190ms 200ms
0A
10A
20A
30A
20,5A

Fig. 2.3 Forma de onda de corrente em um diodo.

Na figura anterior, h um grande pico de corrente durante a conduo do
diodo, isto se deve ao fato de que a rede dever carregar o capacitor enquanto a
tenso deste for inferior ao valor da rede, o que ocorre durante um pequeno
intervalo de tempo (t
c
). Este pico de corrente, como se pode ver na fig. 2.4,
refletido na rede, causando o baixo fator de potncia e o elevado contedo de
harmnicas.

150ms 160ms 170ms 180ms 190ms 200ms
-500
0
500

Fig. 2.4 Forma de onda de tenso da rede (em verde) e da corrente drenada pelo conversor (em
vermelho, multiplicada por 20).

Na tabela 2.1, tem-se o contedo harmnico presente nesta corrente.


Captulo 2 Estudo comparativo de estruturas retificadoras aplicveis a sistemas de iluminao
fluorescente.

13
Tabela 2.1 Componentes harmnicas de corrente, comparadas com os limites impostos em [7].
Ordem
harmnica
Componente
harmnica (A)
Componente harmnica
(% da fundamental)
Limite (Classe A, em
A)
Limite (Classe C)
1 3,10600 100,000% - -
2 0,00009 0,003% 1,08 2%
3 3,01600 97,102% 2,30 30*fd
4 0,00013 0,004% 0,43 -
5 2,84100 91,468% 1,14 10%
6 0,00017 0,005% 0,30 -
7 2,59400 83,516% 0,77 7%
8 0,00021 0,007% 0,23 -
9 2,29000 73,728% 0,40 5%
10 0,00024 0,008% 0,18 -
11 1,94900 62,750% 0,33 3%
12 0,00026 0,008% 0,15 -
13 1,59100 51,223% 0,21 3%
14 0,00027 0,009% 0,13 -
15 1,24000 39,923% 0,15 3%
16 0,00028 0,009% 0,12 -
17 0,91760 29,543% 0,13 3%
18 0,00028 0,009% 0,10 -
19 0,64800 20,863% 0,12 3%
20 0,00029 0,009% 0,09 -
21 0,45750 14,730% 0,11 3%
22 0,00030 0,010% 0,08 -
23 0,36750 11,832% 0,10 3%
24 0,00032 0,010% 0,08 -
25 0,35780 11,520% 0,09 3%
26 0,00034 0,011% 0,07 -
27 0,37100 11,945% 0,08 3%
28 0,00037 0,012% 0,07 -
29 0,36970 11,903% 0,08 3%
30 0,00039 0,013% 0,06 -
31 0,34390 11,072% 0,07 3%
32 0,00041 0,013% 0,06 -
33 0,29710 9,565% 0,07 3%
34 0,00043 0,014% 0,05 -
35 0,33920 10,921% 0,06 3%
36 0,00044 0,014% 0,05 -
37 0,18390 5,921% 0,06 3%
38 0,00044 0,014% 0,05 -
39 0,14640 4,713% 0,06 3%
40 0,00043 0,014% 0,05 -

A distoro harmnica total da corrente na entrada, dada pelo simulador, foi
de 201,9% e o ngulo de deslocamento da fundamental foi de 7,92. Com isto,
calcula-se o fator de potncia:


Captulo 2 Estudo comparativo de estruturas retificadoras aplicveis a sistemas de iluminao
fluorescente.

14

4396 , 0
019 , 2 1
92 , 7 cos
TDH 1
cos
fp
2 2

+


(2.12)
Nota-se que o fator de potncia ficou muito baixo, alm de haver emisses
de harmnicas que superaram os limites impostos pela norma [7], conforme pode
ser visto na fig. 2.5.

0,0
0,5
1,0
1,5
2,0
2,5
3,0
3,5
2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40

Fig. 2.5 Espectro harmnico da corrente na entrada (em azul), comparado com o limite imposto
pela norma [7] (em vermelho), classe A.

Atravs da simulao anterior, nota-se claramente as desvantagens deste
circuito: baixo fator de potncia, levando a um grande pico de corrente, causado
pela carga do capacitor em um curto espao de tempo. Isto tambm levar a
outro problema: a interferncia eletromagntica (EMI). Deve-se ressaltar que a
principal preocupao da norma limitar a interferncia eletromagntica, causada
por emisso de componentes harmnicas, e no estabelecer um fator de potncia
mnimo no qual os retificadores devam operar.






Captulo 2 Estudo comparativo de estruturas retificadoras aplicveis a sistemas de iluminao
fluorescente.

15
2.3 Correo passiva do fator de potncia (PFC passivo):

A primeira idia a se ter em mente para resolver o problema das correntes
harmnicas seria incluir um filtro com uma configurao passa-baixa na entrada
do retifi cador. Este circuito est apresentado na fig. 2.6.

Vin
Lppfc
Cppfc
Rcarga
Cf

Fig. 2.6 Circuito do retificador com estgio PFC passivo.

A metodologia de projeto para este circuito relativamente simples. Abaixo,
esto os passos a serem seguidos para o projeto de um PFC passivo,
recomendados por [8]:
1 - Determinar a relao entre a tenso do barramento cc e a tenso de
pico de entrada (f
v
);
2 - Com o valor determinado anteriormente, e observando as curvas na fig.
2.7, escolher um valor para A e para a relao
curto
cc
I
I
;
3 - Calcular L
ppfc
e C
ppfc
com o auxlio das expresses (2.13) e (2.14);

o r curto
2
in cc cc
ppfc
P . f . I .
2 . V . V . I
L

(2.13)

( )
ppfc
2
r
ppfc
L . A . f . . 2
1
C


(2.14)
4 - O capacitor C
f
calculado de maneira semelhante ao retificador anterior,
utilizando-se a expresso (2.2);
5 - Pode-se estimar o valor do fator de potncia, observando-se as curvas
contidas na fig. 2.8.



Captulo 2 Estudo comparativo de estruturas retificadoras aplicveis a sistemas de iluminao
fluorescente.

16

Fig. 2.7 baco relacionando f
v
e
curto
cc
I
I
, tendo A como parmetro.


Fig. 2.8 baco relacionando o fator de potncia e
curto
cc
I
I
, tendo A como parmetro.
Com o intuito de se comparar os resultados, ser apresentado um exemplo
de projeto com as mesmas especificaes dadas no exemplo da seo anterior.
Primeiramente, calcula-se f
v
:

1
1 , 311
1 , 311
2 . V
V
f
in
o
v

(2.15)


Captulo 2 Estudo comparativo de estruturas retificadoras aplicveis a sistemas de iluminao
fluorescente.

17
Escolhe-se, segundo a fig. 2.7, para A o valor de 2,5 e para a relao
curto
cc
I
I
o
valor de 0,4. Com isto, os valores de L
ppfc
e C
ppfc
so, respectivamente, iguais a
131mH e 8,6F. De acordo com a fig. 2.8, o fator de potncia a se esperar deve
se situar acima de 0,95.
Na fig. 2.9, esto os resultados obtidos por simulao.

950ms 960ms 970ms 980ms 990ms 1000ms
-400
-200
0
200
400

Fig. 2.9 Forma de onda de tenso (em verde) e corrente (em vermelho, multiplicada por 50) na
entrada do retificador.

Na tabela 2.2, tem-se o contedo harmnico desta forma de onda de
corrente.

Tabela 2.2 - Componentes harmnicas de corrente, comparadas com os limites impostos em [7].
Ordem
harmnica
Componente
harmnica (A)
Componente harmnica
(% da fundamental)
Limite (Classe A, em
A)
Limite (Classe C)
1 3,2960000 100,000% - -
2 0,0002464 0,007% 1,08 2%
3 0,7067000 21,441% 2,30 30*fd
4 0,0001836 0,006% 0,43 -
5 0,1660000 5,036% 1,14 10%
6 0,0000867 0,003% 0,30 -
7 0,0425700 1,292% 0,77 7%
8 0,0000409 0,001% 0,23 -
9 0,0148000 0,449% 0,40 5%
10 0,0000419 0,001% 0,18 -
11 0,0101700 0,309% 0,33 3%


Captulo 2 Estudo comparativo de estruturas retificadoras aplicveis a sistemas de iluminao
fluorescente.

18
Ordem
harmnica
Componente
harmnica (A)
Componente harmnica
(% da fundamental)
Limite (Classe A, em
A)
Limite (Classe C)
12 0,0000513 0,002% 0,15 -
13 0,0060350 0,183% 0,21 3%
14 0,0000371 0,001% 0,13 -
15 0,0032430 0,098% 0,15 3%
16 0,0000285 0,001% 0,12 -
17 0,0023850 0,072% 0,13 3%
18 0,0000309 0,001% 0,10 -
19 0,0017970 0,055% 0,12 3%
20 0,0000371 0,001% 0,09 -
21 0,0011530 0,035% 0,11 3%
22 0,0000352 0,001% 0,08 -
23 0,0008522 0,026% 0,10 3%
24 0,0000272 0,001% 0,08 -
25 0,0007323 0,022% 0,09 3%
26 0,0000322 0,001% 0,07 -
27 0,0005383 0,016% 0,08 3%
28 0,0000387 0,001% 0,07 -
29 0,0003744 0,011% 0,08 3%
30 0,0000345 0,001% 0,06 -
31 0,0003294 0,010% 0,07 3%
32 0,0000254 0,001% 0,06 -
33 0,0002903 0,009% 0,07 3%
34 0,0000283 0,001% 0,05 -
35 0,0002106 0,006% 0,06 3%
36 0,0000326 0,001% 0,05 -
37 0,0001509 0,005% 0,06 3%
38 0,0000301 0,001% 0,05 -
39 0,0001465 0,004% 0,06 3%
40 0,0000245 0,001% 0,05 -

O fator de deslocamento da fundamental de 0,965 e todas as harmnicas
de corrente se enquadram tanto na classe A quanto na classe C. Tem-se,
portanto, a norma respeitada. O valor do fator de potncia simulado (a distoro
harmnica total de 22,1%).

942 , 0
221 , 0 1
965 , 0
TDH 1
cos
fp
2 2

+


(2.16)
O espectro harmnico da corrente de entrada est na fig. 2.10:



Captulo 2 Estudo comparativo de estruturas retificadoras aplicveis a sistemas de iluminao
fluorescente.

19
0,0
0,5
1,0
1,5
2,0
2,5
2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40

Fig. 2.10 - Espectro harmnico da corrente na entrada (em azul), comparado com o limite imposto
pela norma [1] (em vermelho), classe A.

A seguir, ser vista a tenso de sada, onde se pode detectar um pequeno
problema para esta estrutura retificadora na aplicao desejada.

950ms 960ms 970ms 980ms 990ms 1000ms
304V
306V
308V
310V
312V
305,4V
310,6V

Fig. 2.11 Detalhe da forma de onda de tenso sobre a carga.



Captulo 2 Estudo comparativo de estruturas retificadoras aplicveis a sistemas de iluminao
fluorescente.

20
Tem-se o valor de tenso de sada desejado, entretanto, ser verificado o
que ocorre com a tenso de sada, quando h uma variao de carga. Na figura a
seguir, fez-se uma reduo de carga para a metade, ou seja, 250W.

0s 0.5s 1.0s 1.5s 2.0s 2.5s 3.0s
290V
300V
310V
320V
330V

Fig. 2.12 Forma de onda de tenso de sada, aps a variao de carga.

Observa-se que houve uma variao na tenso de sada em torno de 5V.
Isto indesejvel em sistemas eletrnicos em que a tenso do barramento CC
deva ser regulada. Este o caso do sistema proposto. O inversor operar em
malha aberta, ficando, portanto, sob responsabilidade do estgio retificador a
regulao da tenso do barramento CC de entrada do inversor e,
conseqentemente, a da tenso do barramento CA em alta freqncia na sada.

2.4 Retificador com pr-regulador boost em conduo contnua para
correo ativa do fator de potncia.

A soluo ativa mais consagrada para a correo do fator de potncia de
fontes chaveadas a utilizao do conversor boost em conduo contnua com
controle de corrente por valores mdios instantneos. Esta soluo tem sido
utilizada em diversas aplicaes [9], inclusive com controle digital [10].
A operao em conduo contnua propicia menores esforos de corrente
sobre os elementos que compem o conversor, alm de possibilitar o uso de


Captulo 2 Estudo comparativo de estruturas retificadoras aplicveis a sistemas de iluminao
fluorescente.

21
diodos lentos na ponte retificadora. O controle de corrente por valores mdios
instantneos, por sua vez, assegura uma operao em freqncia constante, o
que no ocorre, por exemplo, no controle por histerese [11]. O circuito deste
conversor e os blocos das malhas de controle so apresentados na fig. 2.13.

Vin
P.B.
Sb
Db
Rcarga
Cb
Controle
Vref
A.B
Lb
Rsh
PWM
k
C
2
Controle
C
B
A

Fig. 2.13 Circuito do conversor boost em conduo contnua para correo do fator de
potncia, com o diagrama de blocos de controle simplificado.

A idia bsica deste conversor fazer o controle da corrente atravs de uma
referncia senoidal. Para tanto, lembra-se do ganho esttico do conversor boost:

) t . ( D 1
1
) t . sen( . V
V
inpk
o


(2.17)
Faz-se a seguinte definio:

o
inpk
V
V

(2.18)
Manipulando-se (2.17) e utilizando (2.18), chega-se a (2.19):

) t . sen( . 1 ) t . ( D
(2.19)
Tenses tpicas de sada e de pico de entrada so, respectivamente, iguais
a 400V e 311,1V. Para estes valores, traou-se a variao da razo cclica em
funo de .t na fig. 2.14.


Captulo 2 Estudo comparativo de estruturas retificadoras aplicveis a sistemas de iluminao
fluorescente.

22
.
0 0.5 1 1.5 2 2.5 3
0.2
0.4
0.6
0.8
1
t
) D(.t

Fig. 2.14 Variao de D(.t).

Tem-se, ento, a lei bsica que o controle deve seguir. A razo cclica deve
variar conforme foi mostrado acima. Mais adiante, ser abordado o controle do
conversor.
Agora, ser feita uma anlise a fim de se determinar os componentes do
circuito de potncia.

2.4.1 Dimensionamento dos componentes do circuito de potncia:

Inicialmente, ser feita uma anlise para se determinar o valor da indutncia
boost L
b
. Para tanto, observa-se que, com S
b
conduzindo:
( )
dt
t di
. L ) t . sen( . V
b
L
b inpk
(2.20)
Lembrando que, para um perodo de funcionamento:

( )
( )
f
t . D
i t di
b b
L L

(2.21)
Ento, rearranjando-se (2.20) e utilizando-se de (2.21), tem-se:

( ) ( ) t . sen . t . sen
V
i . f . L
2
inpk
L b
b


(2.22)
Adotando-se os valores mximos para esta expresso (onde ocorrero as
maiores variaes de tenso, .t=40 e .t=140 [11]), tem-se:


Captulo 2 Estudo comparativo de estruturas retificadoras aplicveis a sistemas de iluminao
fluorescente.

23

f . I
V . 32 , 0
L
bmx
L
inpk
b


(2.23)
Recomenda-se utilizar uma variao mxima de corrente de 20% da
corrente de pico [11].
O valor recomendado para C
b
deve ser calculado de acordo com a
expresso (2.24) [11].

% o
2
o r
o
b
V . V . f . . 4
P
C


(2.24)
Onde, Vo% a variao percentual da tenso de sada (a qual recomenda-
se projetar em 5% [11]).
O dimensionamento do interruptor boost (S
b
) depender se, para este
componente, ser feito o uso de um MOSFET ou de um IGBT. A corrente eficaz,
til para o dimensionamento no caso da primeira opo, foi deduzida em [12] e
est na expresso (2.25).

. 6
. 8 . 3
.
V
P . 2
I
inpk
o
sef
(2.25)
No uso de um IGBT, necessita-se da corrente mdia. Para tanto, verifica-se
que a corrente no indutor boost (j considerada senoidal e desprezando-se a
ondulao de alta freqncia) dada por:

) t . sen( .
V
P . 2
) t . ( i
inpk
in
L
b

(2.26)
fcil verificar que a corrente mdia ser obtida a partir da integrao
abaixo:

( ) ( ) ( )


0
L smd
t . d . t . D . t . i I
b
(2.27)
Onde D(.t) dado pela expresso (2.19). Com isto, pode-se obter a
expresso desejada.

,
_

o inpk
in
smd
V . 2 V
2
.
P . 2
I
(2.28)
Para o diodo D
b
, a corrente necessria para o seu dimensionamento a
mdia, e esta a prpria corrente mdia de sada do conversor.


Captulo 2 Estudo comparativo de estruturas retificadoras aplicveis a sistemas de iluminao
fluorescente.

24
Tanto para o interruptor quanto para o diodo, a tenso reversa mxima ser
igual prpria tenso de sada.

2.4.2 Circuito de ajuda comutao (snubber):

A clula de comutao do conversor boost apresenta comutaes
dissipativas. Especial ateno dada a comutao durante a entrada em
conduo do interruptor S
b
, pois, devido corrente de recuperao reversa do
diodo D
b
, uma grande sobrecorrente circula pelo interruptor durante este
transitrio, o que acarreta em uma elevada perda de comutao. Na fig. 2.15,
pode ser verificado este fenmeno.

0
40.0
80.0
106.3

Fig. 2.15 Corrente (em vermelho) e tenso (em verde) durante o turn-on do interruptor S
b
.

Com o intuito de deslocar esta corrente da regio de comutao para a de
conduo, utilizado o snubber apresentado na fig. 2.16.

Sb
Lsb
Dsb1
Csb
Db
Dsb2
Lb

Fig. 2.16 Snubber no-dissipativo para o turn-on do interruptor S
b
.


Captulo 2 Estudo comparativo de estruturas retificadoras aplicveis a sistemas de iluminao
fluorescente.

25
As etapas de funcionamento deste snubber so descritas por LEVY [13] e
no convm mostr-las novamente aqui. Ao invs disto, ser apresentada a
metodologia de projeto proposta:
1 - Aps a escolha da freqncia de operao, determinar os valores
mnimo e mximo da razo cclica;
2 - Tendo-se os valores calculados no passo anterior, calcular os tempos de
comutao mnimo e mximo;
3 - Considerar que o produto
r
.t
offmn
deve estar entre 270 e 360 (onde
r

a freqncia angular de ressonncia entre Lsb e Csb), com isto calcular o valor
de r;
4 - Determinar, atravs de catlogo de fabricante ou simulao, a corrente
de recuperao reversa do diodo D
b
. Se isto no for possvel, utilizar a equao a
seguir (onde recomendado o uso de a=1,3);

inmx rrmx
I . a I
(2.29)
5 - Calcular o valor de Lsb atravs da expresso (2.30);

rrmx
rr o
sb
I
t . V
L
(2.30)
6 - Calcular o valor de Csb de acordo com a expresso (2.31);

( )
1
sb
2
r sb
L . C
r

(2.31)
7 - Calcular o valor de pico mximo da corrente de entrada e, com isto,
calcular a tenso mxima sobre o capacitor Csb atravs da expresso (2.32) (b
deve estar entre 0,9 e 1);

b
C
L
. I
V
sb
sb
inpkmx
csbmx

(2.32)
8 - Calcular os valores normalizados da corrente de recuperao reversa e
da tenso mxima sobre o capacitor, conforme as expresses (2.33) e (2.34);

sb
sb
o
rrmx
rrmx
C
L
.
V
I
I (2.33)

o
csbmx
csbmx
V
V
V
(2.34)


Captulo 2 Estudo comparativo de estruturas retificadoras aplicveis a sistemas de iluminao
fluorescente.

26
9 - Comparar os valores calculados no passo anterior com as curvas
mostradas na fig. 2.17. O ponto encontrado dever estar abaixo da curva desta
figura. Caso isto no ocorra, ser necessria a colocao de um indutor em srie
com L
sb
, o qual estar acoplado com o indutor L
b
. Entretanto, este caso no ser
mostrado aqui.


Fig. 2.17 Tenso no capacitor do snubber em funo da corrente de recuperao reversa,
normalizada com relao tenso no indutor acoplado.

2.4.3 O controle por valores mdios instantneos:

Como pode ser observado na fig. 2.13, deve-se obter funes de
transferncia necessrias para o controle da tenso de sada e da corrente de
entrada. Estas expresses foram obtidas por SOUZA [9], juntamente com
recomendaes de projeto para as malhas de controle. A expresso que fornece
a funo de transferncia da planta de controle da corrente de entrada dada
por:

( )
( )
( )
b
o
L
i
L . s
V
s D
s I
s G
b

(2.35)
O sistema estvel, como pode ser verificado na expresso anterior,
portanto, poderia ser utilizado apenas um ganho na malha de controle para que


Captulo 2 Estudo comparativo de estruturas retificadoras aplicveis a sistemas de iluminao
fluorescente.

27
se aumentasse a freqncia de cruzamento. Entretanto, recomendada por
SOUZA [9] a utilizao de um controlador do tipo avano-atraso para que haja
uma melhor reproduo da senide e evitar problemas de erro esttico.
Quanto malha de tenso, a funo transferncia da planta dada pela
expresso abaixo:

( )
( )
( )
( )
a arg c o
a arg c
L
o
v
R . C . s 1
R . D 1
s I
s V
s G
b
+


(2.36)
O controlador de tenso dever corrigir o erro esttico que aparecer na
sada (a planta no tem plo na origem) e, ao mesmo tempo, dever atenuar o
contedo de 2 harmnica presente na tenso de sada, com o fim de evitar
distores na corrente de entrada [9, 14]. Um detalhe importante a ser enfatizado
que a malha de tenso dever ser lenta, com o intuito de no distorcer a
corrente na entrada.
Um controlador do tipo PI ou avano-atraso pode solucionar os problemas
da malha de tenso (sendo que este ltimo apresenta melhor atenuao de 2
harmnica).

2.4.4 Projeto de um conversor boost para a correo do fator de
potncia:

O exemplo de projeto a ser apresentado ser desenvolvido para as mesmas
especificaes dadas para o retificador clssico e para o retificador com PFC
passivo.
Os clculos aqui apresentados tm apenas o intuito de se poder fazer uma
simulao e, posteriormente, comparar os resultados obtidos com os conversores
anteriores, portanto, no refletem o projeto completo do conversor, o qual ser
mostrado detalhadamente no captulo 4.
Primeiramente, calcula-se o valor da indutncia Lb. Para tanto, calcula-se,
antes, o valor da ondulao mxima de corrente:

mA 559
15 , 1 . 1 , 311
500 . 4 , 0
V
P . 2 . 2 , 0
I
inpk
in
L
b

(2.37)


Captulo 2 Estudo comparativo de estruturas retificadoras aplicveis a sistemas de iluminao
fluorescente.

28

mH 2
100000 . 559 , 0
15 , 1 . 1 , 311 . 32 , 0
f . I
V . 32 , 0
L
b
L
inpk
b


(2.38)
Calcula-se, agora, o valor da capacitncia Cb, para uma ondulao de 5% na
tenso de sada. Voltando-se relao (2.24), tem-se:

F 9 , 82
05 , 0 . 400 . 60 . . 4
500
V . V . f . . 4
P
C
2
% o
2
o r
o
b



(2.39)
O projeto dos compensadores de tenso e corrente foi feito seguindo
recomendaes contidas em [14].
A compensao da corrente ser feita por um controlador do tipo avano-
atraso, conforme fig. 2.18.

+
-
Caa1 Raa
Caa2

Fig. 2.18 Controlador do tipo avano-atraso.

A freqncia de corte foi posicionada uma dcada abaixo da freqncia de
chaveamento, enquanto a freqncia do zero do compensador foi colocada meia
dcada abaixo da freqncia de corte e a freqncia do plo, duas vezes acima.
Adotando-se as freqncias anteriormente citadas, calculam-se os valores
dos componentes do controlador conforme segue:

k 27
1 , 0 . 400
1500 . 4 , 5 . 10 . 2 . 10000 . . 2
R . V
R . V . L . f . . 2
R
3
sh o
mo dt b cdes
aa

(2.40)

nF 7 , 2
27000 . 2000 . . 2
1
R . f . . 2
1
C
aa z
1 aa


(2.41)

pF 330
1 10 . 7 , 2 . 27000 . 20000 . . 2
10 . 7 , 2
1 C . R . f . . 2
C
C
9
9
1 aa aa p
1 aa
2 aa


(2.42)
O valor de V
dt
(5,4V) o tpico para um UC3854 [15].


Captulo 2 Estudo comparativo de estruturas retificadoras aplicveis a sistemas de iluminao
fluorescente.

29
A compensao da tenso de sada ser feita por um controlador do tipo PI,
conforme fig. 2.19.

Cpi Rpi2
+
-
Rpi1

Fig. 2.19 Controlador do tipo PI.

Conforme recomendaes [9, 12], o plo colocado uma dcada abaixo da
freqncia da ondulao de sada (120Hz), para atenuar esta harmnica. Ento,
pode-se calcular os componentes da malha conforme (2.43) e (2.44), e adotou-se
Cpi igual a 100nF.

k 120
10 . 100 . 60 .
5 , 2
C . f .
5 , 2
R
9
pi r
2 pi

(2.43)

k 390
316 , 0
120000
316 , 0
R
R
1 pi
1 pi
(2.44)
Com os valores calculados, possvel fazer uma simulao. Os resultados
desta so mostrados nas figuras seguintes.

Tempo
20ms 25ms 30ms 35ms 16ms
-400
-200
0
200
400

Fig. 2.20 Forma de onda de tenso (em verde) e corrente (em vermelho, multiplicada por 50) na
entrada do conversor.


Captulo 2 Estudo comparativo de estruturas retificadoras aplicveis a sistemas de iluminao
fluorescente.

30
Tabela 2.3 Componentes harmnicas de corrente, comparadas com os limites impostos em [7].
Ordem
harmnica
Componente
harmnica (A)
Componente harmnica
(% da fundamental)
Limite (Classe A, em
A)
Limite (Classe C)
1 3,3670000 100,000% - -
2 0,0011260 0,033% 1,08 2%
3 0,0203700 0,605% 2,30 30*fd
4 0,0002663 0,008% 0,43 -
5 0,0081570 0,242% 1,14 10%
6 0,0001926 0,006% 0,30 -
7 0,0059130 0,176% 0,77 7%
8 0,0003073 0,009% 0,23 -
9 0,0037580 0,112% 0,40 5%
10 0,0002723 0,008% 0,18 -
11 0,0038990 0,116% 0,33 3%
12 0,0002685 0,008% 0,15 -
13 0,0034040 0,101% 0,21 3%
14 0,0001923 0,006% 0,13 -
15 0,0032020 0,095% 0,15 3%
16 0,0002773 0,008% 0,12 -
17 0,0029820 0,089% 0,13 3%
18 0,0003666 0,011% 0,10 -
19 0,0028850 0,086% 0,12 3%
20 0,0000812 0,002% 0,09 -
21 0,0024980 0,074% 0,11 3%
22 0,0001420 0,004% 0,08 -
23 0,0013800 0,041% 0,10 3%
24 0,0003207 0,010% 0,08 -
25 0,0028650 0,085% 0,09 3%
26 0,0002864 0,009% 0,07 -
27 0,0029980 0,089% 0,08 3%
28 0,0004481 0,013% 0,07 -
29 0,0024000 0,071% 0,08 3%
30 0,0008378 0,025% 0,06 -
31 0,0026030 0,077% 0,07 3%
32 0,0007501 0,022% 0,06 -
33 0,0023940 0,071% 0,07 3%
34 0,0003864 0,011% 0,05 -
35 0,0020550 0,061% 0,06 3%
36 0,0010480 0,031% 0,05 -
37 0,0019340 0,057% 0,06 3%
38 0,0006968 0,021% 0,05 -
39 0,0014220 0,042% 0,06 3%
40 0,0003628 0,011% 0,05 -


Captulo 2 Estudo comparativo de estruturas retificadoras aplicveis a sistemas de iluminao
fluorescente.

31
0
0,005
0,010
0,015
0,020
0,025
2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40
Fig. 2.21 Espectro harmnico da corrente de entrada.

Nas figs. 2.20 e 2.21 e na tabela 2.3, nota-se que a corrente muito prxima
de uma senide, tendo qualidade superior quela obtida pelo PFC passivo. A taxa
de distoro harmnica total simulada foi de 0,76%. Considerando um fator de
deslocamento unitrio, tem-se que o fator de potncia igual a:

9999 , 0
0076 , 0 1
1
TDH 1
cos
fp
2 2

+


(2.45)
Conclui-se, pois, que o conversor se enquadra na norma [7], classe A, a
qual, deve-se enfatizar, a mais restritiva.
Na fig. 2.22, mostra-se o comportamento do conversor, frente a uma
variao de carga.


Captulo 2 Estudo comparativo de estruturas retificadoras aplicveis a sistemas de iluminao
fluorescente.

32
Tempo
0s 50ms 100ms 150ms 200ms 250ms 300ms
350V
400V
450V
500V
550V

Fig. 2.22 Tenso de sada, aps a variao de carga.

Na simulao, fez-se uma variao de carga, de plena para meia carga.
Nota-se, pois, que o conversor apresenta regulao de tenso na sada,
eliminando, assim o problema apresentado pelo PFC passivo.

2.5 Comparao entre os retificadores:

As solues apresentadas para se resolver o problema do baixo fator de
potncia e alto contedo harmnico na corrente de entrada de retificadores (PFC
passivo e conversor boost em conduo contnua) tm diversas vantagens e
desvantagens, as quais sero comparadas na tabela 2.4.

Tabela 2.4 Comparao entre o PFC passivo e o pr-regulador boost.
PFC passivo PFC Boost (CCM)
Harmnicas de corrente Reduzidas Muito reduzidas
Regulao de tenso na sada
(variao de carga)
Depende da faixa de
operao
Excelente
Regulao da tenso na sada
(variao na tenso de entrada)
No Sim
Complexidade Muito baixa Alta


Captulo 2 Estudo comparativo de estruturas retificadoras aplicveis a sistemas de iluminao
fluorescente.

33
PFC passivo PFC Boost (CCM)
Peso Alto Razovel
Custo Razovel Alto
Robustez Excelente Razovel

Alguns comentrios devem ser feitos sobre esta comparao:
1 - Ambos os conversores corrigem de forma suficiente para atender a
norma [7], entretanto, o PFC passivo apresenta deslocamento entre tenso e
corrente na entrada, de forma que o seu fator de potncia fica, de modo geral,
mais baixo do que o do pr-regulador boost;
2 - O projeto do conversor boost relativamente complexo, envolvendo
diversos componentes externos ao circuito integrado que controla todo o seu
funcionamento, o UC3854. O projeto pode, ainda, envolver a incluso de um
snubber e mudanas de lay-out, o que aumenta ainda mais a complexidade
deste projeto. Enquanto isto, o projeto do PFC passivo apenas implica no
dimensionamento dos seus componentes de potncia;
3 - O peso do PFC passivo relativamente elevado devido, sobretudo, ao
seu indutor, que deve ser feito em ferro-silcio;
4 - A regulao de tenso do barramento cc do PFC passivo, com relao
variao de carga, razovel, entretanto, este retificador no apresenta
regulao frente a uma variao da tenso de entrada (o conversor boost
apresenta uma malha de feed-forward), o que pode comprometer os
componentes do inversor e do filtro de ignio, alm da lmpada, por operar com
uma tenso cc de entrada maior ou menor que a prevista.

2.6 Concluso:

Foram estudadas duas solues para a correo do fator de potncia e
eliminao das harmnicas na entrada do conversor, uma tcnica passiva e outra
ativa. Ambas foram eficientes para a soluo do problema mostrado no incio do
captulo.


Captulo 2 Estudo comparativo de estruturas retificadoras aplicveis a sistemas de iluminao
fluorescente.

34
O fator restritivo para a utilizao do PFC passivo para a aplicao
pretendida a falta de regulao da tenso de sada, quando se varia a carga, ou
numa variao da tenso da rede. Como ser visto adiante, os filtros para as
lmpadas so sensveis tenso neles aplicada. Tendo-se em mente que o
sistema proposto estar sujeito a estas situaes, este problema pode tornar o
sistema bastante restrito e de pouca atratividade, quando posto em uma linha de
produo. Em reatores para uma ou duas lmpadas simultneas (ou seja, carga
plena ou a vazio), este retificador torna-se bastante interessante, sobretudo pelo
seu reduzido custo.
Usar-se-, portanto, o conversor boost para a correo do fator de potncia
do sistema. A metodologia completa do projeto ser apresentada mais adiante, no
captulo 4.
CAPTULO 3

ESTUDO DO ESTGIO INVERSOR E DO FILTRO DE SADA


3.1 Introduo:

O estgio inversor responsvel pela gerao da corrente em alta
freqncia na carga. O fato de a corrente na carga ser em alta freqncia de
grande importncia, pois se recomenda que o funcionamento nominal de uma
lmpada fluorescente ocorra em freqncias acima de 20kHz [16] e elimina o
flicker [17].
Quanto ao filtro de sada, suas funes so de reduzir o contedo harmnico
de corrente, o que eleva a vida til da lmpada [17], e propiciar a ignio da
lmpada. Diversas topologias de filtros foram estudadas em [18], entretanto, as
anlises apresentadas no mostravam todas as variveis necessrias para
projeto. Portanto, far-se- um novo estudo neste captulo, apresentando todas
estas variveis.
Segundo a arquitetura apresentada no captulo 1, o inversor ser nico para
toda a estrutura, enquanto os filtros sero projetados para cada lmpada,
individualmente. Com isto, espera-se uma reduo do custo total de todo o
sistema, pois os elementos de alto custo (interruptores de potncia) estaro
concentrados em um nico inversor e os elementos do filtro so de baixo custo
(capacitores e elementos magnticos de alta freqncia), se comparados com os
anteriores, no sendo to significativos para o custo total.
Primeiramente, ser feito o estudo dos diversos filtros, pois o
dimensionamento dos elementos do inversor depender da topologia do filtro,
como ser visto adiante. Alm disto, sero concentrados os estudos para o caso
onde a freqncia de chaveamento est acima da de ressonncia, pois, neste
caso, o circuito tem caracterstica indutiva e tem-se a possibilidade de trabalhar
com comutaes suaves nos interruptores.



Captulo 3 Estudo do estgio inversor e do filtro de sada.

36
3.2 Filtros de sada:

Em [18], apresentou-se as seguintes topologias de filtros:
- LC srie;
- LC paralelo;
- LCC;
- LCLC.
Estes filtros apresentam mtodos diferentes de propiciar a ignio da
lmpada, apresentando vrias vantagens e desvantagens entre si. A seguir, sero
estudados, analiticamente, os trs primeiros.

3.2.1 Filtro LC srie:

O filtro LC srie apresentado na fig. 3.1, juntamente com as variveis
necessrias para o seu equacionamento.

+ -
vc(t)
R
Cs
+
-
vi(t)
L
vo(t)
i(t)
+
-

Fig. 3.1 Filtro LC srie.

Da malha de tenso, obtm-se:

( )
( )
( ) ( ) t v t i .
C
1
dt
t di
. L t v
o
s
i
+ +


(3.1)
Por outro lado:

( )
( )
R
t v
t i
o
(3.2)
Substituindo (3.2) em (3.1) e aplicando a transformada de Laplace:

( )
( )
( )
s
2
i
o
C . R
1
s s .
R
L
s
s V
s V
s G
+ +

(3.3)


Captulo 3 Estudo do estgio inversor e do filtro de sada.

37
Substituindo s por j., pode-se obter:

( )
( )
( )

,
_


s
s
2
i
o
C . R .
1 C . L .
. j 1
1
. j V
. j V
. j G
(3.4)
Fazendo-se as seguintes definies:
- Freqncia de ressonncia (o):

s
o
C . L
1

(3.5)
- Relao entre freqncias ():

o
s
C . L .


(3.6)
- Fator de qualidade do filtro (Q):

s
C . R . Q (3.7)
Utilizando-se destas definies em (3.4), chega-se a:

( )
( )
( ) ( ) 1 . j Q
Q
. j V
. j V
. j G
2
i
o
+


(3.8)
Tirando-se o mdulo da expresso anterior, tem-se o ganho do filtro, dado
pela expresso (3.9). Na fig. 3.2, tem-se um baco obtido desta expresso.

( )
( )
( )
( )
2
2 2
i
o
1 Q
Q
. j V
. j V
. j G
+


(3.9)

|G(j.w)|
Q=0,1
Q=0,2
Q=0,3
Q=0,4
1.8

0.6 0.8 1 1.2 1.4 1.6


0
0.14
0.29
0.43
0.57
0.71
0.86
1

Fig. 3.2 Ganho, em funo da relao entre freqncias, parametrizado com relao a Q.


Captulo 3 Estudo do estgio inversor e do filtro de sada.

38
Um valor tpico para a escolha de de 1,2, a primeira componente
harmnica na tenso de sada ser de terceira ordem, portanto, com igual a 3,6.
Com isto, observa-se, no baco da figura anterior, que h uma grande atenuao
das componentes harmnicas da tenso de sada.
Para o correto dimensionamento do filtro, deve-se obter expresses que
determinem os esforos de corrente sobre o indutor e o transformador, bem como
os esforos de tenso sobre o capacitor.
O esforo de corrente pode ser determinado simplesmente pela razo entre
a tenso de sada e o valor da resistncia de carga. Com isto, se est
desprezando as harmnicas de tenso na carga, o que uma aproximao
razovel, pois se procura trabalhar nesta regio de operao.
Para a determinao do esforo de tenso sobre o capacitor, faz-se a
seguinte observao:

( ) ( )

dt . t i .
C
1
t v
c
(3.10)

( ) ) t . sen( .
R
2 . V
t i
o
(3.11)
Combinando-se (3.10) e (3.11), chega-se a (3.12):

( ) ) t . cos( .
C . R .
2 . V
t v
s
o
c

(3.12)
Utilizando-se a definio (3.7), chega-se a (3.13):

Q
2 . V
V
o
cmx
(3.13)
Ainda, deve-se determinar o deslocamento entre tenso e corrente na
entrada do filtro, para que se possa fazer o dimensionamento correto do inversor,
conforme ser visto adiante. Para tal, basta observar que:

,
_



R
C .
1
L .
arctg
s

(3.14)
Aps manipular esta expresso, chega-se a:


Captulo 3 Estudo do estgio inversor e do filtro de sada.

39

,
_



Q
1
arctg
2
(3.15)
A seguir, mostra-se um baco para a variao do ngulo .

Q=0,1
Q=0,2
Q=0,3
Q=0,4

0.8 1 1.2 1.4 1.6 1.8


60
40
20
0
20
40
60
80
100

Fig. 3.3 ngulo de deslocamento entre tenso e corrente (em graus).

A seguir, determina-se o valor do contedo harmnico presente na carga.
Partindo-se da equao (3.9), faz-se:

( )
( )
( )
( )
( )
Q
1 Q
.
1 . n Q . n
Q . n
. j G
. n . j G
. j H
2
2 2
2
2 2 2 2
+ +
+ +

(3.16)
Ou seja, H a razo entre o valor eficaz de cada harmnica de tenso e a
fundamental, a menos de
. n
2 . 2
, sendo este termo resultante da decomposio
em srie de Fourier da tenso de entrada e apresentada em [19]. Aps pequenas
manipulaes, chega-se expresso (3.17) a qual determina o contedo
harmnico de tenso sobre a carga.

( )
( )

+
+

... 7 , 5 , 3 n
2
2 2 2 2
2
2 2
LC
1 . n Q . n
1 Q
.
2 . 2
TDH
srie
(3.17)
O baco da fig. 3.4 mostra a variao da taxa de distoro harmnica de
tenso sobre a carga com a variao da relao entre freqncias, para diversos
valores do fator de qualidade.


Captulo 3 Estudo do estgio inversor e do filtro de sada.

40
Q=0,1
Q=0,2
Q=0,3
Q=0,4

0.8 1 1.2 1.4 1.6 1.8 2


0
0.024
0.048
0.072
0.096
0.12
TDH

Fig. 3.4 Variao da taxa de distoro harmnica sobre a carga, para o filtro LC srie.

Com o filtro estudado, pode-se elaborar uma metodologia de projeto. As
etapas de projeto para um filtro LC srie so as seguintes:
1 - Determinar o ganho desejado para o filtro (razo entre a tenso eficaz
de sada e da fundamental da entrada). Para uma onda retangular, pode-se
provar [19] que o valor eficaz da fundamental dado por:

i
1 i
V . 2 . 2
V (3.18)
2 - Com a freqncia da tenso de entrada determinada, escolher um valor
para a relao entre freqncias. Deve-se ter em mente que esta relao deve
ser superior a unidade (propicia a comutao suave) e que, de acordo com a Fig.
3.4, medida que se aproxima esta relao da unidade, o contedo harmnico se
reduz, entretanto, de acordo com (3.13) e (3.19), a tenso no capacitor se eleva.
3 - Determinar o fator de qualidade do filtro, com a expresso (3.19)
(oriunda da expresso (3.9)).

( )
2
2
G 1
1 . G
Q



(3.19)
4 - Calcular os valores de capacitncia e indutncia, com as expresses
(3.20) e (3.21) (originadas das definies (3.5), (3.6) e (3.7)).


Captulo 3 Estudo do estgio inversor e do filtro de sada.

41

R .
Q
C
s

(3.20)

s
2
2
C .
L

(3.21)
5 - Determinar a corrente que circula pelo filtro (dividindo-se a potncia pela
tenso eficaz de sada), a tenso sobre o capacitor (com a expresso (3.13)), o
deslocamento entre tenso e corrente (com a expresso (3.15)) e o contedo
harmnico presente na carga (com a expresso (3.17)).
A seguir, sero apresentados resultados de simulao para um projeto com
as seguintes caractersticas:
- Tenso de entrada (V
i
): t200V (onda quadrada);
- Freqncia (f): 100kHz;
- Tenso de sada (Vo): 100V;
- Potncia da carga (P): 100W;
O ganho do filtro igual a:

555 , 0
200 . 2 . 2
100 .
V . 2 . 2
V .
G
i
o


(3.22)
O valor de escolhido de 1,2. Calcula-se, agora, o valor de Q.

( ) ( )
294 , 0
555 , 0 1
1 2 , 1 . 555 , 0
G 1
1 . G
Q
2
2
2
2



(3.23)
Podem-se calcular os valores de L e C
s
:

nF 7 , 4
100 . 100000 . . 2
294 , 0
R .
Q
C
s

(3.24)

H 776
10 . 7 , 4 . ) 100000 . . 2 (
2 , 1
C .
L
9 2
2
s
2
2

(3.25)
O esforo de tenso sobre o capacitor ser de:

V 481
294 , 0
2 . 100
Q
2 . V
V
o
cmx
(3.26)
O valor do ngulo de defasagem pode ser calculado:

25 , 56 rad 9817 , 0
294 , 0
1 2 , 1
arctg
Q
1
arctg
2 2

,
_

,
_



(3.27)


Captulo 3 Estudo do estgio inversor e do filtro de sada.

42
O valor aproximado para a distoro harmnica sobre a carga dado pela
expresso (3.28):

( )
( )
% 3 , 4
1 2 , 1 . n 294 , 0 . n
1 2 , 1 294 , 0
.
2 . 2
TDH
... 7 , 5 , 3 n
2
2 2 2 2
2
2 2
LC
srie

+
+

(3.28)
Evidentemente, o valor da corrente eficaz que circular pelo filtro ser de 1A.
Os resultados de simulao esto nas figuras 3.5, 3.6, 3.7 e 3.8.

-200V
-100V
0V
100V
200V
140V

Fig. 3.5 Tenso de sada, com seu respectivo valor de pico.

0Hz 200kHz 400kHz 600kHz 800kHz 1MHz
0V
50V
100V
150V
(500kHz , 2,1V)
(300kHz , 6,3V)
(100kHz , 141,8V)

Fig. 3.6 Espectro harmnico da tenso de sada, com os valores de pico da fundamental, da 3 e
da 5 harmnicas.



Captulo 3 Estudo do estgio inversor e do filtro de sada.

43
Na figura anterior, observa-se uma pequena salincia, antes da freqncia
de chaveamento que, na verdade, est na freqncia de ressonncia. Observa-
se, tambm, que o valor da tenso da componente fundamental est de acordo
com o valor especificado e que, devido presena de harmnicas, o valor eficaz
da tenso fica um pouco abaixo da especificada (no exemplo de projeto, este
valor fica em torno de 1V).
O valor da distoro harmnica na tenso de sada ficou bem reduzido,
sendo de 4,8% o valor dado pelo simulador.

-400V
0V
400V
-600V
600V
480,8V

Fig. 3.7 Tenso mxima sobre o capacitor.

960us 965us 970us 975us 980us
-5.0
0
5.0
(971,5us , 6,6mA)
(970us , 1,3A)

Fig. 3.8 Deslocamento entre tenso (em verde, dividido por 40) e corrente (em vermelho).

O valor do deslocamento angular dado por (3.29):


Captulo 3 Estudo do estgio inversor e do filtro de sada.

44

54 rad 9425 , 0
s 10
s 5 , 1 . . 2



(3.29)

3.2.2 Filtro LC paralelo:

O filtro LC paralelo est na fig. 3.9, juntamente com as variveis a serem
utilizadas para o seu equacionamento.

+
-
vi(t)
R
L
C i1(t)
i2(t)
Cp
vo(t)
+
-

Fig. 3.9 Filtro LC paralelo.

Tirando-se as equaes das malhas:

( )
( )
( ) t v
dt
t di
. L t v
o
1
i
+ (3.30)

( ) ( ) ( ) ( ) ( ) t i . R dt . t i t i .
C
1
t v
2 2 1
p
o


(3.31)
Aplicando a transformada de Laplace nas equaes (3.30) e (3.31), chega-
se a:
( ) ( ) ( ) s V s I . L . s s V
o 1 i
+ (3.32)

( )
( ) ( )
( ) s I . R
C . s
s I s I
s V
2
p
2 1
o


(3.33)
Combinando-se as equaes (3.32) e (3.33), obtm-se (3.34):

( )
( )
( )
p
2
i
o
C . L . s
R
L
. s 1
1
s V
s V
s G
+ +

(3.34)
Utilizar-se-o as mesmas definies dadas em (3.5) e (3.6), e redefinir-se-
o fator de qualidade (Q) conforme (3.35):

R
L .
Q

(3.35)


Captulo 3 Estudo do estgio inversor e do filtro de sada.

45
Substituindo s por j. e usando as definies acima citadas, pode-se obter o
mdulo do ganho deste filtro, dado por (3.36):

( )
( )
( )
( )
2
2
2
i
o
Q 1
1
. j V
. j V
. j G
+


(3.36)
Na fig. 3.10, tem-se o baco mostrando o ganho em funo da relao entre
freqncias e com a parametrizao de Q.

Q=0,1
Q=0,2
Q=0,3
Q=0,4

0.8 1 1.2 1.4 1.6 1.8


0
2
4
6
8
10
|G(j.w)|

Fig. 3.10 Ganho do filtro, em funo da relao entre freqncias e do fator de qualidade.

Neste filtro, no necessrio calcular a tenso sobre o capacitor, pois ser a
prpria tenso de sada. necessrio, porm, determinar a corrente eficaz sobre
o indutor. Para tanto, dividir-se- a tenso de sada pela impedncia sobre a qual
esta aplicada. Ento, obtm-se (3.37):

p
p
o
C .
1
. j R
C .
R
. j
Z


(3.37)
Fazendo-se as devidas manipulaes, chega-se a (3.38):

2 2
o
Q
Q
. R Z
+

(3.38)


Captulo 3 Estudo do estgio inversor e do filtro de sada.

46
Na fig. 3.11, tem-se um baco mostrando a variao do termo que
acompanha R (
R
Z
Z
o
o ) na expresso (3.38):

Zo
Q=0,1
Q=0,2
Q=0,3
Q=0,4

0.8 1 1.2 1.4 1.6 1.8


0
0.1
0.2
0.3
0.4
0.5

Fig. 3.11 Impedncia de sada normalizada.

Deve-se calcular o deslocamento entre fundamentais de tenso e corrente
na entrada do filtro. A impedncia total do filtro dada por (3.39):

o p
Z L . . j Z +
(3.39)
Fazendo algumas manipulaes, possvel obter (3.40).

p
p
2
p
C . R . 1
R C . L . R . L . . j
Z
+
+
(3.40)
O deslocamento () dado por (3.41):

( )
( )
p
p
2
C . R . arctg
C . L . 1 . R
L .
arctg

,
_

(3.41)
Com as devidas substituies, obtm-se (3.42):

,
_



,
_



Q
arctg
1
Q
arctg
2
2

(3.42)
Na fig. 3.12, est o baco para a expresso (3.42):



Captulo 3 Estudo do estgio inversor e do filtro de sada.

47

Q=0,1
Q=0,2
Q=0,3
Q=0,4

0.8 1 1.2 1.4 1.6 1.8


100
50
0
50
100

Fig. 3.12 Deslocamento entre tenso e corrente na entrada do filtro (em graus).

De maneira semelhante ao filtro LC srie, obtm-se o valor para o contedo
harmnico para o filtro LC paralelo, dado pela expresso (3.43):

( )
( ) ( )

+
+

... 7 , 5 , 3 n
2
2 2 2 2 2
2
2 2
LC
. n 1 Q . n . n
1 Q
.
2 . 2
TDH
paralelo
(3.43)
Na fig. 3.13, tem-se um baco para a expresso (3.43):

TDH
Q=1,4
Q=1,6
Q=1,8
Q=2

0.8 1 1.2 1.4 1.6 1.8


0.02
0.04
0.06
0.08
0.1
0.12
0.14

Fig. 3.13 Contedo harmnico sobre a carga, para o filtro LC paralelo.



Captulo 3 Estudo do estgio inversor e do filtro de sada.

48
A metodologia de projeto para o filtro LC paralelo semelhante quela que
foi apresentada para o filtro LC srie. Eis os passos a serem seguidos:
1 - Determinar o ganho desejado para o filtro, observando a expresso
(3.18);
2 - Escolher um valor para a relao de freqncias. Isto deve ser feito
tendo-se em mente que este valor deve ser superior unidade;
3 - Calcular o fator de qualidade do filtro com a expresso (3.44) (originada
de (3.36)):

( ) [ ]
G
1 . G 1
Q
2
2


(3.44)
4 - Calcular os valores de indutncia e capacitncia, com as expresses
(3.45) e (3.46):

R . Q
L (3.45)

L .
C
2
2
p

(3.46)
5 - Determinar a corrente que circula pelo indutor, o deslocamento entre
tenso e corrente na entrada do filtro e o contedo harmnico na carga com a
ajuda das expresses (3.38), (3.42) e (3.43).
A seguir, segue um exemplo de projeto para as mesmas especificaes
dadas para o exemplo de projeto para o filtro LC srie.
Novamente, o valor do ganho do filtro de 0,555 e tambm ser escolhido
1,2 para a relao entre freqncias. Calcule-se, agora, o fator de qualidade,
dado em (3.47):

( ) [ ] ( ) [ ]
747 , 1
555 , 0
2 , 1 1 . 555 , 0 1
G
1 . G 1
Q
2
2
2
2



(3.47)
Calcular-se-, agora, os valores de L e C, dados em (3.48) e (3.49):

H 278
100000 . . 2
100 . 747 , 1 R . Q
L

(3.48)

nF 1 , 13
10 . 278 . ) 100000 . . 2 (
2 , 1
L .
C
6 2
2
2
2
p

(3.49)
Calcule-se, agora o valor da corrente na entrada do filtro com (3.50) e (3.51):


Captulo 3 Estudo do estgio inversor e do filtro de sada.

49


+

+
4 , 82
2 , 1 747 , 1
747 , 1
. 100
Q
Q
. R Z
2 2 2 2
o

(3.50)

A 21 , 1
4 , 82
100
Z
V
I
o
o
2

(3.51)
Este o valor de corrente eficaz que circula no indutor do filtro (e no
secundrio do transformador). Calcular-se-, agora, o deslocamento entre tenso
e corrente na entrada do filtro. O resultado est em (3.52)

4 , 115
747 , 1
2 , 1
arctg
2 , 1 1
747 , 1
arctg
Q
arctg
1
Q
arctg
2
2
2
2

,
_


,
_

,
_



,
_



(3.52)
Como o deslocamento ultrapassou 90, deve-se fazer
v
=180 -.

Ou seja, o
deslocamento de 64,6.
O valor aproximado para o contedo harmnico sobre a carga dado pela
expresso (3.53):

( )
( ) ( )
% 9 , 5
2 , 1 . n 1 747 , 1 . n . n
2 , 1 1 747 , 1
.
2 . 2
TDH
... 7 , 5 , 3 n
2
2 2 2 2 2
2
2 2
LC
paralelo

+
+

(3.53)
Nas figuras (3.14), (3.15) e (3.16), apresentam-se os resultados de
simulao.

-200V
-100V
0V
100V
200V
149,4V

Fig. 3.14 Forma de onda da tenso de sada, com seu respectivo valor de pico.


Captulo 3 Estudo do estgio inversor e do filtro de sada.

50
0Hz 200kHz 400kHz 600kHz 800kHz 1MHz
0V
50V
100V
150V
(500kHz , 1,3V)
(300kHz , 6,4V)
(100kHz , 141V)

Fig. 3.15 Espectro harmnico da tenso de sada, com os valores de pico da fundamental, da 3
e da 5 harmnicas.

Percebe-se que o valor da fundamental da tenso de sada ficou no valor
projetado, entretanto, o valor eficaz da tenso de sada ficou prejudicado, sendo o
seu valor 5V acima do projetado.
O contedo harmnico total ficou em 4,7% (fornecido pelo simulador).

960us 965us 970us 975us 980us
-5.0
0
5.0
(971,7us , -7,3mA)
(970us , 2A)

Fig. 3.16 - Deslocamento entre tenso (em verde, dividido por 40) e corrente (em vermelho).

O valor do deslocamento angular dado por (3.54):

2 , 61 rad 0681 , 1
s 10
s 7 , 1 . . 2



(3.54)
O valor da corrente eficaz da figura 3.16 de 1,3A.


Captulo 3 Estudo do estgio inversor e do filtro de sada.

51
3.2.3 Filtro LCC:

O filtro LCC apresentado na fig. 3.17 com as variveis necessrias ao seu
projeto.

vi(t)
Cs
L
R
Cp
+
-
i1(t)
i2(t)
+
-
vo(t)

Fig. 3.17 Filtro LCC.

Tirando-se as equaes das malhas:
( )

+ +
dt
t di
L dt ). t ( i .
C
1
) t ( v ) t ( v
1
1
s
o i

(3.55)

( )

dt ). t ( i .
C
1
) t ( i ) t ( i R ) t ( v
2
p
2 1 o

(3.56)
Tirando-se as transformadas de Laplace de (3.55) e (3.56), chega-se a
(3.57) e (3.58):

) s ( I . L . s
C . s
) s ( I
) s ( V ) s ( V
1
s
1
o i
+ +
(3.57)

( )
p
2
2 1 o
C . s
) s ( I
) s ( I ) s ( I R ) s ( V
(3.58)
Modificando-se (3.57), possvel chegar-se a (3.59):

,
_

R
C . R . s 1
). s ( V ) s ( I
p
o 1

(3.59)
Substituindo (3.59) em (3.58), obtm-se (3.60) e, com algumas
manipulaes, (3.61):

,
_

+
+

,
_

+ +
R
C . R . s 1
). s ( LV . s
C
C
RC . s
1
). s ( V ) s ( V ) s ( V
p
o
s
p
s
o o i

(3.60)

( )
p s
3
s
2
s p
s
i
o
C . C . L . R . s C . L . s C C R . s 1
C . R . s
) s ( V
) s ( V
+ + + +

(3.61)
Substituindo-se s por j. em (3.61), obtm-se (3.62) e (3.63):


Captulo 3 Estudo do estgio inversor e do filtro de sada.

52

( )
p s
3
s
2
s p
s
i
o
C . C . L . R . . j C . L . C C R . . j 1
C . R . . j
) . j ( V
) . j ( V
+ +


(3.62)

,
_


+
+

s
s
2
s
p s
2
p s i
o
C . R .
1 C . L .
. j
C
C . C . L . C C
1
) . j ( V
) . j ( V

(3.63)
Sero feitas as seguintes definies:
- Fator de qualidade:

s
C . R . Q (3.64)
- Freqncia de ressonncia srie:

s
s
C . L
1

(3.65)
- Freqncia de ressonncia paralela:

p
p
C . L
1

(3.66)
- Relao entre freqncias (srie):

s
s
s
C . L .


(3.67)
- Relao entre freqncias (paralelo):

p
p
p
C . L .


(3.68)
Tirando-se o mdulo de (3.63) e aplicando-se as definies de (3.64) a
(3.68), chega-se a (3.69):

( )
( )
( )
2
2
s
2
2
p
2
s
2
s
2
p
i
o
Q
1
1
. j V
. j V
. j G

,
_

,
_


(3.69)
Percebe-se que esta equao muito semelhante quela obtida para o
ganho do filtro LC srie, a menos do primeiro termo, que aqui est elevado ao
quadrado. Portanto, fazendo a definio (3.70), chega-se a (3.71):

2
2
p
2
s
2
p
1

,
_

(3.70)


Captulo 3 Estudo do estgio inversor e do filtro de sada.

53

( )
2
s
2
s 2
p
1
1 .


(3.71)
Com isto, tem-se (3.72):

( )
( )
( )
2
2
s
i
o
Q
1
1
. j V
. j V
. j G

,
_


(3.72)
Agora, deve-se pensar acerca da gama de valores que poder assumir. O
intuito de se fazer um filtro LCC que, durante a partida da lmpada, L, C
s
e C
p

devem estar ajustados de tal forma que a freqncia de ressonncia coincida com
a de chaveamento, para que haja um crescimento da tenso de sada at que
esta atinja a tenso de ignio da lmpada [16]. Ento:

p s
p s
C C
C . C . L
1
+

(3.73)
Das definies (3.65) e (3.67), combinadas com (3.73), chega-se a (3.74):

p s
p s s
s
C C
C . C . L
1
C . L
+


(3.74)

1
C
C
2
s
s
p


(3.75)
Que a condio para que, na partida, se tenha uma sobretenso para a
ignio da lmpada. Observando (3.70), (3.71) e (3.75), facilmente percebe-se
que isto equivale a impor que seja igual a zero. Portanto:

( )
( )
( ) 1
Q
. j V
. j V
. j G
2
s i
o


(3.76)
A expresso (3.76) fornece o ganho do filtro LCC para as condies dadas.
A fig. 3.19 mostra o ganho com relao
s
e Q.



Captulo 3 Estudo do estgio inversor e do filtro de sada.

54
Q=0,1
Q=0,2
Q=0,3
Q=0,4

s
0.8 1 1.2 1.4 1.6 1.8
30
20
10
0
10
20
30
|G(j.w)|

Fig. 3.19 Ganho esttico do filtro LCC, com relao s, parametrizado com relao Q.

Devem-se determinar, agora, a corrente que circula pelo indutor, a tenso
mxima no capacitor srie e o deslocamento entre tenso e corrente na entrada
do filtro.
A impedncia de sada deste filtro a mesma que se encontra no filtro LC
paralelo, dada pela expresso (3.38). Para as definies dadas aqui, Zo
calculado como:

2
2
s
o
1
Q
1
1
. R Z

,
_


+

(3.77)
Na fig. 3.20, tem-se o baco para (3.77) (
R
Z
Z
o
o ).

|Zo|
Q=0,1
Q=0,2
Q=0,3
Q=0,4

s
0.8 1 1.2 1.4 1.6 1.8
0
0.2
0.4
0.6
0.8
1

Fig. 3.20 Impedncia de sada normalizada.


Captulo 3 Estudo do estgio inversor e do filtro de sada.

55
Aplicando o mesmo mtodo usado para o filtro LC srie para determinar a
tenso mxima no capacitor srie, encontra-se (3.78):

( ) ) t . cos( .
Q
1
Q
1 . 2 . V
t v
2
2
s
o
c

1
1
]
1

,
_


+

(3.78)
Aplicando as devidas manipulaes, obtm-se (3.79):

Q
1
Q
1 . 2 . V
V
2
2
s
o
cmx
1
1
]
1

,
_


+

(3.79)
Que a expresso que fornece a tenso mxima sobre o capacitor srie. Na
fig. 3.21, tem-se o baco para esta expresso:

Q=0,1
Q=0,2
Q=0,3
Q=0,4

s
0.8 1 1.2 1.4 1.6 1.8
0
2
4
6
8
10

Fig. 3.21 Ganho de tenso no capacitor srie.

A impedncia total do circuito dada por (3.80):

p
p
s
p
C .
j
R
C .
R
. j
C .
j
L . . j Z


(3.80)
Com algumas manipulaes, chega-se a (3.81):


Captulo 3 Estudo do estgio inversor e do filtro de sada.

56

( )
2
s
2
p
s
2
s
s
2
s p
p
. Q
. j 1
C .
1
j
C
1 . C . R
R
Z


(3.81)
O ngulo desta impedncia dado por (3.82):

( )

,
_

,
_



2
s
2
p
2
s
2
s
2
p
2
s
. Q
arctg
1 . . Q
Q
1
arctg (3.82)
Aplicando (3.70) em (3.82), obtm-se (3.83):

( )

,
_

,
_



2
s
2
s
1
1 . Q
arctg
Q .
1
arctg
(3.83)
Observando que =0 e que arctg=90 :

,
_


1
Q
arctg
2
2
s

(3.84)
Na fig. 3.22, tem-se um baco para a expresso (3.84):

Q=0,1
Q=0,2
Q=0,3
Q=0,4

s
0.8 1 1.2 1.4 1.6 1.8
0
20
40
60
80

Fig. 3.22 ngulo de defasagem entre tenso e corrente na entrada do filtro (em graus).

O contedo harmnico sobre a carga calculado como antes, sendo este
valor dado por (3.85):


Captulo 3 Estudo do estgio inversor e do filtro de sada.

57

,
_

... 7 , 5 , 3 n
2
2
s
2
2
s
LCC
1 . n
1
.
2 . 2
TDH (3.85)
O baco para a expresso (3.85) est na fig. 3.23:

TDH

s
0.8 1 1.2 1.4 1.6 1.8 2
0
0.02
0.04
0.06
0.08
0.1

Fig. 3.23 Distoro harmnica sobre a carga.

A metodologia de projeto para este filtro segue os seguintes passos:
1 - Determinar o ganho do filtro, observando a expresso (3.18);
2 - Escolher um valor para a relao entre freqncias (srie);
3 - Determinar Q com a expresso (3.86):

( ) 1 . G Q
2
s
(3.86)
4 - Escolher os valores de C
s
e L com as expresses (3.20) e (3.21),
respectivamente, e C
p
com a expresso (3.75);
5 - Calcular a corrente na entrada do filtro com a ajuda da expresso (3.77),
a tenso mxima no capacitor srie com a expresso (3.79), o deslocamento
entre tenso e corrente na entrada do filtro com (3.84) e o contedo harmnico
sobre a carga com a expresso (3.85).
A seguir, mostra-se um exemplo de projeto, com as mesmas especificaes
dadas nos exemplos dos filtros anteriores (G=0,555 e
s
=1,2). Calcule-se, agora,
o fator de qualidade:

( ) 2442 , 0 ) 1 2 , 1 .( 555 , 0 1 . G Q
2 2
s
(3.87)


Captulo 3 Estudo do estgio inversor e do filtro de sada.

58
Podem-se calcular, agora, os valores dos elementos do filtro:

nF 9 , 3
100 . 100000 . . 2
2442 , 0
R .
Q
C
s

(3.88)

( )
H 938
10 . 9 , 3 . 100000 . . 2
2 , 1
C .
L
9 2
2
s
2
2


(3.89)

nF 9 , 8
1 2 , 1
10 . 9 , 3
1
C
C
2
9
2
s
s
p

(3.90)
A impedncia de sada dada por:

,
_

,
_


+
4 , 87
2 , 1 1
2442 , 0
1
1
. 100
1
Q
1
1
. R Z
2
2
2
2
s
o

(3.91)
Portanto, a corrente na entrada do filtro ser de 1,14A. Os valores da tenso
mxima sobre o capacitor srie, do ngulo de deslocamento e da taxa de
distoro harmnica sobre a carga so calculados nas expresses (3.92), (3.93) e
(3.94), respectivamente:

V 662
2442 , 0
2 , 1 1
2442 , 0
1 . 2 . 100
Q
1
Q
1 . 2 . V
V
2
2
2
2
s
o
cmx

1
1
]
1

,
_

1
1
]
1

,
_


+

(3.92)

61 rad 0641 , 1
1 2 , 1
2442 , 0
arctg
2 1
Q
arctg
2
2 2
s

,
_

,
_


(3.93)

% 6 , 3
1 2 , 1 . n
1 2 , 1
.
2 . 2
TDH
... 7 , 5 , 3 n
2
2 2
2
LCC

,
_

(3.94)
Nas figuras (3.24), (3.25), (3.26) e (3.27) , esto os resultados obtidos por
simulao:


Captulo 3 Estudo do estgio inversor e do filtro de sada.

59
-200V
-100V
0V
100V
200V
142,6V

Fig. 3.24 Forma de onda de tenso na sada do filtro, com seu respectivo valor de pico.

0Hz 200kHz 400kHz 600kHz 800kHz 1MHz
0V
50V
100V
150V
(500kHz , 512,7mV)
(300kHz , 2,6V)
(100kHz , 139,8V)

Fig. 3.25 Espectro harmnico de tenso sobre a carga, mostrando a amplitude da fundamental,
da 3 e da 5 harmnicas.

Neste filtro, houve uma melhor atenuao das componentes harmnicas na
carga e a distoro total ficou em 2%. Percebe-se, tambm, que a tenso voltou a
ficar em um valor melhor, se aproximando mais do valor especificado.



Captulo 3 Estudo do estgio inversor e do filtro de sada.

60
-800V
-400V
0V
400V
800V
654,7V

Fig. 3.26 Forma de onda de tenso sobre o capacitor srie, com seu valor mximo.


960us 965us 970us 975us 980us
-5.0
0
5.0
1,6A
(971,667us , -5,3mA)
(970us , 1.5A)

Fig. 3.27 - Deslocamento entre tenso (em verde, dividido por 40) e corrente (em vermelho) e
valor de pico da corrente na entrada.

Calcule-se o valor deste deslocamento com a expresso (3.95):

60 rad 0474 , 1
s 10
s 667 , 1 . . 2



(3.95)
O valor eficaz da corrente na entrada, conforme a fig. 3.23 de 1,13A. Na
fig. 3.26, percebe-se uma divergncia de 7V entre o valor simulado e o calculado.






Captulo 3 Estudo do estgio inversor e do filtro de sada.

61
3.2.4 Comparao entre o desempenho dos filtros:

Na tabela 3.1, mostra-se um comparativo entre os aspectos dos filtros de
sada.

Tabela 3.1 Comparao entre os filtros de sada.
Filtro Harmnicas
na carga
Corrente na
entrada
Tenso sobre o
capacitor srie
Transitrio
de partida
Falha na
partida
LC srie
Baixo
contedo
Razovel Alta Desfavorecido
Circuito
aberto
LC paralelo
Baixo
contedo
Muito alta No h Favorecido
Curto-
circuito
LCC
Muito baixo
contedo
Alta Muito alta
Muito
favorecido
Curto-
circuito

Alguns comentrios acerca desta tabela devem ser feitos:
1 - Todos estes filtros proporcionam contedo harmnico baixo o suficiente
para que a lmpada tenha uma vida til prolongada, basta que se manipule o
parmetro (ou
s
) suficientemente baixo;
2 - A corrente no filtro LC srie a mais baixa de todas, independendo dos
parmetros do filtro;
3 - A corrente nos outros dois filtros depende do valor de Q, sendo que,
quanto menor este valor, maior a corrente no filtro. Lembra-se que o valor de Q
est ligado a (quanto menor , menor Q) e que, portanto, um menor contedo
harmnico na carga implica em uma corrente maior na entrada (compromisso);
4 - Os valores percentuais de corrente no filtro LC paralelo com relao ao
filtro LC srie (30% superior) e LCC com relao ao filtro LC srie (13% superior)
foram verificados em outros projetos para diferentes parmetros de entrada;
5 - O fato de a tenso sobre o capacitor srie ser superior no filtro LCC
uma conseqncia do fato de este filtro ter uma corrente superior;
6 - Uma lmpada tpica de 40W [16] tem uma tenso de ignio, a frio, de
cerca de 350V. Percebe-se que o filtro LC srie fica em desvantagem, pois ter
de ter uma tenso de entrada de, no mnimo a tenso de ignio da lmpada,


Captulo 3 Estudo do estgio inversor e do filtro de sada.

62
enquanto os demais filtros podero ter uma tenso de entrada menor (limitada
inferiormente apenas pela tenso nominal da lmpada);
7 - Independentemente do filtro a ser escolhido, recomenda-se a colocao
de um enrolamento auxiliar, saindo do transformador que alimenta o filtro, para o
pr-aquecimento do filamento da lmpada, o que proporcionar uma ignio em
uma tenso substancialmente menor e elevar a vida til da lmpada;
8 - O filtro LCC ter, teoricamente, uma ignio mais rpida, pois, na
partida, a freqncia de ressonncia coincidir com a de chaveamento, enquanto
no filtro LC paralelo, a freqncia de ressonncia ficar abaixo da de
chaveamento (relao );
9 - Se, na partida do circuito, houver uma falha na lmpada (rachadura no
vidro, por exemplo) e esta no entrar em funcionamento, haver uma corrente
crescente nos filtros LC paralelo e LCC. Necessita-se, pois, de algum recurso que
vise evitar este efeito, o qual levar o inversor destruio.
Em trabalhos anteriormente apresentados [1, 2, 3, 4], verificou-se uma
tendncia a se utilizar o filtro LCC para a ignio de lmpadas fluorescentes.
Entretanto, a desvantagem da corrente ser superior sria, pois implica em um
superdimensionamento do inversor que gerar a onda quadrada. Uma soluo
vivel para este problema mostrada na fig. 3.28.

PTC
+
-
Lmpada

Fig. 3.28 Soluo proposta.

Com este circuito, pode-se projetar o filtro como se fosse um LC srie e o
capacitor paralelo serviria somente para, na partida, colocar a freqncia de
ressonncia coincidindo com a de chaveamento. Assim que o PTC atingisse uma
temperatura suficiente, sua resistncia aumentaria de tal forma que retiraria o
capacitor paralelo do circuito e voltar-se-ia ao filtro LC srie. Com isto, conseguir-
se-ia os melhores aspectos de ambos os filtros LC srie e LCC.


Captulo 3 Estudo do estgio inversor e do filtro de sada.

63
3.3 Inversores:

Em literatura [18], encontram-se referncias dadas a trs topologias de
inversores para aplicaes em sistemas de iluminao:
- Inversor meia-ponte assimtrico;
- Inversor meia-ponte simtrico;
- Inversor ponte completa.
Estas topologias encontram-se na fig. 3.29.

D1 S1
Vdc
S2 D2
carga

(a)
D1
S1
Vdc
D2 S2
C2
carga
C1

(b)
carga
D4
D4
D3
D1
S4
Vdc
S3
S2
S1
a b

(c)
Fig. 3.29 Topologias de inversores empregados em sistemas de iluminao: (a) meia-ponte
assimtrico, (b) meia-ponte simtrico e (c) ponte completa.

O bloco representando a carga, conforme foi visto no captulo 1, consiste de
transformadores para isolao e adaptao da tenso, seguidos de filtros (LC
srie, LC paralelo, etc.) e finalmente a lmpada.
Em trabalhos envolvendo reatores para cargas pequenas (at poucas
centenas de watts) [1, 2, 3, 4], nota-se uma tendncia utilizao do inversor
meia-ponte assimtrico. A razo para tal que, tendo um capacitor em srie na
carga (utilizao do filtro LC srie ou LCC), no h componente cc na tenso de
sada e, com isto, economiza-se um capacitor na sada do estgio retificador.
Nestes sistemas, esta prtica bastante justificvel, pois, um dos fatores que
impe maior restrio o custo. Em [5], depara-se com um projeto de potncia
mais elevada (1,2kW), ainda com utilizao desta topologia. Entretanto, medida


Captulo 3 Estudo do estgio inversor e do filtro de sada.

64
que se eleva a potncia, torna-se interessante a utilizao do inversor em ponte
completa, por aplicar na carga (entenda-se aqui o(s) primrio(s) do(s)
transformador(es) isolador(es)) a tenso do barramento cc, enquanto que, na
topologia anterior, a esta tenso era de apenas a metade do barramento. Isto,
obviamente, propiciar um esforo de corrente menor em cada interruptor,
possibilitando a utilizao de MOSFETs ou IGBTs de menor capacidade de
corrente.

3.3.1 Modulao e gerao dos sinais de gate aplicados nos
interruptores e etapas de funcionamento:

A modulao a ser aplicada sobre os interruptores extremamente simples,
consistindo de sinais complementares, com freqncia e razo cclica constantes,
sendo que, h apenas um tempo morto, para que se garanta que no ocorrero
curtos de brao acidentais.
Apresentam-se as etapas de operao do inversor ponte completa na fig.
3.30:

carga
D4
D4
D3
D1
S4
Vdc
S3
S2
S1
i

(a)
carga
D4
D4
D3
D1
S4
Vdc
S3
S2
S1
i

(b)
carga
D4
D4
D3
D1
S4
Vdc
S3
S2
S1
i

(c)
carga
D4
D4
D3
D1
S4
Vdc
S3
S2
S1
i

(d)
Fig. 3.30 Etapas de operao do inversor ponte completa.

Um circuito integrado UC3524 ou UC3525 pode fornecer os sinais de gate
necessrios para a operao desejada deste conversor, alm de fornecer uma
opo de circuito de proteo contra sobrecorrente, no caso de falha na partida


Captulo 3 Estudo do estgio inversor e do filtro de sada.

65
da lmpada. Lembra-se, aqui, que h a necessidade de comandos isolados para
os interruptores S1 e S2. Na fig. 3.31, tem-se um exemplo de circuito que pode ser
empregado para a gerao dos sinais de gate dos interruptores, utilizando o
UC3525.

Cd
R1
R2
Rt
Pot1
Pot2=Rd
Css
1
2
3 4
5 6 7 8
9
10
11
12
13
14
15
16
UC3525
+Vcc
proteo

Fig. 3.31 - Circuito gerador dos pulsos de gate, utilizando o UC3525.

O curto entre os pinos 1 e 9 forma um seguidor de tenso no amplificador
operacional que faz a amplificao do erro da tenso de sada. Juntando-se isto
com o divisor resistivo entre a tenso de referncia (pino 16) e a entrada no-
inversora do ampop (pino 2), devidamente calculado, consegue-se fazer com que
a razo cclica permanea constantemente no seu valor mximo.
O resistor Rd responsvel pelo tempo morto que a razo cclica dever ter.
O valor mximo para este valor de tempo morto dado pelo tempo que o diodo
em antiparalelo com o interruptor de potncia ir conduzir. Portanto, este tempo
pode ser calculado com a expresso (3.96):

f . . 2
t
) mx ( dead

(3.96)
Onde o ngulo de deslocamento anteriormente deduzido para cada filtro,
em radianos.



Captulo 3 Estudo do estgio inversor e do filtro de sada.

66
3.3.2 Anlise dos esforos de corrente no inversor em ponte completa,
aplicado em sistemas de iluminao:

Ser apresentada, agora, uma anlise quantitativa dos esforos de corrente
sobre os interruptores, com a modulao apresentada. Para esta anlise,
considera-se que a carga constituda de filtros iguais entre si.
As formas de onda de tenso e corrente tpicas, presentes entre os pontos
a e b, na fig. 3.29(c), esto na fig. 3.32.


Fig. 3.32 Formas de onda de tenso (em vermelho) e de corrente (em verde) entre os pontos a
e b.

Pode ser escrita a equao (3.97):

) t . sen(
Z
2 . V . q . p
) t . ( I
o
2 o
(3.97)
Onde:

in
1 o
V
V
q
(3.98)
E:

i
P
P
p
(3.99)
Calcula-se o valor eficaz de (3.97), encontrando-se (3.100):


Captulo 3 Estudo do estgio inversor e do filtro de sada.

67

) t . ( d . ) t . ( sen
Z
V . q . p . 2
. 2
1
I
0
2
2
o
2
2 o
2 2
2
sef


(3.100)

. 4
) . 2 ( sen
. 2
.
Z
V . q . p
I
o
2 o
sef
(3.101)
A expresso (3.101) fornece a corrente eficaz que circula em um interruptor.
Com o mesmo raciocnio empregado para se obter a expresso (3.101), pode-se
provar que a corrente mdia em um interruptor dada pela expresso (3.102), til
no caso de emprego de IGBTs:

( ) +

cos 1 .
Z . . 2
2 . V . q . p
I
o
2 o
smd
(3.102)
O intervalo de integrao utilizado deve-se ao deslocamento dado pelo filtro.
A corrente positiva que circula no semiciclo negativo de tenso (e vice-versa)
passa pelo diodo. Calcula-se, ento, a corrente mdia em um diodo com (3.103) e
(3.104):

) t . ( d . ) t . sen( .
Z
2 . V . q . p
.
. 2
1
I
o
2 o
dmd


(3.103)

( )

cos 1 .
Z . . 2
2 . V . q . p
I
o
2 o
dmd
(3.104)
Nestas expresses, nota-se o aparecimento do parmetro (ngulo de
defasagem), calculado nas sees anteriores, para cada um dos filtros.

3.3.3 Consideraes sobre a comutao:

Considerem-se as formas de onda de tenso e corrente, contidas na fig.
3.33, referentes a um interruptor:



Captulo 3 Estudo do estgio inversor e do filtro de sada.

68
a
b
a
b

Fig. 3.33 Formas de onda tpicas de tenso (em verde) e corrente (em vermelho) em um
interruptor.

Na forma de onda da fig. 3.33, percebe-se que a entrada em conduo do
interruptor (ponto a) se d de forma suave, pois, anteriormente, o diodo que se
encontra em antiparalelo com este interruptor conduz a corrente de carga.
Entretanto, o mesmo no ocorre com o bloqueio do interruptor (ponto b).
A estrutura estudada de fcil realizao de comutao suave, inclusive no
bloqueio, pois a corrente se encontra defasada com relao tenso, e, portanto,
com a incluso de capacitores em paralelo com os interruptores, consegue-se
eliminar por completo as perdas em comutao.
Lembrando que:

( )
( )
dt
t dV
. C t I (3.105)
Assumindo que estes parmetros sejam lineares no momento da comutao
e considerando um determinado tempo t, durante o qual a comutao ocorrer,
substituindo estes valores e a corrente no momento da comutao, chega-se a
(3.106):

c
c
o
2 o
c
V
t
.
Z . 2
) sen( . 2 . V . q . p
C


(3.106)
Onde a variao da tenso ser de zero at a tenso de barramento.




Captulo 3 Estudo do estgio inversor e do filtro de sada.

69
3.3.4 Circuitos de proteo contra sobrecorrente:

Anteriormente, viu-se a necessidade de um circuito de proteo contra
sobrecorrente, sobretudo quando se emprega o filtro LC paralelo ou o LCC. Uma
soluo que pode ser adotada apresentada na fig. 3.34.

R2
D1
R5
Q1
R3
pino10
Q2
R6
R7
D2
X1
R4
Tc
R1
+Vcc
1:n

Fig. 3.34 Circuito de proteo contra sobrecorrente.

A corrente que circula pelo circuito de potncia amostrada pelo
transformador de corrente Tc e transformada em um sinal de tenso por R1.
Eventualmente, esta corrente superar o limite dado ao projeto, e a tenso em R
1

ser suficiente para disparar o tiristor X
1
. Isto far com que o terra seja aplicado
base do transistor Q1, o qual bloquear e retirar o terra do pino 10 do UC3525,
aplicando neste a tenso +Vcc. Isto desabilitar o circuito at que este seja
religado.
Os elementos R
6
, Q
2
e D
2
formam um circuito de sinalizao de falha.
O projeto do sensor de corrente e do circuito de proteo pode ser feito
conforme recomendaes dadas em [20], as quais esto a seguir:
1 - Determinar a relao de transformao de T
c
. Para isto, deve-se
determinar qual ser a mxima potncia que se pode permitir ser dissipada no
resistor R1, com isto, pode-se determinar a corrente eficaz que passar no
secundrio e, portanto, a corrente de pico no secundrio do transformador;
2 - Determinar os condutores a se utilizar. Isto feito de maneira simples,
aps a determinao das correntes de primrio e secundrio;


Captulo 3 Estudo do estgio inversor e do filtro de sada.

70
3 - Determinar o ncleo a ser utilizado e a densidade de fluxo que ir
circular pelo ncleo. Para isto, arbitra-se um ncleo e calcula-se a densidade de
fluxo atravs da expresso (3.107) a seguir:
( )
f . A . N
D . V V
B
e s
mx diodo gt
+
(3.107)
Obviamente, este valor deve estar abaixo da saturao e o toride deve
comportar os condutores.
4 - Calcular a tenso de desmagnetizao. Para isto, pode ser utilizada a
expresso (3.108) a seguir:
( )
mx
mx diodo gt
desm
D 1
D . V V
V

+
(3.108)
Esta ltima expresso mostra que, para razes cclicas relativamente baixas
(at 45%), a tenso de desmagnetizao no se torna um problema, e que a
tenso de desmagnetizao dada pela tenso reversa sobre o diodo. Isto torna
o uso deste tipo de sensor de corrente adequado para a aplicao no inversor
estudado.
5 - R2, R3 e R4 devero formar um divisor resistivo de tal forma que a tenso
aplicada na base de Q1 (normalmente um 2N2222) mantenha este transistor na
saturao. Alm disto, deve-se notar que, na ocorrncia da falha, o resistor R
2

dever limitar a corrente que circular pelo tiristor;
6 - O resistor R5 tem dupla funo: limitar a corrente que passa por Q2 e,
juntamente com R
6
, limitar a tenso na base de Q
2
(normalmente um 2N2222,
tambm);
7 - O resistor R7 dever limitar a corrente em Q2, mas deve assegurar
tambm uma corrente suficiente para a conduo do LED, quando da ocorrncia
de falha (cerca de 30mA).
O ponto do circuito de potncia onde ser posto o primrio do sensor de
corrente de fundamental importncia. Basicamente, existem trs pontos a serem
escolhidos, conforme mostra a fig. 3.35:


Captulo 3 Estudo do estgio inversor e do filtro de sada.

71
Tc
carga

(a)
carga
Tc

(b)
carga
Tc

(c)
Fig. 3.35 Pontos que podem ser escolhidos para monitorar a corrente no circuito: (a) na entrada;
(b) em um interruptor e (c) na sada.

As opes dadas na fig. 3.35(a) e (b) no so convenientes, pois, na
primeira, a razo cclica que o sensor de corrente enxergar estar muito alta e,
na segunda, o sensor enxergar a corrente somente em um par de interruptores
deixando o outro desprotegido, alm de a indutncia de disperso, apesar de
pequena, poder interferir no correto funcionamento dos interruptores.
A melhor opo dada na fig. 3.35(c), onde o sensor poder atuar no caso
da falha na ignio de uma lmpada e a indutncia de disperso ter pouca
importncia, tendo em vista que nos primrios dos transformadores de potncia j
haver indutncias de disperso bem mais significativas e, no secundrio destes
transformadores, o primeiro elemento um indutor.

3.4 Concluso:

Neste captulo, foi feita uma anlise dos mtodos de ignio da lmpada e
desenvolveu-se uma metodologia para o projeto dos filtros LC srie, LC paralelo e
LCC, alm de ser proposta uma outra maneira de se partir a lmpada, utilizando-
se um PTC para isto. Compararam-se, tambm os diferentes aspectos,
evidenciando as vantagens e desvantagens de cada filtro.


Captulo 3 Estudo do estgio inversor e do filtro de sada.

72
Alm disto, fez-se um estudo dos inversores, comparando-se o seu
desempenho para diferentes aplicaes relacionadas potncia (baixa potncia
para inversor meia-ponte assimtrico e alta potncia para inversor ponte
completa). Estudou-se, tambm um circuito para a gerao dos pulsos de gate e
um circuito para proteo contra sobrecorrente, com o intuito de evitar possveis
problemas gerados, quando se utiliza filtros do tipo LC paralelo ou LCC.
Foram explicitadas expresses que fornecem os esforos de corrente nos
interruptores e diodos no circuito de potncia. Deve-se ressaltar que, apesar de
isto ter sido feito para a ponte completa, as expresses so igualmente vlidas
para os inversores meia-ponte.
Tm-se, agora, condies de se projetar um sistema completo para
alimentao de lmpadas fluorescentes, desde o estgio de entrada (retificao
com alto fator de potncia) at os filtros de sada (corrente senoidal em alta
freqncia, com baixa distoro harmnica).
CAPTULO 4

PROJETO, SIMULAO E RESULTADOS EXPERIMENTAIS DE
UM SISTEMA PARA ILUMINAO FLUORESCENTE DE 3kW


4.1 Introduo:

Tendo sido concludos os estudos iniciais referentes concepo da
arquitetura do sistema, topologias escolhidas para o retifi cador com alto fator de
potncia, para o inversor e para os filtros de sada, tem-se condies para o
projeto de um sistema completo para a alimentao de lmpadas fluorescentes.
O prottipo a ser projetado e testado alimentar uma carga de 3kW, com a
finalidade de se comprovar a eficcia dos estudos realizados nos captulos
anteriores. As topologias a serem utilizadas so o boost e o inversor ponte
completa.
Tambm, projetou-se um PFC passivo de 1,2kW, o qual poderia substituir o
estgio de correo do fator de potncia do sistema apresentado em [5].

4.2 Especificaes do projeto:

As especificaes do projeto so as seguintes:
- Potncia do sistema: 3kW;
- Tenso de entrada: 220V t 15%;
- Tenso de sada do pr-regulador: 400V;
- Ondulao mxima da corrente no indutor boost: 20%;
- Ondulao mxima de tenso na sada do boost: 5%;
- Freqncia da rede: 60Hz;
- Freqncia de operao do pr-regulador: 40kHz;
- Freqncia de operao do inversor: 30kHz;
- Tenso na sada do inversor (secundrio do transformador): 200V;
- Tenso sobre as lmpadas: 112V;


Captulo 4 Projeto, simulao e resultados experimentais de um sistema para iluminao
fluorescente de 3kW.

74
4.3 Projeto de um pr-regulador boost para a correo do fator de
potncia:

Como o pr-regulador dever fornecer a potncia de carga acrescida da
potncia que ser dissipada por todo o sistema, isto , perdas no prprio pr-
regulador e no inversor, a potncia do conversor boost ser de 3,5kW.
Para o projeto deste conversor, foram seguidas as recomendaes contidas
nas referncias [9, 10, 12, 13, 21].
O circuito completo do conversor boost est na fig. 4.1.


UC3854
3,3mF / 25V
LM7818
100nF
82R
1mF / 25V
Rinrush
Rmc
Cmc2
Cmc1
Rmo
Rci
Rpk1
Rpk2
Rvac2
Rvac
Rff2
1uF
Cset 18k
100pF
Rset Css
~
Vin
Db
Csb
Ds1
Lb
Rff1
Lsb
100k
Cmt1 Rmt2
1,8k
Cb
Rmt1
10k
Rcarga
Cff1 Rff3
Cff2
1
2
3 4 5
6
7
8
9
10
11
12 13 14 15
16
1N4148
2N2907
470R
Sb
8R2
1N4746
1N4148
1N4007 (4x)
20A
TH1NAC2
5u / 380V
470pF
220V / 18V
Cmt2
10nF
Rsh


470pF 56R / 5W (2 em paralelo)
Ds2

Fig. 4.1 Conversor boost projetado.





Captulo 4 Projeto, simulao e resultados experimentais de um sistema para iluminao
fluorescente de 3kW.

75
4.3.1 Dimensionamento do estgio de potncia:

Os valores da mxima ondulao de corrente no indutor boost e da
indutncia boost podem ser calculados pelas expresses (4.1) e (4.2),
respectivamente:

( )
A 3 , 5
85 , 0 . 220
2 . 3500 . 2 , 0
V 1 . V
2 . P . I
I
% in in
% L
L
b
b

(4.1)

( )
H 540
40000 . 3 , 5
2 . 15 , 1 . 220 . 32 , 0
f . I
2 . V 1 . V . 32 , 0
L
b
L
% in in
b

+

(4.2)
A corrente eficaz que circular por este indutor ser:

( )
A 7 , 18
85 , 0 . 220
3500
V 1 . V
P
I
% in in
ef L
b



(4.3)
Faz-se, agora, o dimensionamento fsico deste indutor, segundo as
recomendaes contidas em [22]. Devido ao valor considervel de indutncia e de
corrente, escolheu-se associar dois indutores em srie, portanto, o projeto aqui
apresentado refere-se metade da indutncia.
Os dados para o projeto deste indutor esto a seguir:
- Mxima densidade de fluxo: 2500G;
- Densidade de corrente mxima: 450A.cm
-2
;
- Fator de enrolamento: 0,7;
Calcula-se o produto de reas do ncleo com a expresso (4.4):

4
6
mx mx
ef L b
w e
cm 17
450 . 2500 . 7 , 0
2 . 7 , 18 . 10 . 270
J . B . k
2 . I . L
A . A
b

(4.4)
Devido possibilidade de execuo do indutor, se preferiu escolher um
ncleo E-65/39 de fabricao da Thornton, cujas especificaes so [23]:
- Produto de reas: 42,2cm
4
;
- rea da perna central: 7,8cm
2
;
- rea da janela: 5,48cm
2
;
- Comprimento mdio de uma espira: 20,7cm;
O nmero de espiras foi calculado com a expresso (4.5):


Captulo 4 Projeto, simulao e resultados experimentais de um sistema para iluminao
fluorescente de 3kW.

76

37
8 , 7 . 2500
2 . 7 , 18 . 10 . 270
A . B
2 I . L
N
6
e mx
ef L b
b

(4.5)
O comprimento total do entreferro calculado a seguir:

mm 5
10 . 270
8 , 7 . 37 . 10 . . 4
L
A . N .
l
6
2 7
b
e
2
o
g

(4.6)
Como a ondulao em alta freqncia pequena, desprezou-se o efeito
skin e as perdas no ncleo. O condutor escolhido foi o de bitola 23AWG, cujas
especificaes esto abaixo [22]:
- rea de cobre do condutor: 0,002582cm
2
;
- rea total do condutor: 0,003221cm
2
;
- Resistncia por unidade de comprimento: 0,000892.cm
-1
.
Para a densidade escolhida, o nmero de condutores necessrios 17.
Ser feito, agora, o clculo do capacitor de sada:

F 580
05 , 0 . 400 . 60 . . 4
3500
V . V . f . . 4
P
C
2
% o
2
o r
b



(4.7)
Sero utilizados, pois, dois capacitores de 330F/450V em paralelo.
A ponte retificadora ser escolhida de acordo com a sua corrente mdia de
sada.

( )
A 2 , 13
2 . 85 , 0 . 220
3500
2 . V 1 . V
P
I
% in in
ptmd



(4.8)
Escolheu-se uma ponte retificadora SKB30/08 de fabricao da Semikron, a
qual suporta uma corrente mdia de sada de 30A e uma tenso reversa mxima
de 800V [24].
O interruptor a ser utilizado o MOSFET. Para o seu dimensionamento, faz-
se necessrio o clculo da corrente eficaz que por ele circular.

( )
A 4 , 12
. 6
400
2 . 85 , 0 . 220
. 8 . 3
.
85 , 0 . 2 . 220
3500 . 2
. 6
. 8 . 3
.
V 1 . V
P . 2
I
mn
% in inpk
sef




(4.9)
Aps os clculos trmicos terem sido feitos, decidiu-se utilizar um
APT6011LVFR de fabricao da APT, o qual suporta uma tenso reversa de
600V e tem uma resistncia em conduo de 110m a 25C [25]. O clculo
trmico dos componentes ser feito adiante.


Captulo 4 Projeto, simulao e resultados experimentais de um sistema para iluminao
fluorescente de 3kW.

77
O diodo boost ser dimensionado de acordo com a expresso a seguir,
que fornece a sua corrente mdia.

A 75 , 8
400
3500
V
P
I
o
dmd

(4.10)
Com isto, pode ser utilizado um diodo MUR1560, de fabricao da Motorola,
o qual suporta uma corrente mdia de 15A e uma tenso reversa mxima de
600V [26].
Ainda ser feita a escolha do resistor shunt. Pretende-se utilizar um resistor
de fabricao da Isabellenhtte [27], srie PBH, os quais podem dissipar at 10W,
montados em dissipador. Calcula-se, ento, por limitao trmica, o valor da
resistncia que se deve utilizar.

( )

,
_


,
_


m 8 , 25
3500
85 , 0 . 220
10
P
V 1 . V
P R
2 2
% in in
sh sh
(4.11)
Este o mximo valor de resistncia que se pode ter. Utilizando-se um
resistor de 20m, a potncia dissipada ser de:

( )
W 7
85 , 0 . 220
3500
02 , 0
V 1 . V
P
R P
2
2
% in in
sh sh

,
_

,
_


(4.12)

4.3.2 Componentes externos ao UC3854:

Primeiramente, so escolhidos os componentes para o limitador de pico de
corrente (pino 2). Um valor tpico para R
pk1
de 10k. Calcula-se a tenso
mxima sobre o shunt na condio de sobrecarga:

( )
mV 556
85 , 0 . 220
2 . 3500
. 02 , 0 . 05 , 1
V 1 . V
2 . P
. R . 05 , 1 V
% in in
sh ) ovld ( sh


(4.13)
O valor de R
pk2
pode ser calculado atravs de (4.14):

741
5 , 7
10000 . 556 , 0
V
R . V
R
ref
1 pk ) ovld ( sh
2 pk
(4.14)
Foi escolhido, ento, um resistor de 820.


Captulo 4 Projeto, simulao e resultados experimentais de um sistema para iluminao
fluorescente de 3kW.

78
Agora, so escolhidos os componentes da malha de feedforward (pino 8).
Para isto, primeiramente, calcula-se o valor mdio mnimo da tenso de entrada
(aps a retificao):
( ) V 3 , 168 85 , 0 . 220 . 9 , 0 V 1 . V . 9 , 0 V
% in in ) mn ( inmd

(4.15)
O resistor R
ff1
foi arbitrado como 1M. Para se calcular os outros resistores,
deve-se solucionar a equao (4.16):

( )

'

+ +
+

+ +

3 ff 2 ff 1 ff
3 ff 2 ff ) mn ( inmd
ref
3 ff 2 ff 1 ff
3 ff ) mn ( inmd
ff
R R R
R R . V
V 5 , 7 V
R R R
R . V
V 414 , 1 V

(4.16)
Foi utilizado Rff2 igual a 27k e Rff3 igual a 18k. Com estes valores,
calculam-se os capacitores desta malha. Para isto, observam-se as relaes
(4.17) e (4.18):

nF 330
27000 . 18 . . 2
1
R . f . . 2
1
C
2 ff ff
1 ff


(4.17)

nF 470
18000 . 18 . . 2
1
R . f . . 2
1
C
3 ff ff
2 ff


(4.18)
Agora, sero calculados os componentes ligados ao pino 6 (amostra da
forma de onda de tenso de entrada). Para isto, calcula-se o valor de pico
mximo da tenso de entrada:

( ) V 8 , 357 15 , 1 . 2 . 220 V 1 . 2 . V V
% in in ) mx ( inpk
+ (4.19)
A corrente de entrada mxima do multiplicador de 600A, ento:

k 620
A 600
8 , 357
A 600
V
R
) mx ( inpk
vac

(4.20)
O resistor entre o pino 6 e o pino 9 (referncia de tenso) deve cancelar o
offset do pino 6, para isto este resistor dever ser quatro vezes menor que o
resistor R
vac
. Utilizou-se um resistor de 180k.
Para o clculo de R
set
, adota-se uma corrente de sada no multiplicador de
300A.

k 12
10 . 300
75 , 3
I
75 , 3
R
6
mo
set

(4.21)


Captulo 4 Projeto, simulao e resultados experimentais de um sistema para iluminao
fluorescente de 3kW.

79
Em seguida, calcula-se o valor do capacitor do oscilador com a expresso
(4.22):

nF 7 , 2
40000 . 12000
25 , 1
f . R
25 , 1
C
set
set

(4.22)
O capacitor de soft-start (pino 13) pode ser calculado pela expresso
(4.23), para um tempo de soft-start de um segundo:

F 1
5 , 7
1 . 10 . 7
5 , 7
t . 10 . 7
C
6
ss
6
ss



(4.23)
Calcula-se o valor do resistor da sada do multiplicador (pino 5), o qual
determina os parmetros a serem utilizados na malha de corrente.

( ) ( )

1976
10 . 300 . 15 , 0 1 . 220
02 , 0 . 3500 . 2 . 12 , 1
I . V 1 . V
R . P . 2 . 12 , 1
I
V . 12 , 1
R
6
mo % in in
sh
mo
shpk
mo
(4.24)
Com isto, usa-se um resistor de 2,2k. Tm-se, agora, condies de se
calcular os parmetros da malha de corrente. O tipo de controlador escolhido o
avano-atraso de fase.
Fez-se R
ci
igual a R
mo
e colocou-se a freqncia de cruzamento uma dcada
abaixo da de chaveamento, a freqncia do plo foi alocada na metade da de
chaveamento e a freqncia do zero foi posta uma dcada abaixo da do plo. Os
clculos esto efetuados abaixo:

k 20
02 , 0 . 400
4000 . . 2 . 2200 . 4 , 5 . 10 . 540
R . V
. R . V . L
R
6
sh o
cmc mo dt b
mc
(4.25)
Utilizou-se, ento um resistor de 18k.

nF 4 , 4
18000 . 2000 . . 2
1
R .
1
C
mc zmc
1 mc


(4.26)
Aps a implementao, utilizou-se um capacitor de 1nF.

pF 792
1 10 . 18000 . 20000 . . 2
10
1 C R .
C
C
9
9
1 mc mc pmc
1 mc
2 mc


(4.27)
Com isto, pode-se usar um capacitor de 680pF.
O diagrama de bode para estes valores est na fig. 4.2. A margem de fase
de 35, o que est de acordo com as recomendaes [9].



Captulo 4 Projeto, simulao e resultados experimentais de um sistema para iluminao
fluorescente de 3kW.

80
Controlador (dB)
Planta (dB)
FTMA (dB)

10
3
10
4
10
5
10
6
100
80
60
40
20
0
20
40
60
80
100
(rad/s)
10
2

(a)
Controlador ( )
Planta ( )
FTMA()

10
3
10
4
10
5
10
6
180
165
150
135
120
105
90
75
60
(rad/s)
10
2

(b)
Fig. 4.2 Diagrama de bode para a malha de corrente. (a) ganho (b) fase.

Ser feito, agora, o clculo de um controlador de tenso, para o qual
tambm foi escolhido o avano-atraso de fase, devido a recomendaes em [21].
Para o divisor resistivo, escolheu-se 100k para R
div1
, com isto, resta 1,9k
para se fazer o divisor resistivo, com isto, escolhe-se um resistor de 1,8k para
R
div2
e um potencimetro de preciso de 10k para completar o divisor.
O zero do compensador foi colocado sobre o plo da planta, de forma a
cancel-lo e o plo do compensador foi colocado sobre a freqncia de 60Hz, de
forma a atenuar a ondulao de 120Hz.
Com isto, e adotando-se C
mt1
igual a 470nF, calculam-se os componentes do
controlador:

k 68
10 . 470
10 . 660 . 7 , 45
C
C . R
C .
1
R
9
6
1 mt
b a arg c
1 mt zmt
2 mt
(4.28)

nF 47
1 10 . 470 . 10 . 68 . 120 .
10 . 470
1 C . R .
C
1 C . R .
C
C
9 3
9
1 mt 2 mt pmt
1 mt
1 mt 2 mt pmt
1 mt
2 mt


(4.29)
Adota-se um mximo de 4% de segunda harmnica na malha de tenso
(Vmt%). Com isto, calcula-se a ondulao de tenso na sada da malha de
tenso:
V 4 , 0 5 . 04 , 0 . 2 V . V . 2 V
mto % mt mt
(4.30)
Conforme especificado no catlogo do componente UC3854 [15], a tenso
de sada mxima da malha de tenso igual a 5,6V. Devido a isto, adotou-se 5V
na expresso anterior para Vmto.


Captulo 4 Projeto, simulao e resultados experimentais de um sistema para iluminao
fluorescente de 3kW.

81
O ganho total da malha de tenso pode ser calculado conforme se mostra
em (4.31):

1 , 402
20 . 5 , 7
400 . 4 , 0 . 60 . . 2
V V
V . V .
k
o . ref
o mt pmt
mt


(4.31)
O resistor R
mt1
pode, agora, ser calculado com a expresso (4.32):

k 56
10 . 47 . 1 , 402
1
C . k
1
R
9
2 mt mt
1 mt

(4.32)
O capacitor de 10nF, ligado entre a sada da malha de tenso e a referncia
do circuito visa atenuao de rudos que possam vir a existir. Os demais
capacitores que tm seus valores explcitos na fig. 4.1 tm a mesma finalidade.

4.3.3 Dimensionamento do snubber no-dissipativo:

O dimensionamento deste snubber seguir os passos apresentados no
captulo 2, os quais, por sua vez fazem parte das recomendaes feitas em [13].
Primeiramente, calcula-se o valor do intervalo de desligamento mnimo,
considerando que a razo cclica mxima fornecida pelo UC3854, para o resistor
R
set
escolhido seja aproximadamente igual a 0,95 [15]:

s 3 , 1
40000
95 , 0 1
f
D 1
t
mx
offmn

(4.33)
Calcula-se, ento, o valor da freqncia de ressonncia do snubber:

MHz 8 , 3
10 . 3 , 1
. 5 , 1
t
. 5 , 1
6
offmn
osb


(4.34)
O valor do indutor do snubber calculado com a expresso (4.35). O valor
de 1,3 corresponde ao a utilizado na expresso (2.29) e o valor de t
rr

corresponde ao MOSFET escolhido (APT6011LVFR).

H 6 , 1
2 . 3500 . 3 , 1
10 . 120 . 220 . 400
2 . P . 3 , 1
t . V . V
L
9
rr in o
sb

(4.35)
O valor do capacitor do snubber calculado a seguir:

( )
nF 9 , 42
10 . 6 , 1 . 10 . 8 , 3
1
L .
1
C
6
2
6
sb
2
osb
sb


(4.36)


Captulo 4 Projeto, simulao e resultados experimentais de um sistema para iluminao
fluorescente de 3kW.

82
Calcula-se, agora, o valor mximo da tenso sobre o capacitor do snubber
e o seu valor normalizado, com as expresses (4.37) e (4.38), respectivamente:

( )
V 180
10 . 9 , 42
10 . 6 , 1
.
9 , 0 . 85 , 0 . 220
2 . 3500
C
L
.
b . V 1 . V
2 . P
V
9
6
sb
sb
% in in
csbmx

(4.37)

45 , 0
400
180
V
V
V
o
csbmx *
csbmx

(4.38)
Calcula-se o valor normalizado da corrente de recuperao reversa (corrente
estimada):

447 , 0
10 . 9 , 42
10 . 6 , 1
400 . 220
2 . 3500
. 3 , 1
C
L
V . V
2 . P
. 3 , 1 I
9
6
sb
sb
o in
*
rrmx

(4.39)
Observando os valores calculados para a corrente de recuperao reversa
normalizada, para a tenso mxima sobre o capacitor do snubber e a fig. 2.17,
conclui -se que seria necessrio incluir uma indutncia extra, em srie com o
indutor do snubber, acoplada com o indutor boost. Com o intuito de se evitar
isto, foram feitos alguns ajustes por simulao que levaram aos valores de 5H e
de 56nF para o indutor e para o capacitor do snubber, respectivamente. Todos
os resultados de simulao sero mostrados adiante.
Os diodos do snubber sero iguais ao diodo boost.
Observa-se a colocao de um grampeador em paralelo com o snubber,
constitudo por um resistor e um capacitor. Este tem o intuito de diminuir os
esforos de tenso sobre os semicondutores e seus valores foram ajustados
experimentalmente.
Faz-se o dimensionamento fsico do indutor do snubber:
- Densidade de fluxo mxima (Bmx): 1500G;
- Densidade de corrente mxima (J
mx
): 450A.cm
-2
;
- Fator de enrolamento (k): 0,7.
A corrente eficaz que circula pelo indutor calculada segundo a expresso
(4.40):

A 7 , 10
2
3
.
400
3500
2
3
.
V
P
I
o
ef L
sb
(4.40)


Captulo 4 Projeto, simulao e resultados experimentais de um sistema para iluminao
fluorescente de 3kW.

83
Considerando que a corrente eficaz igual de pico, calcula-se o produto
de reas do ncleo a ser escolhido com a expresso (4.41):

4
2 6
mx mx
2
ef L sb
w e
cm 12 , 0
450 . 1500 . 7 , 0
7 , 10 . 10 . 5
J . B . k
I . L
A . A
sb

(4.41)
Escolheu-se um ncleo E-30/7, o qual tem as seguintes caractersticas [23]:
- Produto de reas: 0,48cm
4
;
- rea da perna central: 0,6cm
2
;
- rea da janela: 0,8cm
2
;
- Comprimento mdio de uma espira: 5,6cm;
O nmero de espiras necessrias calculado com a expresso (4.42):

6
1500 . 6 , 0
7 , 10 . 10 . 5
B . A
I . L
N
6
mx e
ef L sb
sb

(4.42)
O entreferro necessrio calculado com a expresso (4.43):

mm 5 , 0
10 . 5
6 , 0 . 10 . . 4 . 6
L
A . . N
l
6
7
sb
e o
2
g

(4.43)
A mxima bitola de condutor que pode ser usada calculada com a
expresso (4.44):

cm 075 , 0
40000
15
f
5 , 7 . 2
. 2
(4.44)
Com isto, podem-se utilizar condutores de bitola 21AWG. Com a densidade
e a corrente especificadas, o nmero de condutores em paralelo a se utilizar
igual a cinco.

4.3.4 Clculo trmico:

O limite de temperatura de juno aceitvel, para este projeto, de 100C. A
temperatura ambiente para o local onde o equipamento operar ser estimada em
40 C.
Primeiramente, sero calculadas as perdas sobre o MOSFET escolhido
(APT6011LVFR). Para tanto, estima-se que a resistncia em conduo (R
ds(on)
)
deste semicondutor na temperatura mxima de projeto eleva-se em duas vezes


Captulo 4 Projeto, simulao e resultados experimentais de um sistema para iluminao
fluorescente de 3kW.

84
em relao a este valor temperatura ambiente normal (110m, a 25C). As
perdas em conduo so calculadas segundo a equao (4.45):
W 8 , 33 4 , 12 . 22 , 0 I . R P
2 2
sef C 100 ) on ( ds cond S
b

(4.45)
Para o clculo das perdas em comutao, sero desprezadas as perdas
devidas entrada em conduo do MOSFET. Ento, podem-se calcular estas
perdas com a expresso (4.46):

W 6 , 15
2
40000 . 10 . 69 . 5 , 26 . 400
2
f . t . I . V
P
9
off com com
Scom

(4.46)
O valor da tenso no momento da comutao foi considerado sempre como
400V, e a corrente foi considerada a de pico. O tempo de comutao foi retirado
de [25]. Observa-se que este clculo de perdas por comutao conservativo.
As perdas sobre o diodo boost, estimadas por baco fornecido pelo
fabricante [26], so iguais a 8W.
Em um nico dissipador, foram montados os diodos boost e do snubber,
o MOSFET e o resistor shunt. A resistncia trmica deste dissipador calculada
por uma metodologia proposta em [28].
A temperatura do dissipador, devido ao do MOSFET igual a:
( )( )
) MOS ( thcd ) MOS ( thjc Scom Scond ) MOS ( j ) MOS ( 1 d
R R . P P T T + + (4.47)
O valor para a resistncia trmica entre juno e cpsula retirado de [25],
sendo igual a 0,2K/W, enquanto que a resistncia trmica entre cpsula e
dissipador estimada em 0,3K/W.
( )( ) C 3 , 75 3 , 0 2 , 0 . 6 , 15 8 , 33 100 T
) MOS ( 1 d
+ +
(4.48)
Igualmente, a temperatura de dissipador, devido ao do diodo boost
igual a:
( ) C 2 , 90 ) 3 , 0 5 , 1 .( 8 100 R R . P T T
) db ( thcd ) db ( thjc db ) db ( j ) db ( 1 d
+ + (4.49)
O valor da resistncia trmica entre juno e cpsula do diodo (MUR1560)
retirado de [26].
Calcula-se, agora a temperatura do dissipador devido ao resistor shunt. O
valor da resistncia trmica entre juno e cpsula para este componente igual
a 4K/W.


Captulo 4 Projeto, simulao e resultados experimentais de um sistema para iluminao
fluorescente de 3kW.

85
( ) C 9 , 69 ) 3 , 0 4 .( 7 100 R R . P T T
) rsh ( thcd ) rsh ( thjc rsh ) rsh ( j ) rsh ( 1 d
+ +
(4.50)
Adota-se a menor temperatura, dentre as calculadas, para o prosseguimento
dos clculos. A resistncia trmica entre dissipador e ambiente ser dada pela
expresso (4.51).

n
n
a dmn
) 1 ( thda
P
T T
R
(4.51)
Obtm-se, com esta expresso o valor abaixo:

W
K
464 , 0
7 8 6 , 15 8 , 33
40 9 , 69
P
T T
R
n
n
a dmn
) 1 ( thda

+ + +


(4.52)
O dissipador SP0,25/100, com ventilao forada, tem uma resistncia
trmica de 0,35K/W [29] e ser usado para estes elementos.
A ponte retificadora escolhida (SKB30/08) dissipa 28W, com a corrente
prevista pelo projeto, segundo baco fornecido pelo fabricante [24]. Tambm, pela
mesma referncia, a resistncia trmica entre juno e cpsula deste componente
igual a 0,7K/W. Calcula-se, ento o dissipador a ser utilizado:

W
K
14 , 1 3 , 0 7 , 0
28
40 100
R R
P
T T
R
) pt ( thcd ) pt ( thjc
pt
a j
) 2 ( thda


(4.53)
Utilizou-se um dissipador KP1,4/100, o qual tem uma resistncia trmica
igual a 1,4K/W. Com isto, deve-se recalcular a temperatura de juno.
( ) ( ) C 2 , 107 4 , 1 3 , 0 7 , 0 . 28 40 R R R . P T T
) 2 ( thda ) pt ( thcd ) pt ( thjc pt a j
+ + + + + + (4.54)
Esta temperatura perfeitamente aceitvel para o componente.

4.3.5 Circuitos auxiliares:

Nesta seo, sero apresentados os procedimentos adotados para o
dimensionamento da fonte auxiliar e do circuito de proteo contra corrente de
partida (inrush).
O UC3854 opera com uma tenso de alimentao dentro de uma faixa de
16V a 35V [15]. Sendo assim, projetou-se a fonte auxiliar de forma a fornecer uma
tenso de alimentao de 18V.


Captulo 4 Projeto, simulao e resultados experimentais de um sistema para iluminao
fluorescente de 3kW.

86
Como se nota na fig. 4.1, a fonte auxiliar constituda por um regulador
linear de tenso (LM7818) sendo alimentado por um transformador de ncleo de
ferro, cuja relao de transformao seja 220V/18V, seguido de uma ponte
retificadora constituda por diodos 1N4007. Este transformador de valor
comercial e deve ser capaz de fornecer uma corrente em torno de 500mA. O valor
da tenso de sada do retificador igual a 25,5V sendo suficiente para que o
regulador linear seja capaz de fornecer a tenso de 18V.
A ponte retificadora usada suporta um pico transitrio de corrente de 320A.
O circuito de proteo contra inrush dever proteger o conversor contra uma
excessiva corrente na partida. Aps algumas simulaes, verificou-se que um
atraso de 100ms no atraque do rel e um resistor de inrush (R
inrush
) de 5
seriam suficientes para limitar a corrente na partida. Este resultado est na fig.
4.3, abaixo.

0s 20ms 40ms 60ms 80ms 100ms 120ms 140ms
-40A
0
40A
80A

Fig. 4.3 Corrente de inrush para a partida no pico da senide da tenso de entrada.

A tenso de atraque do rel utilizado de 9,6V e a resistncia da bobina
de 155 [30]. Ento, para que se tenha 12V na operao nominal, deve-se
colocar em srie um resistor de 82. O capacitor de 1mF completa o circuito,
propiciando o tempo de atraso desejado no atraque do rel.




Captulo 4 Projeto, simulao e resultados experimentais de um sistema para iluminao
fluorescente de 3kW.

87
4.3.6 Resultados obtidos por simulao:

Sero apresentados os resultados obtidos por simulao para o conversor
boost projetado, com o snubber.
Na fig. 4.4, tm-se as formas de onda de tenso e corrente. Observa-se que
esta ltima apresenta um formato bastante prximo a uma senide, tendo uma
componente na freqncia de chaveamento.

80ms 85ms 90ms 95ms 100ms
-80
-40
0
40
80

Fig. 4.4 Formas de onda de tenso (em verde, dividida por 5) e corrente (em vermelho) na
entrada do conversor.

A simulao forneceu o valor de 0,46% para a distoro harmnica total de
corrente.
Na fig. 4.5, tem-se a forma de onda de tenso na carga. Observando-se a
ondulao de baixa freqncia, nota-se que esta est dentro do valor projetado
(20V, correspondendo a 5%).


Captulo 4 Projeto, simulao e resultados experimentais de um sistema para iluminao
fluorescente de 3kW.

88
80ms 84ms 88ms 92ms 96ms 100ms
360V
380V
400V
420V

Fig. 4.5 Forma de onda de tenso sobre a carga.

Deve-se, agora, observar a comutao, para que se tenha certeza de que o
snubber est operando da forma desejada. A entrada em conduo do
interruptor mostrada na fig. 4.6 abaixo:

9.6240ms 9.6244ms 9.6248ms 9.6252ms 9.6256ms 9.6260ms
0
10.0
20.0
26.3

Fig. 4.6 Detalhe da entrada em conduo do MOSFET (tenso em verde, dividida por 15 e
corrente em vermelho).

Pela fig. 4.6, nota-se que a comutao suave, tendo o pico de recuperao
reversa de corrente do diodo boost sido deslocado.
Na fig. 4.7, ser mostrada a tenso sobre o capacitor.


Captulo 4 Projeto, simulao e resultados experimentais de um sistema para iluminao
fluorescente de 3kW.

89
8ms 10ms 12ms 14ms 16ms 18ms
-40V
0V
40V
80V
120V
103V

Fig. 4.7 Forma de onda de tenso sobre o capacitor do snubber.

Deve-se notar que houve um ajuste nos valores de L
sb
e C
sb
. Da a alterao
no valor da tenso mxima sobre Csb.

4.3.7 Resultados experimentais:

So apresentados, nas figuras 4.8, 4.9, 4.10 e 4.11, os resultados
experimentais obtidos para o prottipo implementado com os valores calculados
anteriormente.

Esc.: 100V/div., 10A/div. e 500ns/div.
Corrente
Tenso

Fig. 4.8 Detalhe da entrada em conduo do MOSFET.


Captulo 4 Projeto, simulao e resultados experimentais de um sistema para iluminao
fluorescente de 3kW.

90
Observa-se na fig. 4.8, que o pico de corrente de recuperao reversa
deslocado da regio de comutao. O rendimento da estrutura ficou em torno de
96,5%.
Na fig. 4.9, tem-se a tenso sobre a carga, onde possvel ver a ondulao
dentro do limite estabelecido de t20V.

Esc.: 100V/div. e 2,5ms/div. Referncia: -2div.
Fig. 4.9 Tenso sobre a carga.

Na fig. 4.10, tem-se as formas de onda de tenso e corrente na entrada do
conversor, para o conversor operando com carga nominal.

Esc.: 100V/div., 10A/div. e 5ms/div.
Corrente
Tenso

Fig. 4.10 Forma de onda de tenso e corrente na entrada do conversor.


Captulo 4 Projeto, simulao e resultados experimentais de um sistema para iluminao
fluorescente de 3kW.

91
Tabela 4.1 - Componentes harmnicas de tenso e corrente.
Ordem Tenso Tenso (% da fundamental) Corrente Corrente (% da fundamental)
1 214V 100,00% 16,4A 100,00%
2 200mV 0,09% 15,9mA 0,10%
3 4,46V 2,08% 361mA 2,20%
4 122mV 0,06% 11,1mA 0,07%
5 6,7V 3,12% 261mA 1,59%
6 26,4mV 0,01% 24mA 0,15%
7 720mV 0,34% 104mA 0,63%
8 76,4mV 0,04% 14,8mA 0,09%
9 691mV 0,32% 96mA 0,58%
10 46,8mV 0,02% 27,4mA 0,17%
11 160mV 0,07% 85,5mA 0,52%
12 49,4mV 0,02% 27,1mA 0,16%
13 416mV 0,19% 22,3mA 0,14%
14 104mV 0,05% 4,67mA 0,03%
15 442mV 0,21% 79,6mA 0,48%
16 13,4mV 0,01% 8,27mA 0,05%
17 24,7mV 0,01% 46,3mA 0,28%
18 111mV 0,05% 10,3mA 0,06%
19 66,6mV 0,03% 59,8mA 0,36%
20 71,4mV 0,03% 7,74mA 0,05%
21 204mV 0,09% 89,8mA 0,55%
22 48,2mV 0,02% 6,55mA 0,04%
23 141mV 0,07% 51,6mA 0,31%
24 78mV 0,04% 2mA 0,01%
25 153mV 0,07% 71,8mA 0,44%
26 84,5mV 0,04% 6,26mA 0,04%
27 135mV 0,06% 35,5mA 0,22%
28 71,2mV 0,03% 10,4mA 0,06%
29 193mV 0,09% 56,2mA 0,34%
30 16mV 0,01% 19mA 0,12%
31 165mV 0,08% 78,5mA 0,48%
32 61,6mV 0,03% 6,91mA 0,04%
33 128mV 0,06% 53,5mA 0,33%
34 33mV 0,02% 24,5mA 0,15%
35 94,4mV 0,04% 57,4mA 0,35%
36 62,8mV 0,03% 8,82mA 0,05%
37 29,8mV 0,01% 42,2mA 0,26%
38 32,2mV 0,01% 13,7mA 0,08%
39 50,4mV 0,02% 30,4mA 0,19%
40 77,9mV 0,04% 25,5mA 0,16%

Pela tabela anterior, e comparando com a norma [7], percebe-se que este
conversor atende classe A, a qual a mais restritiva de todas. A distoro
harmnica de corrente de 3,38% e o fator de deslocamento e o de potncia so


Captulo 4 Projeto, simulao e resultados experimentais de um sistema para iluminao
fluorescente de 3kW.

92
praticamente iguais a 0,998. Na fig. 4.11, tem-se o espectro harmnico desta
corrente.


Fig. 4.11 Espectro harmnico da corrente de entrada (em percentagem da fundamental).

4.4 Projeto de um inversor ponte completa:

O circuito de potncia deste inversor apresentado na fig. 4.12 e o de
comando apresentado na fig. 4.13. Ressalta-se que, apesar de serem
apresentados apenas dois filtros, deve-se entender que existiro tantos filtros
quanto necessrios para atender a toda a carga.

Cas1
Cas2
Ccs2
Ccs4
D2
D4
S2
S4
Ccs1 D1
Vin
S1
Ccs3 D3
S3
Tr1
Tr2
Rcarga1
Cp1
Cs1
Tr1
Ls1
Rcarga2
Cp2
Cs2
Tr2
Ls2

Fig. 4.12 Circuito de potncia do inversor.



Captulo 4 Projeto, simulao e resultados experimentais de um sistema para iluminao
fluorescente de 3kW.

93
Rd
R1 R2
R4
R5
R6
R3
Css
Ct
1
2
3 4
5 6 7 8
9 10
11
12
13
14
15
16
UC3525
1n5819
1n5819
1n5819
2n2222
1n5819
2n2222
2n2907
2n2907
Ctp
Tp
Rg1
Rgp1
Rgp2
Rg2
Rgp3
Rg3
Rgp4
Rg4
+Vcc
+Vcc
+Vcc
proteo
G1
S1
S4
G4
S3
G3
S2
G2

Fig. 4.13 Circuito de controle e comando para o inversor.

4.4.1 Dimensionamento do estgio de potncia do inversor:

Nesta seo, inicialmente, determinar-se-o alguns parmetros do filtro de
sada equivalente, pois, como foi visto no captulo 3, isto de fundamental
importncia para o dimensionamento do estgio de potncia do inversor.
O filtro a ser considerado para o projeto o LCC, cuja metodologia j foi
vista anteriormente.
O ganho do filtro calculado com a expresso (4.55).

622 , 0
200
112
.
2 . 2 V
V
.
2 . 2
G
i
o


(4.55)
Calcula-se, ento a resistncia de carga equivalente com a expresso
(4.56):

2 , 4
3000
112
P
V
R
2 2
o
eq
(4.56)
O valor do fator de qualidade dado por (4.57):

( ) ( ) 274 , 0 1 2 , 1 . 622 , 0 1 . G Q
2 2
s
(4.57)
Calculam-se, agora, os valores de L, C
s
e C
p
, com as expresses (4.58),
(4.59) e (4.60):


Captulo 4 Projeto, simulao e resultados experimentais de um sistema para iluminao
fluorescente de 3kW.

94

nF 2 , 347
2 , 4 . f . . 2
274 , 0
R . f . . 2
Q
C
eq
s


(4.58)

( ) ( )
H 7 , 116
10 . 2 , 347 . 30000 . . 2
2 , 1
C . f . . 2
L
9 2
2
s
2
2
s


(4.59)

nF 2 , 789
1 2 , 1
10 . 2 , 347
1
C
C
2
9
2
s
s
p

(4.60)
Com os valores calculados em (4.55), (4.56) e (4.57), pode-se calcular a
impedncia vista pelo inversor com a expresso (4.61):

,
_

,
_


+
6 , 3
2 , 1 1
274 , 0
1
2 , 4
1
Q
1
R
Z
2
2
2
2
s
eq
o

(4.61)
Ento, calcula-se o valor eficaz de corrente que circular pelo secundrio do
transformador de isolamento equivalente, de forma simples, aplicando-se (4.62):

A 1 , 31
6 , 3
112
Z
V
I
o
o
2

(4.62)
O valor do ngulo de deslocamento entre tenso e corrente calculado em
(4.63):

1 , 58
1 2 , 1
274 , 0
arctan
2
.
180
1
Q
arctan
2
.
180
2 2
s

,
_

,
_

,
_

,
_


(4.63)
Pretende-se utilizar IGBTs como interruptores estticos para o inversor.
Calcula-se, ento a corrente mdia que circular em um interruptor destes com a
expresso (4.64).

( ) ( ) A 35 , 5 1 , 58 cos 1 .
6 , 3 . . 2
2 . 112 . 5 , 0 . 1
cos 1 .
Z . . 2
2 . V . q . p
I
o
2 o
smd
+

(4.64)
A corrente mdia que ir circular pelo diodo em antiparalelo com o
interruptor calculada pela expresso (4.65).

( ) ( ) A 65 , 1 1 , 58 cos 1 .
6 , 3 . . 2
2 . 112 . 5 , 0 . 1
cos 1 .
Z . . 2
2 . V . q . p
I
o
2 o
dmd

(4.65)
O IGBT escolhido foi o IRG4PC50UD [31], o qual contm um diodo em
antiparalelo em seu encapsulamento e ambos os dispositivos suportam uma
tenso reversa de 600V.


Captulo 4 Projeto, simulao e resultados experimentais de um sistema para iluminao
fluorescente de 3kW.

95
Calcula-se, agora, o valor da capacitncia para propiciar a comutao suave
dos interruptores no bloqueio. Isto feito na expresso (4.66):

nF 15
400
10 . 7
.
6 , 3 . 2 . 2
) 1 , 58 sen( . 2 . 112
V
t
.
Z . 2
) sen( . 2 . V . q . p
C
7
o
2 o
c

(4.66)
Far-se- o dimensionamento do transformador para o isolamento da carga.
Adaptando-se algumas equaes contidas em [22], chega-se s equaes
utilizadas para este dimensionamento. Alguns parmetros iniciais esto abaixo:
- Densidade de fluxo mxima: 2300G;
- Densidade de corrente mxima: 450A/cm
2
;
O produto de reas calculado com a expresso (4.67):

4
o mx mx p w
2 o i
w e
cm 2 , 85
30000 . 3 , 7 . 23 , 0 . 450 . 41 , 0 . 4 , 0
5 , 0 . 112 . 400
f . Z . B . J . k . k
5 , 0 . V . V
A A
(4.67)
Observa-se que a impedncia Z
o
utilizada aqui o dobro da calculada, pois
a carga ser dividida igualmente entre dois transformadores. Decidiu-se utilizar
um ncleo EE65/65, de fabricao da Thornton [23] (empilhamento dos ncleos
EE65/26 e EE65/39). Calcula-se, agora, o nmero de espiras do primrio e do
secundrio, com as expresses (4.68) e (4.69):

espiras 19
30000 . 23 , 0 . 4 , 15 . 2
400
f . B . A . 2
V
N
e
i
p


(4.68)

espiras 11
400
19 . 112 . 1 , 1
V
N . V . 1 , 1
N
i
p 2 o
s
(4.69)
O valor da corrente no secundrio do transformador ser, obviamente, a
metade da corrente calculada em (4.62), ou seja, 15,5A. Utilizando-se da relao
de transformao, a corrente que circular pelo primrio ser igual a 9A.
Calcula-se, agora, o valor do dimetro mximo do condutor elementar para
este transformador com a expresso (4.70).

cm 0866 , 0
30000
15
f
15
. 2
(4.70)
Com isto, poder-se-ia utilizar um condutor 20AWG, entretanto,
experimentalmente verificou-se que a elevao de temperatura continuava
perigosamente alta para este condutor, preferindo-se utilizar condutores de bitola


Captulo 4 Projeto, simulao e resultados experimentais de um sistema para iluminao
fluorescente de 3kW.

96
27AWG. Calcula-se, com as expresses (4.71) e (4.72), respectivamente, o
nmero de condutores paralelos no primrio e no secundrio.

20
001021 , 0 . 450
9
S . J
I
n
cu mx
pef
1 cp
(4.71)

34
001021 , 0 . 450
9
S . J
I
n
cu mx
sef
2 cp

(4.72)
Por ltimo, calcula-se o valor dos capacitores de anti-saturao (se,
porventura, houver uma componente contnua de corrente). A expresso utilizada
para tanto a (4.73), a qual foi retirada de [22].

( ) ( )
nF 580
19
11
.
10 . 260 . 30000 .
4
N
N
.
L . f .
4
C
2
6 2
2
p
s
s
2 2 , 1 as

,
_

,
_

(4.73)

4.4.2 Dimensionamento do circuito de comando:

Como foi discutido anteriormente, o inversor operar em malha aberta,
sendo controlados os interruptores atravs de um UC3525, com razo cclica
mxima (tendo apenas um pequeno tempo morto com a finalidade de se evitar
curtos de brao).
Para o clculo da capacitncia de soft -start (tempo de um segundo),
utilizada a expresso (4.74):

F 10 1 . 10 . 8 , 9 t . 10 . 8 , 9 C
6
ss
6
ss


(4.74)
Os valores para R
d
e C
t
sero arbitrados como 120 e 1nF, respectivamente
(com isto, obtm-se um tempo morto de 1s). Calcula-se, ento o valor de R
t
,
conforme a expresso (4.75) [32].


,
_

,
_

k 47 120 . 3
10 . 1 . 30000
1
.
7 , 0
1
R . 3
C . f
1
.
7 , 0
1
R
9 d
t
t

(4.75)
O resistor Rt pode, portanto, ser composto por um resistor de 39k e um
potencimetro de 10k para ajuste fino da freqncia.
Os resistores R
1
e R
2
da fig. 4.13 sero resistores de 10k com a finalidade
de evitar rudos nos pinos 3 e 4, os quais devem ser deixados flutuantes. Os
resistores R5 e R6 devero formar um divisor resistivo de forma a aplicar uma


Captulo 4 Projeto, simulao e resultados experimentais de um sistema para iluminao
fluorescente de 3kW.

97
tenso de 3,5V no pino 2, a partir da tenso de referncia do pino 16. Os valores
escolhidos para estes resistores foram, respectivamente, iguais a 4,7k e 10k.
Devido ao nmero de componentes, foi utilizado o driver de comando
utilizando uma ponte completa de transistores (2n2222 e 2n2907) e diodos
(1n5819), a qual uma alterao de um circuito apresentado em [32]. O
transformador de pulsos consistiu de 5 enrolamentos de 32 espiras de condutor
29AWG, montados em um ncleo EE30/7. Os resistores em srie com os
terminais de gate dos IGBTs so de 22, enquanto aqueles em paralelo so de
2,2k. Deve-se determinar o valor da capacitncia em srie com o enrolamento
primrio do transformador de pulsos, para evitar a saturao do mesmo, devido a
tempos desiguais de pulsos vindos do UC3525, utilizando-se a expresso
recomendada em [28]. O valor medido da indutncia magnetizante do
transformador de pulsos foi igual a 3mH.

( ) ( )
F 1
003 , 0 . 30000 .
25
L . f .
25
C
2
m
2 tp


(4.76)

4.4.3 Clculo trmico:

Nesta seo, apresentar-se- o clculo trmico dos componentes
envolvidos, utilizando-se a metodologia sugerida em [28]. O clculo ser feito para
os condutores operando a 100C e para uma temperatura ambiente de 40C.
Primeiramente, devem-se calcular as perdas no IRG4PC50UD (cujas
caractersticas podem ser encontradas em [31]) com as expresses (4.77) e
(4.78).
W 4 , 6 2 , 1 . 3 , 5 V . I P
) on ( ce smd IGBT
(4.77)
W 2 2 , 1 . 65 , 1 V . I P
) on ( d dmd ) d ( IGBT

(4.78)
Calcula-se, agora, a temperatura da cpsula para cada um dos
semicondutores isoladamente, com as expresses (4.79) e (4.80).
C 9 , 95 64 , 0 . 4 , 6 100 R . P T T
IGBT ) jc ( th IGBT j ) IGBT ( c

(4.79)
C 3 , 98 83 , 0 . 2 100 R . P T T
d ) jc ( th ) d ( IGBT j ) d ( c

(4.80)


Captulo 4 Projeto, simulao e resultados experimentais de um sistema para iluminao
fluorescente de 3kW.

98
Para o prosseguimento dos clculos, toma-se o menor destes valores e
calcula-se a temperatura do dissipador com a expresso (4.81).
( ) ( ) C 3 , 88 9 , 0 . 2 4 , 6 9 , 95 R . P P T T
) cd ( th ) d ( IGBT IGBT c d
+ +
(4.81)
Finalmente, calcula-se a resistncia trmica entre dissipador e ambiente com
a expresso (4.82).

( ) ( ) W
K
47 , 1
2 4 , 6 . 4
40 3 , 88
P P . 4
T T
R
) d ( IGBT IGBT
a d
) da ( th

+


(4.82)
Foi utilizado um dissipador P0,71/200, de fabricao da Semikron [29], cuja
resistncia trmica igual a 0,43K/W.

4.4.4 Resultados de simulao:

Sero apresentados os resultados de simulao para o conversor operando
com a carga toda concentrada em um nico filtro LCC. Os interruptores utilizados
na simulao so ideais, devido falta de modelos que representem de forma
mais fiel o comportamento de um IGBT. Nas figuras 4.14, 4.15, 4.16 e 4.17 tm-
se os resultados obtidos por simulao.

200us 210us 220us 230us 240us 250us 260us 270us 280us
-200
0
200
400
600

Fig. 4.14 Formas de onda de tenso sobre um interruptor (em verde), de corrente em um
interruptor (em vermelho, multiplicada por 10) e de corrente em um diodo em antiparalelo com o
interruptor (em azul, multiplicada por 10).



Captulo 4 Projeto, simulao e resultados experimentais de um sistema para iluminao
fluorescente de 3kW.

99
200us 210us 220us 230us 240us 250us 260us 270us 280us
-500
0
500

Fig. 4.15 Formas de onda de tenso (em verde) e corrente (em vermelho, multiplicada por 10) no
primrio do transformador.

Atravs dos resultados de simulao, podem-se obter valores para as
correntes nos enrolamentos primrio e secundrio do transformador (eficaz), nos
IGBTs (mdia) e nos diodos (mdia). Estes valores so iguais a 15,2A, 30,4A,
5,2A e 1,3A, respectivamente.

448.8us 449.2us 449.6us 450.0us 450.4us 450.8us 451.2us
0
200
400
600

Fig. 4.16 Detalhe do bloqueio do interruptor.


Captulo 4 Projeto, simulao e resultados experimentais de um sistema para iluminao
fluorescente de 3kW.

100
0s 100us 200us 300us 400us 500us
-200V
-100V
0V
100V
200V
157,1V

Fig. 4.17 Forma de onda de tenso sobre a carga.

Na fig. 4.16, observa-se a comutao suave no bloqueio do interruptor (a
entrada em conduo naturalmente suave, pelo deslocamento da corrente),
enquanto que, na fig. 4.17, pode-se observar a baixa distoro harmnica de
tenso sobre a carga, bem como esta estar em seu valor nominal.

4.4.5 Resultados experimentais:

Nas figuras 4.18, 4.19 e 4.20, sero mostrados os resultados obtidos para o
inversor operando com carga nominal.

Esc.: 100V/div., 5A/div. e 10us/div..

Fig. 4.18 Forma de onda de tenso (quadrada) e de corrente (senide) nos primrios dos
transformadores de potncia.


Captulo 4 Projeto, simulao e resultados experimentais de um sistema para iluminao
fluorescente de 3kW.

101
Esc.: 100V/div., 10A/div. e 4us/div.. Referncia: -1div..

Fig. 4.19 Formas de onda de corrente (trechos de senide) e de tenso (quadrada) em um
IRG4PC50UD.

Esc.: 100V/div., 10A/div e 200ns/div.. Referncia: -1div..

Fig. 4.20 Detalhe do bloqueio do IGBT.

Na fig. 4.18, observa-se que h uma concordncia entre o valor calculado e
o obtido experimentalmente para a corrente no enrolamento primrio do
transformador. Nas figuras 4.19 e 4.20, mostra-se que as comutaes so
realmente suaves, conforme era esperado.




Captulo 4 Projeto, simulao e resultados experimentais de um sistema para iluminao
fluorescente de 3kW.

102
4.5 Projeto de um estgio PFC passivo de 1,2kW:

Ao fim dos trabalhos executados com o sistema de iluminao de 3kW, foi
projetado e testado um estgio PFC passivo de 1,2kW com a finalidade de se
prestar como opo para a correo do fator de potncia do projeto desenvolvido
por GULES [5].
Na fig. 4.21, mostra-se o circuito completo do prottipo projetado e testado.

Vin
Lppfc
Cppfc
Rcarga
Cf

Fig. 4.21 Estrutura retificadora a ser projetada e testada.

A metodologia de projeto deste estgio retificador foi vista no captulo 2. As
especificaes de projeto so:
- Tenso de entrada: 220V;
- Fator de tenso: 1 (ou seja, tenso de sada igual ao pico da rede);
- Potncia da carga: 1,2kW;
- Ondulao de tenso na sada: 5%.

4.5.1 Clculo dos componentes do filtro:

Observando os bacos em [8], chega-se a um fator A igual a 2,5 e auma
relao entre corrente de curto e corrente cc igual a 0,38.
Os valores da indutncia e da capacitncia de entrada podem ser calculados
pelas expresses (4.83) e (4.84), respectivamente.

mH 6 , 51
1200 . 60 .
2 . 220 . 1 , 311 . 38 , 0
P . f .
2 . V . V . f
L
2 2
in cc c
ppfc

(4.83)

F 8 , 21
10 . 6 , 51 . 5 , 2 . 60 . . 4
1
L . A . f . . 4
1
C
3 2 2 2
ppfc
2 2 2 ppfc


(4.84)


Captulo 4 Projeto, simulao e resultados experimentais de um sistema para iluminao
fluorescente de 3kW.

103
O valor da capacitncia do filtro de sada calculado com a expresso
(4.85):

mF 1 , 2
05 , 0 . 1 , 311 . 60 . 2
1200
V . V . f . 2
P
C
2
% cc
2
cc
f


(4.85)

4.5.2 Resultados de simulao:

Foram feitas simulaes para a verificao do funcionamento da estrutura.
Foi feita, tambm, uma verificao da necessidade de se incluir um circuito
auxiliar de limitao de corrente de partida (inrush). Os resultados so
apresentados nas figuras 4.22, 4.23, 4.24 e 4.25 e na tabela 4.2.

450ms 460ms 470ms 480ms 490ms 500ms
-400
-200
0
200
400

Fig. 4.22 Formas de onda de tenso e corrente na entrada do retificador.

O contedo harmnico desta corrente apresentado na tabela 4.2 e na fig.
4.23. As comparaes so feitas com a classe A da norma [7].



Captulo 4 Projeto, simulao e resultados experimentais de um sistema para iluminao
fluorescente de 3kW.

104
0,0
0,5
1,0
1,5
2,0
2,5
2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40

Fig. 4.23 Amplitudes harmnicas (azul), comparadas com a norma(vermelho).

Tabela 4.2 Correntes harmnicas, comparadas com a norma [7].
Ordem harmnica Corrente harmnica (A) Norma (classe A) (A)
1 5,6851 -
2 0,0006 1,08
3 1,2657 2,30
4 0,0003 0,43
5 0,2970 1,14
6 0,0001 0,30
7 0,0742 0,77
8 0,0001 0,23
9 0,0267 0,40
10 0,0001 0,18
11 0,0189 0,33
12 0,0001 0,15
13 0,0110 0,21
14 0,0001 0,13
15 0,0060 0,15
16 0,0001 0,12
17 0,0046 0,13
18 0,0000 0,10
19 0,0035 0,12
20 0,0000 0,09
21 0,0023 0,11
22 0,0000 0,08
23 0,0017 0,10
24 0,0000 0,08
25 0,0015 0,09
26 0,0000 0,07
27 0,0012 0,08
28 0,0000 0,07


Captulo 4 Projeto, simulao e resultados experimentais de um sistema para iluminao
fluorescente de 3kW.

105
Ordem harmnica Corrente harmnica (A) Norma (classe A) (A)
29 0,0008 0,08
30 0,0000 0,06
31 0,0007 0,07
32 0,0000 0,06
33 0,0006 0,07
34 0,0000 0,05
35 0,0005 0,06
36 0,0000 0,05
37 0,0004 0,06
38 0,0000 0,05
39 0,0004 0,06
40 0,0000 0,05

A distoro harmnica total igual a 22,9%. O deslocamento entre tenso e
corrente igual a 17,4. Com isto, pode-se calcular o fator de potncia, conforme
(4.86), abaixo:

93 , 0
229 , 0 1
4 , 17 cos
TDH 1
cos
fp
2 2

+


(4.86)

0s 100ms 200ms 300ms 400ms 500ms
295V
300V
305V
310V
315V

Fig. 4.24 Tenso de sada.

Ainda, da simulao, os valores para as correntes sobre o capacitor de
entrada (eficaz), sobre o capacitor de sada (eficaz), de sada da ponte
retificadora (mdia) e do indutor de entrada (pico), so, respectivamente, iguais a
3,3A, 2,9A, 3,8A e 8,2A.


Captulo 4 Projeto, simulao e resultados experimentais de um sistema para iluminao
fluorescente de 3kW.

106
necessrio conhecer o comportamento do retificador no transitrio de
partida, para que se possa dimensionar, se necessrio, um circuito de proteo
contra corrente de partida (inrush). A simulao para esta situao est na fig.
4.25.

0s 100ms 200ms 300ms 400ms 500ms
-20A
0A
20A
40A
25,5A

Fig. 4.25 Corrente de partida (inrush).

Como a corrente de partida no demasiadamente elevada e a ponte a ser
especificada suportar esta corrente (como ser visto na prxima seo), no
necessrio nenhum dispositivo para reduo da corrente de partida, como NTC
ou resistores de partida.

4.5.3 Especificao dos componentes:

Com os valores calculados e simulados, podem ser especificados os
componentes do retificador.
O capacitor de sada dever ter uma capacitncia de 2,06mF, suportar a
tenso de sada de 311,1V e uma corrente eficaz de 2,9A. Podem-se utilizar,
ento, trs capacitores de 680F/400V da srie B43303 (eletroltico) de fabricao
da EPCOS (Siemens), em paralelo. Estes capacitores suportam uma corrente
eficaz de 2,57A a 85C e 120Hz [33].


Captulo 4 Projeto, simulao e resultados experimentais de um sistema para iluminao
fluorescente de 3kW.

107
Para a ponte retificadora, esta dever suportar a tenso da rede, a corrente
mdia de sada e a corrente de partida, com isto, pode ser utilizada uma ponte
SKB B250/220-4 de fabricao da Semikron [24], a qual suporta uma tenso
eficaz de entrada igual a 250V, uma corrente mdia de sada de 5A e um surto de
corrente de 180A por 10ms.
O capacitor do filtro de entrada dever suportar uma corrente eficaz de 3,3A
e a tenso de sada, alm de no poder ser polarizado. No existem dados para
se determinar o capacitor de polipropileno a ser utilizado. Recomenda-se utilizar
cinco capacitores de 4F/400V e um capacitor de 2F/400V, todos em paralelo,
da srie B32669 (polister) de fabricao da EPCOS (Siemens) [33].
O clculo fsico do indutor ser apresentado abaixo. Este indutor, como
trabalha na freqncia da rede, ser feito de chapas de ferro silcio. Os dados
para o seu dimensionamento esto abaixo:
- Indutncia: 45mH;
- Corrente eficaz: 5,5A;
- Corrente de pico: 9A;
- Densidade de fluxo mxima: 1T;
- Entreferro: 2mm;
- Largura da perna central das chapas a serem utilizadas: 5cm;
- Fator de empacotamento das chapas: 0,95.
Aps clculos realizados com o Mathcad, chegou-se concluso de que o
comprimento necessrio do pacote de chapas de 5cm. Com isto, faz-se o
clculo da relutncia do entreferro e do ncleo, com as expresses (4.87) e
(4.88), respectivamente.

Wb
A
10 . 7 , 6
95 , 0 . 05 , 0 . 05 , 0 . 10 . . 4
002 , 0
A .
l
R
5
7
o
gap
gap

(4.87)

Wb
A
10 . 5 , 1
95 , 0 . 05 , 0 . 05 , 0 . 10 . . 4
05 , 0 . 6 , 5
A .
l
R
4
7
o
core
core


(4.88)
O nmero de espiras calculado em (4.89):

( ) ( ) 176 10 . 5 , 1 10 . 7 , 6 . 10 . 45 R R . L N
4 5 3
core gap ppfc
+ +

(4.89)


Captulo 4 Projeto, simulao e resultados experimentais de um sistema para iluminao
fluorescente de 3kW.

108
Deve-se verificar se, no pico da corrente, o indutor saturar. Para tanto,
utiliza-se a expresso (4.90) para se verificar a densidade de fluxo de pico no
ncleo do indutor.

T 969 , 0
95 , 0 . 05 , 0 . 05 , 0 . 176
10 . 45 . 9
A . N
L . I
B
3
ppfc pk
pk

(4.90)
Conclui-se que o indutor no saturar. Faz-se, agora, o clculo trmico deste
indutor. Para tanto, necessita-se da densidade das chapas de ferro e do
coeficiente de perdas das chapas, os quais so, respectivamente, iguais a
1,053kg/cm e 1,6W/kg. Ento, calculam-se as perdas no ncleo com (4.91):
W 4 , 8 5 . 6 , 1 . 053 , 1 c . p . d P
1 core core core
(4.91)
Calcula-se o comprimento mdio de uma espira:
( ) ( ) cm 9 , 27 05 , 0 . . 5 , 0 05 , 0 05 , 0 . 2 a . . 5 , 0 c a . 2 l
1 1 1 emd
+ + + + (4.92)
Adotou-se uma densidade de corrente de 170A/cm
2
o condutor 12AWG
(resistividade de 0,00007/cm), de forma que no ser necessrio colocar
condutores em paralelo no indutor. Ento, as perdas no cobre so dadas pela
expresso (4.93):

W 4 , 10 176 . 9 , 27 . 00007 , 0 . 5 , 5 N . l . . I P
2
emd
2
ef cu
(4.93)
As resistncias trmicas do ncleo e do cobre so dadas pelas expresses
(4.94) e (4.95), respectivamente:

( ) ( ) W
K
96 , 1
05 , 0 . 05 , 0 . 11 05 , 0 . 6 . 12
1
c . a . 11 a . 6 . 12
1
R
2
1 1
2
1
thcore

+

+

(4.94)

( ) ( ) W
K
87 , 1
5 , 0 . 5 , 1 5 , 0 . 5 , 0 . 3 5 , 0 . 3 . 20
1
a . 5 , 1 c . a . 3 a . 3 . 20
1
R
2 2 2
1 1 1
2
1
thcu

+ +

+ +

(4.95)
As elevaes de temperatura no ncleo, no cobre e total so calculadas
pelas expresses (4.96), (4.97) e (4.98), respectivamente (a densidade do fio
12AWG de 29,8kg/km):
K 5 , 16 96 , 1 . 4 , 8 R . P T
thcore core core
(4.96)
K 4 , 19 87 , 1 . 4 , 10 R . P T
thcu cu cu
(4.97)

K 1 , 17
5 . 053 , 1 000279 , 0 . 176 . 8 , 29
5 , 16 . 5 . 053 , 1 4 , 19 . 000279 , 0 . 176 . 8 , 29
M M
T . M T . M
T
core cu
core core cu cu

+
+

+
+

(4.98)


Captulo 4 Projeto, simulao e resultados experimentais de um sistema para iluminao
fluorescente de 3kW.

109
Por fim, calcula-se a possibilidade de execuo do indutor com a expresso
(4.99):

86 , 2
037309 , 0 . 176
5 . 75 , 0
S . N
a . 75 , 0
k
2
isolawg
2
f

(4.99)
A experincia mostra que o indutor possvel de ser construdo se k
f

prximo ou superior a trs.
Far-se- o clculo trmico da ponte retificadora. Verifica-se no catlogo do
fabricante [24] quais so as perdas no componente para a corrente especificada.
Estas perdas so de 8,4W. As resistncias trmicas entre juno e cpsula e a
entre cpsula e dissipador so iguais a 1K/W e 0,3K/W, respectivamente. O
clculo feito para temperaturas ambiente e de juno consideradas iguais a
40C e 100C, respectivamente. Com isto, calcula-se o valor da resistncia
trmica do dissipador atravs da expresso (4.100):

W
K
8 , 5 3 , 1
4 , 8
40 100
R
P
T T
R
thjd
a j
thda


(4.100)
Um dissipador P5A/100 de fabricao da Semikron, o qual tem uma
resistncia trmica igual a 2,7K/W, suficiente (este dissipador recomendado
pelo fabricante para esta ponte retificadora) [24].

4.5.4 Resultados experimentais:

A seguir, sero mostrados os resultados obtidos para um prottipo
construdo em laboratrio. Devido disponibilidade, decidiu-se trocar a ponte
retificadora pela SKB25/12 (17A, 1200V).
Para a ponte utilizada, as perdas so de 5W, aproximadamente. Alm disto,
a resistncia trmica entre juno e cpsula igual a 2K/W. Recalcula-se, ento,
o dissipador:

W
K
7 , 9 3 , 2
5
40 100
R
P
T T
R
thjd
a j
thda

(4.101)
O mesmo dissipador seria suficiente, entretanto, novamente devido
disponibilidade, decidiu-se trocar o dissipador pelo KP1,25/100, o qual tem uma
resistncia trmica igual a 1,25K/W [29].


Captulo 4 Projeto, simulao e resultados experimentais de um sistema para iluminao
fluorescente de 3kW.

110
Inicialmente, o conversor foi ligado em potncia nominal, tendo funcionado
por cerca de duas horas e meia. O comportamento trmico foi bastante
satisfatrio, sendo que, as temperaturas finais medidas da ponte e do indutor
foram de 43,7C e 60,4C, respectivamente. Na fig. 4.26, tem-se a forma de onda
de tenso e corrente na entrada do retificador. Na fig. 4.27, tem-se a tenso de
sada do retificador.

Esc.: 100V/div., 5A/div. e 5ms/div.
Tenso
Corrente

Fig. 4.26 Forma de onda de tenso e corrente na entrada do retificador operando em carga
plena.

Esc.: 100V/div. e 5ms/div.

Fig. 4.27 Forma de onda de tenso sobre a carga na potncia nominal.

Na fig. 4.26, o valor eficaz da corrente de entrada igual a 5,9A e o de
tenso eficaz igual a 220V. Na fig. 4.27, o valor da tenso mdia sobre a carga


Captulo 4 Projeto, simulao e resultados experimentais de um sistema para iluminao
fluorescente de 3kW.

111
igual a 306,8V. Na tabela 4.3 e na fig. 4.28, tem-se a anlise harmnica da
corrente de entrada.

Tabela 4.3 Anlise e comparao das harmnicas da corrente de entrada com a norma [2].
Ordem harmnica Corrente harmnica (A) Norma (A)
1 5,56000
2 0,00170 1,08
3 1,17000 2,30
4 0,00244 0,43
5 0,25000 1,14
6 0,00465 0,30
7 0,06510 0,77
8 0,00334 0,23
9 0,02790 0,40
10 0,00323 0,18
11 0,02270 0,33
12 0,00088 0,15
13 0,00676 0,21
14 0,00695 0,13
15 0,00453 0,15
16 0,00452 0,12
17 0,00587 0,13
18 0,00287 0,10
19 0,00861 0,12
20 0,00117 0,09
21 0,00591 0,11
22 0,00485 0,08
23 0,00323 0,10
24 0,00260 0,08
25 0,00010 0,09
26 0,00046 0,07
27 0,00048 0,08
28 0,00171 0,07
29 0,00292 0,08
30 0,00305 0,06
31 0,00072 0,07
32 0,00116 0,06
33 0,00160 0,07
34 0,00147 0,05
35 0,00134 0,06
36 0,00311 0,05
37 0,00120 0,06
38 0,00247 0,05
39 0,00174 0,06
40 0,00189 0,05

Comparando-se as tabelas 4.2 e 4.3, nota-se a concordncia entre os
valores calculados e simulados. O valor da taxa de distoro harmnica igual a


Captulo 4 Projeto, simulao e resultados experimentais de um sistema para iluminao
fluorescente de 3kW.

112
21,43%. Entretanto, o deslocamento entre tenso e corrente apresentado foi de
apenas, 11,3. Com isto, o fator de potncia medido igual a 0,958.

0,0
0,5
1,0
1,5
2,0
2,5
2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40
Fig. 4.28 Componentes harmnicas (em azul), comparadas com a norma (em vermelho).

Nas figs. 4.29, 4.30 e 4.31, uma anlise da variao do fator de potncia e
da tenso de sada com variao de carga ser apresentada.

Esc.: 100V/div., 5A/div. e 5ms/div..
(a)
Esc.: 100V/div., 5A/div. e 5ms/div..
(b)
Esc.: 100V/div., 5A/div. e 5ms/div..
(c)
Esc.: 100V/div., 5A/div. e 5ms/div..
(d)
Fig. 4.29 Corrente de entrada e tenso de sada do retificador: (a) 1,09kW (b) 975W (c) 790W (d)
700W.


Captulo 4 Projeto, simulao e resultados experimentais de um sistema para iluminao
fluorescente de 3kW.

113
0,29
0,28 0,25
0,23
0,21
0,9361
0,9494
0,9646 0,9720
0,9806
0,898164
0,913643
0,936019
0,947226
0,958830
0
0,20
0,40
0,60
0,80
1,00
1,20
700W 790W 975W 1090W 1200W

Fig. 4.30 Variao da taxa de distoro harmnica (em azul marinho), do fator de deslocamento
(em verde) e do fator de potncia (em azul escuro) com relao potncia de entrada.

338,6V
335,2V
329,0V
326,2V
306,8V
290V
300V
310V
320V
330V
340V
350V
700W 790W 975W 1090W 1200W

Fig. 4.31 Variao da tenso de sada com a variao da carga.

Verifica-se que, at a potncia de 700W (prximo meia carga), a tenso se
eleva de 306,8V a 338,6V, ou seja, cerca de 10% da tenso de sada nominal.
Por fim, foi verificado o rendimento da estrutura em potncia nominal, o qual
foi medido e seu valor igual a 97,6%.







Captulo 4 Projeto, simulao e resultados experimentais de um sistema para iluminao
fluorescente de 3kW.

114
4.6 Concluso:

Foram mostrados procedimentos completos para o projeto das estruturas
retificadoras (boost e PFC passivo) e inversoras (ponte completa). Os resultados
experimentais obtidos confirmaram as simulaes realizadas.
Foi j mencionado, o projeto principal deste captulo o sistema de 3kW. Os
resultados aqui apresentados foram retirados para cada um dos conversores que
compe o sistema operando isoladamente, entretanto, ensaios posteriores com
os conversores operando de forma conjunta no revelaram diferenas apreciveis
no funcionamento destas topologias.
No foi possvel determinar o rendimento da estrutura, pois a corrente que
alimenta a carga est em alta freqncia e os wattmetros mostravam resultados
inconsistentes (rendimento superior unidade). Entretanto, como a elevao de
temperatura do dissipador foi relativamente baixa e as perdas calculadas nos
interruptores do inversor so bastante reduzidas, espera-se que o rendimento
total da estrutura tenha sido bastante elevado (acima de 90%).
CONCLUSO GERAL

Foram feitos estudos para a comparao entre as estruturas j
utilizadas para a alimentao de lmpadas fluorescentes. Estes estudos
mostraram que os sistemas centralizados, de alta potncia possuem
rendimento bastante elevado e custo inferior aos sistemas tradicionais.
Os estgios retificadores com alto fator de potncia atendem aos limites
de emisso de componentes harmnicas, impostos pelas normas
internacionais. Cabe ao projetista do sistema ponderar os aspectos custo,
peso e volume para se escolher a melhor soluo para o projeto.
As vantagens do conversor boost so a baixa emisso de harmnicas
e a regulao da tenso de sada (com relao variao de carga e
variao da tenso de entrada do conversor). Por outro lado, o PFC passivo
simples, robusto e de baixo custo, devido ao reduzido nmero de
componentes presentes nesta estrutura.
No estudo feito para o estgio inversor, concentram-se as maiores
contribuies deste trabalho: o equacionamento e o estabelecimento de
metodologias de projeto para os filtros para ignio das lmpadas e a
determinao das perdas nos semicondutores do inversor. Alm disto, foram
estudadas as topologias empregadas para este inversor (meia-ponte
simtrico e assimtrico e ponte completa).
Na continuao do projeto, foram feitas modificaes de lay-out e
pequenas alteraes de topologia com a finalidade de reduzir o custo e
transformar este prottipo em um produto comercializvel.
A alterao mencionada consiste na troca do inversor em ponte
completa pelo inversor em meia ponte, assimtrico. Isto trar, como
conseqncia, a eliminao dos transformadores de potncia e a adio da
componente contnua, gerada pelo inversor, na tenso sobre os capacitores
srie dos filtros de sada.
Todas as estruturas apresentadas apresentam alto rendimento, em
especial o inversor, por possuir comutaes suaves em todos os
interruptores. Foi verificado que o bloqueio se mantinha suave at 40% da
potncia nominal. A entrada em conduo, como j foi mencionado,
116

Concluso Geral

naturalmente suave, devido ao deslocamento entre tenso e corrente na
carga.
Como proposta de continuao para esta linha de pesquisa, prope-se
o estudo de tcnicas de dimerizao da lmpada fluorescente, tanto pela
variao da tenso do barramento cc, como pela variao da freqncia de
chaveamento do inversor, sendo que, esta ltima implicar em um mtodo
mais criterioso para o projeto dos filtros das lmpadas.
REFERNCIAS BIBLIOGRFICAS

[1] CABALLERO, Domingo Antonio Ruiz. Sistemas Eletrnicos de
Iluminao: Topologias, Anlise, Projeto e Experimentao. Florianpolis, 1992.
Dissertao (Mestrado em Engenharia Eltrica). Centro Tecnolgico,
Universidade Federal de Santa Catarina.

[2] SILVA Jr., Pedro Armando. Sistema Eletrnico para Iluminao
Fluorescente Anlise, Projeto e Implementao. Florianpolis, 1994.
Dissertao (Mestrado em Engenharia Eltrica). Centro Tecnolgico,
Universidade Federal de Santa Catarina.

[3] ANDR, Anderson Soares. Reator Eletrnico para duas Lmpadas
Fluorescentes de 110W com Controle de Luminosidade e Alto Fator de Potncia.
Florianpolis, 1997. Dissertao (Mestrado em Engenharia Eltrica). Centro
Tecnolgico, Universidade Federal de Santa Catarina.

[4] HAUSMANN, Romeu. Sistema Inteligente de Iluminao para duas
Lmpadas Fluorescentes de 40W. Florianpolis, 2000. Dissertao (Mestrado em
Engenharia Eltrica). Centro Tecnolgico, Universidade Federal de Santa
Catarina.

[5] GULES, R.; BARBI, I.; SIMES, E. M.. A 1.2kW Electronic Ballast for
Multiple Lamps, with Dimming Capability and High Power Factor. In: APPLIED
POWER ELECTRONICS CONFERENCE (14.: Mar. 1999: Dallas, EUA).
Proceedings. Piscataway, 1999. p. 720-726.

[6] BARBI, I.. Eletrnica de Potncia. 3 ed. Florianpolis: Ed. UFSC, 2000.

[7] INTERNATIONAL ELECTROTECHNICAL COMMISSION.
Electromagnetic Compatibility (EMC) Part 3-2: Limits for Harmonic Current
Emissions, IEC61000-3-2. Genebra, 2000.

118

Referncias Bibliogrficas

[8] MATAKAS Jr., Loureno. Retificadores especiais. So Paulo, 1988.
Dissertao (Mestrado em Engenharia Eltrica). Escola Politcnica, Universidade
de So Paulo.

[9] SOUZA, Alexandre Ferrari de. Retificadores Monofsicos de Alto Fator
de Potncia e Reduzidas Perdas de Conduo e Comutao Suave.
Florianpolis, 1998. Tese (Doutorado em Engenharia Eltrica). Centro
Tecnolgico, Universidade Federal de Santa Catarina.

[10] TOMASELLI, Luis Cndido. Controle de um Pr-Regulador com Alto
Fator de Potncia Utilizando o Controlador DSP TMS320F243. Florianpolis,
2001. Dissertao (Mestrado em Engenharia Eltrica). Centro Tecnolgico,
Universidade Federal de Santa Catarina.

[11] SOUZA, A. F. de; BARBI, I.. Retificadores de Alto Fator de Potncia.
Apostila de curso. Florianpolis: Ed. Interna, 1996.

[12] OLIVEIRA, Srgio Vidal Garcia. Estudo de Perdas em uma Fonte de
Alimentao para Aplicaes em Centrais de Telecomunicaes. Florianpolis,
2001. Dissertao (Mestrado em Engenharia Eltrica). Centro Tecnolgico,
Universidade Federal de Santa Catarina.

[13] LEVY, H., ZAFRANY, I., GREGORY, I. et al. Analysis and Evaluation
of a Lossless Turn-on Snubber. In: APPLIED POWER ELECTRONICS
CONFERENCE (12.: Fev. 1997: Atlanta, EUA). Proceedings. Piscataway, 1997. p.
757-763.

[14] UNITRODE. UC3854 Controlled Power Factor Correction Circuit
Design. 1999.

[15] UNITRODE. UC3854 Enhanced Power Factor Preregulator. 1999.

119

Referncias Bibliogrficas

[16] GENERAL ELECTRIC. Folha de dados da lmpada F39W/T5/HO/841.
2000.

[17] VERDERBER, R. R., MORSE, O., RUBINSTEIN, F. M.. Performance
of Electronic Ballast and Controls with 34 and 40 watt F40 Fluorescent Lamps. In:
IEEE INDUSTRY APPLICATIONS SOCIETY ANNUAL MEETING (23.: Out. 1988:
Pittsburgh, EUA). Conference Record. Piscataway, 1988. p. 1825-1834.

[18] TADESSE, C., DAWSON, F. P., DEWAN, S. B.. A Comparison of
Power Circuit Topologies and Control Techniques for a High Frequency Ballast. In:
IEEE INDUSTRY APPLICATIONS SOCIETY ANNUAL MEETING (28.: Out. 1993:
Toronto, Canad). Conference Record. Piscataway, 1993. p. 2341-2347.

[19] SPIEGEL, M. R.. Manual de Frmulas, Mtodos e Tabelas da
Matemtica. 2 ed. So Paulo: Ed. McGraw Hill, 1992.

[20] MAMMANO, B.. Current Sensing Solutions for Power Supply
Designers. In: Power Supply Design Seminar (1997: Merrimack, EUA). Power
Supply Design Seminar. Merrimack, 1997. p. 1-1 1-34.

[21] SILVA Jr., Elias Teodoro da. Anlise e Projeto de Compensadores
para o Conversor Boost. Florianpolis, 1994. Dissertao (Mestrado em
Engenharia Eltrica). Centro Tecnolgico, Universidade Federal de Santa
Catarina.

[22] BARBI, I. . Projeto de Fontes Chaveadas. 1 ed. Florianpolis: Ed.
UFSC, 2000.

[23] THORNTON. Catlogo Eletrnico de Ncleos de Ferrite.
http://www.thornton.ind.br. Acessado em jan. de 2002.

[24] SEMIKRON. Power Electronics 99. Nrnberg: 1999.

120

Referncias Bibliogrficas

[25] ADVANCED POWER TECHNOLOGIES. Folha de dados do MOSFET
APT6011LVFR.

[26] MOTOROLA. Rectifier Device Data. 1 ed. 1992.

[27] ISOTEK. Precision Current Sensing Resistors and Networks.

[28] BASCOP, R. P. T., PERIN, A. J.. O Transistor IGBT Aplicado em
Eletrnica de Potncia. 1 ed. Porto Alegre: Ed. Sagra Luzzato, 1997.

[29] SEMIKRON. Semicondutores de Potncia 96/97. Carapicuba: 1996.

[30] METALTEX. Folha de dados da srie TH de rels eletromagnticos.

[31] INTERNATIONAL RECTIFIER. Folha de dados do IGBT
IRG4PC50UD.

[32] - UNITRODE. UC3525 Regulating Pulse Width Modulators. 1999.

[33] EPCOS Data Book Library. 2000.