Você está na página 1de 2

Anhanguera Taubat Unidade II 4 CCS

Felipe Martins dos Santos R.A: 6248227211


1) A CPU tem como funes: Analisas e controlar as instrues e as informaes
na memria principal, ativao da entrada e sada de dados aos dispositivos,
acessar e efetuar clculos aritmticos e lgicos. Os seus principais componentes
so: microprocessador, multiplexador de BUS e gerador de clock.
2) A ULA se comunica com a unidade de controle e serve para realizar clculos
lgicos e aritmticos.
3) O ACC era um registrador especial que servia para interligar o barramento
interno de dados a ULA e os demais registradores memria principal nos
computadores antigos.
4) Relgio, determina o perodo de durao das atividades sincronizando-as com
base no gerador de pulso.
5) Analisa cada instruo de um programa, controla as informaes na memria
principal, ativa a sesso lgica aritmtica, ativa os canais de entrada e sada dos
dispositivos.
6) Contador de instruo, armazena o endereo da prxima instruo a ser
executada na sequncia, est localizado na CPU e utiliza o barramento interno para
se comunicar.
7) Registrador de endereos de memria, que possui um tamanho igual ao dos
endereos de memria, para que possa designar cada um individualmente para
operaes de leitura ou escrita.
8) A tcnica de pipelining permite que vrios ciclos de instrues sejam executados
de forma concorrente divididos em estgios distintos.
9) O pipelining implementa a concorrncia de processo para um nico
microprocessador, mantendo-o sempre ocupado na execuo dos estgios
distintos, otimizando o tempo de processamento. Tambm pode ser empregado em
sistemas com estruturas de multiprocessadores que j atuam paralelamente
otimizando o conjunto como um todo.
10) Busca interna, calcula CI, Decodificador de C.OP, Busca operando, Executa
operao, Escreve resultado.
Pgina2

11) Os diagramas demonstram a comparao e analise em unidades de tempo da
implementao da tcnica de pipelining com determinados estgios em relao ao
mtodo sequencial.
12) Como os tempos de execuo de cada estgio devem ser semelhantes, o
perodo de tempo adotado por uma implementao de pipeline deve ser maior que o
estgio mais lento, assim em geral os estgios assumem perodos maiores que o
necessrio.
13) A implementao da tcnica de pipelining no modifica o tempo de execuo
de uma instruo individual.
14) Vazo o nmero de instrues completadas por uma unidade de tempo. O
aumento da vazo significa que um programa roda mais rpido e possui um tempo
de execuo total menor, embora nenhuma instruo isolada seja mais rpida.
15) Na produo de chips o desafio de miniaturizao para diminuir quantidades de
materiais e aumentar velocidade a eficincia dos processos digitais, so enfrentadas
barreiras de evoluo tecnolgica. As tendncias observadas pela lei de Moore
exigem investimentos em pesquisas cada vez mais sofisticadas pois existem limites
de miniaturizao dos componentes de silcio em relao a estabilidade e
redundncia eletrnica. Apesar do custo diminuir com a utilizao do silcio as
futuras geraes dos processadores que utilizao supercondutores como ouro para
processamento quntico vo exigir outros modelos contextuais de produo, o que
elevar consideravelmente seus custos.