Você está na página 1de 6

CONTADOR DE FRECUENCIA CON AUTO RANGO (Hz, KHz)

OBJETIVOS
Realizar un repaso sobre los conceptos de contadores sncronos y
asncronos evaluando las ventajas y desventajas.
Realizar el diseo de un contador de frecuencia en base a
temporizadores, contadores, decodificadores, registros, etc.
Realizar diseos utilizando la tecnologa TTL
MARCO TEORICO
REGISTROS DE DESPLAZAMIENTO TTL 74194
Los fabricantes de circuitos integrados ofrecen muchos registros de
desplazamiento. El que estudiaremos a continuacin es un registro de
desplazamiento universal. El smbolo lgico de bloques para el registro de
desplazamiento /universal de 4 bits, TTL 74194 se muestra en la figura 5.
Este registro tiene 10 entradas y 4 salidas; estas ltimas estn conectadas a
la salidas normales (Q) de cada flip flop en el circuito integrado.

1.
Figura 7: Registro de desplazamiento TTL 74194
Observar que las 4 entradas del registro 74194 (A, B, C, D) son las entradas
de carga en paralelo las 2 entradas siguientes introducen los datos en el
registro en forma serie (o sea, cada vez un bit), estas son: entrada serie de
desplazamiento a la derecha (DCR). esta introduce los bits por la posicin A
(QA) (es decir, el visualizador A ) de esta forma el registro se ha desplazado
hacia la derecha.
La entrada serie de desplazamiento a la izquierda (DCL) introduce los bits
por la posicin D (QD) (es decir visualizador D) y as el registro se desplaza
hacia la izquierda Las entradas del reloj (CLK) dispara los 4 flip-flops durante
las transicin L a H (bajo a alto) del pulso de reloj. Cuando la entrada de
borrado (CLR) la activamos con un nivel BAJO automticamente ponemos
todos los flip-flops a cero.

Los controles de modo a travs de una red de puertas le indican al registro


que desplace a la izquierda, a la derecha, que cargue en paralelo, o no haga
nada (mantenimiento). Como todos los CIs TTL el 74194 tiene sus
conexiones de alimentacin +5V y GND, pero habitualmente esta no se
indican en el smbolo lgico.
Los modos de operacin del registro de desplazamiento son: reset,
mantenimiento, desplazamiento a la izquierda, desplazamiento a la
derecha, y carga en paralelo. En los registros de desplazamiento la forma de
identificar las entradas y las salidas varan de un fabricante a otro.

CONTADOR ASCENDENTE DESCENDENTE 74192


Las entradas de carga de datos (Da-Dd), nos sirven para preestablecer un
nmero de partida en las salidas, llamado preseleccin, tanto para el conteo
ascendente como el conteo descendente ('Up/Dw'), a partir del cual se
producir la cuenta con cada pulso del reloj de entrada. Para cargar el
nmero preseleccionado, la patilla 11 de carga ('Load'), se debe llevar por
un instante al nivel L y volver al nivel H permanentemente. Por lo que se
entiende que cada vez que se aplique un nivel L a esta patilla 11, se vuelve
a cargar el nmero preseleccionado, con este comportamiento, se puede
constituir un divisor de frecuencias, con solo establecer un nmero en la
carga de preseleccin, aunque demostrar esto no es nuestro cometido
ahora.
Para evitar en gran medida que se produzcan problemas parasitarios en
este tipo de dispositivos, es recomendable cargar todas las patillas del
circuito integrado a un nivel predeterminado, segn lo previsto para su
funcionamiento y la aplicacin que el proyecto requiera. Que quiere decir
esto; que debemos conectar una resistencia de 10k entre la patilla que no
usemos y el +Vcc si su nivel ha de ser H (Alto) o si ha de ser L (Bajo) se
conectar a masa. En cuanto a las entradas de preseleccin, es conveniente
utilizar un preselector rotativo codificado a BCD por cada dgito, como el
mostrado ms abajo.

FUNCIONAMIENTO EN MODO MONOESTABLE:

Cuando la seal de disparo (patilla 2) est a 5V (nivel alto) la salida se


mantiene a 0 V (nivel bajo). Si la seal de disparo pasa rpidamente a 0V
(nivel bajo) la salida pasa a valer 5V (nivel alto) y se mantiene el tiempo
determinado por la ecuacin:
T = 1,1.R.C (segundos)
El flanco de bajada (paso del nivel alto al nivel bajo) debe tener una
pendiente muy elevada, es decir, el paso de nivel alto a nivel bajo de la
seal de disparo debe ser muy rpido.
FUNCIONAMIENTO EN MODO AESTABLE:

Este modo de funcionamiento se emplea para generar seales de salida


cuadradas.
El valor alto de la seal valdr aproximadamente 5V y el valor bajo 0V. El
tiempo que est la seal a nivel alto valdr:
T1 = 0,693.(R1+R2).C (segundos)
El tiempo que est a nivel bajo ser:
T2 = 0,693.R2.C (segundos)

MULTIPLEXOR 74157
Los multiplexores son circuitos combinacionales con varias entradas y una
nica salida de datos, estn dotados de entradas de control capaces de
seleccionar una, y slo una, de las entradas de datos para permitir su
transmisin desde la entrada seleccionada hacia dicha salida.
En el campo de la electrnica el multiplexor se utiliza como dispositivo que
puede recibir varias entradas y transmitirlas por un medio de
transmisin compartido. Para ello lo que hace es dividir el medio de
transmisin en mltiples canales, para que varios nodos puedan
comunicarse al mismo tiempo.
contiene cuatro multiplexores con sus dos entradas de datos y su salida
cada uno. Tiene una entrada de inhibicin (STROBE G) activa a nivel bajo

(0V) y una entrada de seleccin (SELECT), comunes a los cuatro


multiplexores.
Cuando STROBE est a nivel bajo, si la entrada SELECT est a nivel bajo, en
la salida aparece el valor del dato A; y si la SELECT est a nivel alto aparece
el dato B.

COMPARADOR DE 4 BITS7485
Los comparadores son circuitos combinacionales capaces de comparar dos
combinaciones presentes en sus entradas indicando si son iguales o
diferentes; en caso de ser diferentes, indican cul de las dos es mayor.
Tienen tres salidas que indican el resultado de la comparacin: A=B, A<B y
A>B.
El procedimiento para comparar dos datos binarios consiste primero en
comparar el bit ms significativo de cada uno de ellos, si stos son iguales,
se compara el siguiente bit ms significativo y as sucesivamente hasta
encontrar una desigualdad que indica cul de los datos es mayor o menor.
Si se comparan todos los bits de ambos datos y no hay desigualdad entre
ellos, entonces evidentemente son iguales.
Los circuitos integrados ms utilizados son:
Este circuito integrado contiene un comparador de dos datos de 4 bits cada
uno.
La relacin de pines de este integrado es la siguiente:
A>B, A<B, y A=B: entradas de comparacin en cascada activas a nivel alto
(1)
A>B, A<B, y A=B: salidas de comparacin activas a nivel alto (1).
A0, A1, A2, A3: entradas del dato A.
B0, B1, B2, B3: entradas del dato B.

DISEO
La salida del NE555 (pin 3) se conecta mediante una llave selectora up/down de 4 puntos en tandem a las entradas del
primer 74192 (pin 5 up, pin 4 down), las entredas A(pin 15), B(pin 1), C(pin 10), D(pin 9), GND(pin 8) y CLR(pin 14) van
conectados a masa (Negativo).
El terminal LOAD (pin 11) junto con Vcc(pin 16) van conectados a +5V (positivo).
Los terminales BORROW (pin 13) y CARRY (pin 12) son los de overflow es decir que cuando la cuenta va decreciendo y
llega a cero pide un decimal al siguiente bloque (BORROW) y cuando la cuenta aumenta y excede de 9 le concede una
unidad al siguiente bloque (CARRY OUT).
Las salidas Qa(pin 3), Qb(pin 2), Qc(pin 6) y Qd (pin 7) son las salidas decodificadas en BCD Natural.
El pin CARRY del primer 74192 debe conectarse a la entrada up (pin 4) y el pin BORROW a la entrada down (pin 5).
Para conectarlos a los displays necesitas decodificadores BCD a 7 segmentos como es el 7447 que tenes cuya distribucin de
pines es:
pin 1: in B (conectado a Qb)
pin 2: in C (conectado a Qc)
pin 3: led test (conectado a +5V)
pin 4: block input (conectado a +5V)
pin 5: led enable (conectado a +5V o dejar desconectado si falla)
pin 6: in D (conectado a Qd)
pin 7: in A (conectado a Qa)
pin 8: GND (conectado a masa)
pin 9: e
pin 10: d
pin 11: c
pin 12: b
pin 13: a
pin 14: g
pin 15: f
pin 16: Vcc (conectado a +5V)

Astable
t H =3 s t L =0.003 s C=1 uF

RB=

tH
=4285.7=4.7 K
0.7C

RA=

tL
3
6
4.710 =4.2810 =4.7 M
6
0.7110

Monoestable
tH =1 s C=100 uF

Ra=

10.001
=9090.9=9.1 K
6
1.1110

Astable

para T=1s

t H =0.6 s t L =0.4 s C=1 uF

RB=

tH
=571.4=560 K
0.7C

RA=

tL
560103 =297.1103 =330 K
6
0.7110

CONCLUSIONES
El uso de los multiplexores en el diseo de circuitos combinacionales, es una
herramienta eficiente para simplificar la aplicacin de los mismos.
Para determinar los multiplexores a utilizar, lo que se debe tener en cuenta es
el numero de variables que se estn manejando, para determinar el nmero de
selectores que posee. Dependiendo del nmero de selectores se escoge el
multiplexor adecuado para el circuito.
El uso de los multiplexores, adems de disminuir el tamao de los circuitos,
tambin disminuye considerablemente su costo y el procedimiento de
mantenimiento

Você também pode gostar