Escolar Documentos
Profissional Documentos
Cultura Documentos
OBJETIVOS
Realizar un repaso sobre los conceptos de contadores sncronos y
asncronos evaluando las ventajas y desventajas.
Realizar el diseo de un contador de frecuencia en base a
temporizadores, contadores, decodificadores, registros, etc.
Realizar diseos utilizando la tecnologa TTL
MARCO TEORICO
REGISTROS DE DESPLAZAMIENTO TTL 74194
Los fabricantes de circuitos integrados ofrecen muchos registros de
desplazamiento. El que estudiaremos a continuacin es un registro de
desplazamiento universal. El smbolo lgico de bloques para el registro de
desplazamiento /universal de 4 bits, TTL 74194 se muestra en la figura 5.
Este registro tiene 10 entradas y 4 salidas; estas ltimas estn conectadas a
la salidas normales (Q) de cada flip flop en el circuito integrado.
1.
Figura 7: Registro de desplazamiento TTL 74194
Observar que las 4 entradas del registro 74194 (A, B, C, D) son las entradas
de carga en paralelo las 2 entradas siguientes introducen los datos en el
registro en forma serie (o sea, cada vez un bit), estas son: entrada serie de
desplazamiento a la derecha (DCR). esta introduce los bits por la posicin A
(QA) (es decir, el visualizador A ) de esta forma el registro se ha desplazado
hacia la derecha.
La entrada serie de desplazamiento a la izquierda (DCL) introduce los bits
por la posicin D (QD) (es decir visualizador D) y as el registro se desplaza
hacia la izquierda Las entradas del reloj (CLK) dispara los 4 flip-flops durante
las transicin L a H (bajo a alto) del pulso de reloj. Cuando la entrada de
borrado (CLR) la activamos con un nivel BAJO automticamente ponemos
todos los flip-flops a cero.
MULTIPLEXOR 74157
Los multiplexores son circuitos combinacionales con varias entradas y una
nica salida de datos, estn dotados de entradas de control capaces de
seleccionar una, y slo una, de las entradas de datos para permitir su
transmisin desde la entrada seleccionada hacia dicha salida.
En el campo de la electrnica el multiplexor se utiliza como dispositivo que
puede recibir varias entradas y transmitirlas por un medio de
transmisin compartido. Para ello lo que hace es dividir el medio de
transmisin en mltiples canales, para que varios nodos puedan
comunicarse al mismo tiempo.
contiene cuatro multiplexores con sus dos entradas de datos y su salida
cada uno. Tiene una entrada de inhibicin (STROBE G) activa a nivel bajo
COMPARADOR DE 4 BITS7485
Los comparadores son circuitos combinacionales capaces de comparar dos
combinaciones presentes en sus entradas indicando si son iguales o
diferentes; en caso de ser diferentes, indican cul de las dos es mayor.
Tienen tres salidas que indican el resultado de la comparacin: A=B, A<B y
A>B.
El procedimiento para comparar dos datos binarios consiste primero en
comparar el bit ms significativo de cada uno de ellos, si stos son iguales,
se compara el siguiente bit ms significativo y as sucesivamente hasta
encontrar una desigualdad que indica cul de los datos es mayor o menor.
Si se comparan todos los bits de ambos datos y no hay desigualdad entre
ellos, entonces evidentemente son iguales.
Los circuitos integrados ms utilizados son:
Este circuito integrado contiene un comparador de dos datos de 4 bits cada
uno.
La relacin de pines de este integrado es la siguiente:
A>B, A<B, y A=B: entradas de comparacin en cascada activas a nivel alto
(1)
A>B, A<B, y A=B: salidas de comparacin activas a nivel alto (1).
A0, A1, A2, A3: entradas del dato A.
B0, B1, B2, B3: entradas del dato B.
DISEO
La salida del NE555 (pin 3) se conecta mediante una llave selectora up/down de 4 puntos en tandem a las entradas del
primer 74192 (pin 5 up, pin 4 down), las entredas A(pin 15), B(pin 1), C(pin 10), D(pin 9), GND(pin 8) y CLR(pin 14) van
conectados a masa (Negativo).
El terminal LOAD (pin 11) junto con Vcc(pin 16) van conectados a +5V (positivo).
Los terminales BORROW (pin 13) y CARRY (pin 12) son los de overflow es decir que cuando la cuenta va decreciendo y
llega a cero pide un decimal al siguiente bloque (BORROW) y cuando la cuenta aumenta y excede de 9 le concede una
unidad al siguiente bloque (CARRY OUT).
Las salidas Qa(pin 3), Qb(pin 2), Qc(pin 6) y Qd (pin 7) son las salidas decodificadas en BCD Natural.
El pin CARRY del primer 74192 debe conectarse a la entrada up (pin 4) y el pin BORROW a la entrada down (pin 5).
Para conectarlos a los displays necesitas decodificadores BCD a 7 segmentos como es el 7447 que tenes cuya distribucin de
pines es:
pin 1: in B (conectado a Qb)
pin 2: in C (conectado a Qc)
pin 3: led test (conectado a +5V)
pin 4: block input (conectado a +5V)
pin 5: led enable (conectado a +5V o dejar desconectado si falla)
pin 6: in D (conectado a Qd)
pin 7: in A (conectado a Qa)
pin 8: GND (conectado a masa)
pin 9: e
pin 10: d
pin 11: c
pin 12: b
pin 13: a
pin 14: g
pin 15: f
pin 16: Vcc (conectado a +5V)
Astable
t H =3 s t L =0.003 s C=1 uF
RB=
tH
=4285.7=4.7 K
0.7C
RA=
tL
3
6
4.710 =4.2810 =4.7 M
6
0.7110
Monoestable
tH =1 s C=100 uF
Ra=
10.001
=9090.9=9.1 K
6
1.1110
Astable
para T=1s
RB=
tH
=571.4=560 K
0.7C
RA=
tL
560103 =297.1103 =330 K
6
0.7110
CONCLUSIONES
El uso de los multiplexores en el diseo de circuitos combinacionales, es una
herramienta eficiente para simplificar la aplicacin de los mismos.
Para determinar los multiplexores a utilizar, lo que se debe tener en cuenta es
el numero de variables que se estn manejando, para determinar el nmero de
selectores que posee. Dependiendo del nmero de selectores se escoge el
multiplexor adecuado para el circuito.
El uso de los multiplexores, adems de disminuir el tamao de los circuitos,
tambin disminuye considerablemente su costo y el procedimiento de
mantenimiento