Escolar Documentos
Profissional Documentos
Cultura Documentos
ELETRNICA
M.A.Garms
UNIP - 2012
Introduo
Esta Apostila tem como objetivo apresentar um conjunto base de experincias a serem
desenvolvidas pelos alunos com o intuito de complementar o estudo nas seguintes Disciplinas
(ministradas no curso de Engenharia Eltrica - Eletrnica dos Campus Alphaville e Marqus da
Universidade Paulista UNIP): Eletrnica Bsica, Eletrnica, Circuitos Eletrnicos e Eletrnica
Aplicada.
As experincias inicialmente propostas (em numero de 35) foram agrupadas nos seguintes temas:
I. Diodos Semicondutores
Experincia I.1: Curva caracterstica de um diodo semicondutor.........................
Experincia I.2: Limitadores.................................................................................
Experincia I.3: Grampeadores.............................................................................
Experincia I.4: Retificao de tenso eltrica alternada.....................................
Experincia I.5: Fonte de tenso com diodo zener...............................................
II. Transistores Bipolares de Juno (TBJ)
Experincia II.1: Chaveamento de LED por um TBJ...........................................
Experincia II.2: Polarizao de um TBJ.............................................................
Experincia II.3: Fonte de tenso com BJT e diodo zener....................................
Experincia II.4: Fonte de corrente com BJT e diodo zener.................................
Experincia II.5: Ganho de amplificador EC (com e sem RE).............................
Experincia II.6: Impedncias de entrada e de sada de amplificador EC............
Experincia II.5: Resposta em frequncia de amplificador EC.............................
Experincia II.8: Amplificador em CC (seguidor de emissor)..............................
Experincia II.9: Estgio de sada em simetria complementar..............................
Experincia II.10: Amplificador Diferencial.........................................................
Experincia II.11: Amplificador Operacional Discreto.........................................
III. FET
Experincia III.1: Amplificador SC com JFET.....................................................
Experincia III.2: Resposta em frequncia de amplificador SC............................
IV. Medidas de parmetros de um AO
Experincia IV.1: Tenso de compensao de entrada.........................................
Experincia IV.2: Correntes de polarizao de entrada........................................
Experincia IV.3: Impedncia intrnseca de entrada.............................................
Experincia IV.4: Taxa de resposta (slew rate) ....................................................
Experincia IV.5: Rejeio de modo comum (RRMC).........................................
Experincia IV.6: Produto ganho-largura de faixa (banda) GB............................
Experincia IV.7: Ajuste de off-set.......................................................................
V. Circuitos lineares com AO
Experincia V.1: Amplificador inversor...............................................................
Experincia V.2: Amplificador no inversor.........................................................
Experincia V.3: Amplificador Diferencial...........................................................
Experincia V.4: Diferenciador e Integrador.........................................................
Experincia V.5: Computao Analgica..............................................................
5
7
9
10
11
12
14
16
17
18
20
22
24
26
30
32
34
36
38
39
40
41
42
43
45
47
48
49
50
52
Os itens empregados foram os seguintes: Objetivos, Teoria, Circuito etc. Nenhum deles
foi considerado obrigatrio na descrio de uma dada experincia bem como o grau de
detalhamento de um determinado item pode variar entre as diversas experincias.
Assim os alunos sero instrudos globalmente. Isto implica em que eles devero discutir entre si
(membros de um determinado grupo) e com o professor para determinar como proceder em caso
de dvida na execuo da experincia (devido a detalhes no explcitos). Alm disto, os alunos
devero estabelecer os objetivos e as concluses de cada experincia bem como pesquisar a teoria
nas referencias ou em outras fontes.
Tambm devero ser estimulados a desenvolver os seus prprios relatrios quanto organizao
e apresentao de resultados. No entanto os relatrios devero ter um contedo mnimo o qual
ser composto por: objetivos, descrio, apresentao de resultados das medidas (Tabelas,
Grficos etc), clculos tericos, comparaes entre valores previstos e medidos e concluses.
Em Apndice apresentada uma experincia sobre computador analgico que pode ser simulada
no MULTISIM (sua montagem relativamente complexa para uma aula de Laboratrio).
Embora tenham sido feitas revises, agradecemos a indicao de erros que eventualmente
persistam.
I. Diodos Semicondutores
Experincia I.1: Curva caracterstica de um diodo semicondutor.
1
(a)
3
(b)
(c)
Monte o circuito (a) do item (3). Para cada valor de tenso de alimentao do seguinte
conjunto {0, 5, 6, 7, 8, 10, 12, 15, 20} [V], mea e anote, em tabela apropriada, a tenso
e a corrente no diodo.
Inverta a polaridade da fonte de tenso. Para cada valor de tenso do seguinte conjunto
{-1, -5, -10, -20} [V], mea e anote, em tabela apropriada, a tenso e a corrente no
diodo.
Com os valores obtidos nos itens (4) e (5), desenhe o grfico correspondente curva
caracterstica do diodo (I x V).
5
Estime os valores de corrente nos circuitos (b) e (c) do item (3), considerando a queda
de tenso no diodo D1 igual a 0.6V.
10
Monte o circuito (c) do item (3) e repita o item (9) para este caso.
11
Compare as estimativas feitas no item (7) com os resultados obtidos no item (9).
Ajuste o gerador de udio para obter um sinal de entrada (sobre o resistor R1) senoidal
de 1kHz @ 15Vp.
Monte o circuito do item (3).
Para o circuito obtido, calcule os valores tericos das tenses de sada (sobre o resistor
R2) de pico positivo e negativo.
Mea os valores de pico positivo e negativo na sada deste circuito e compare com os
valores tericos obtidos no item (4).
Inverta do diodo D1 do circuito do item (3) e repita os itens de (6) e (7) para este caso.
10
Monte o circuito do item (9) (basta inserir adequadamente mais um diodo no circuito
do item (3)) e repita os itens de (6) e (7) para este caso.
11
12
Monte o circuito do item (11) (basta inserir uma fonte de CC no circuito do item (9))
e repita os itens de (6) e (7) para este caso.
13
14
Ajuste o gerador de udio para obter um sinal de entrada senoidal de 1kHz @ 5Vp.
Com o osciloscpio acoplado para CC, observe o sinal de sada deste circuito (este sinal
deve ser uma senoide grampeada negativamente). Mea e anote os valores de pico
positivo e negativo.
Inverta o diodo D1 do circuito do item (2) e repita os itens (4) a (6). Compare e explique
os resultados obtidos.
Objetivo: Obter tenso eltrica em corrente contnua a partir da tenso alternada da rede
eltrica com a utilizao de diodo semicondutor para retificao e de capacitor para
reduo de componente de tenso alternada na carga.
110Vef
60Hz
6Vef
Repita os itens de 4 a 6.
10
10
Objetivo: Construir uma fonte de tenso DC regulada com a utilizao de diodo zener.
[2x33 - 1W]
110Vef
60Hz
6Vef
4.7V
W
RL
1W
Observaes:
1. Valores de tenso AC, em Vpp, medidos por meio de osciloscpio (escala AC).
2. Registre a forma de onda da tenso AC no resistor de carga RL para os trs
casos.
Compare os valores de tenses e correntes obtidos com os tericos para todos os casos.
Por que nesta fonte de tenso CC no se danifica qualquer componente quando se impe
um curto circuito em sua sada?
11
Teoria: Um transistor pode operar como chave, isto , trabalhando nas regies de
saturao ( contato fechado) ou de corte ( contato aberto). Ele tambm pode ser
empregado como uma fonte de corrente.
Calcule os valores de IB, IC e VCE no circuito do item (2) para Ve= 5V.
Monte o circuito do item (2), mea IB, IC e VCE e compare com os valores tericos
obtidos no item anterior.
12
Obs.: R1 poderia ser um curto, no entanto, foi fixado num valor relativamente baixo,
veja item (2), pois ele compe com o diodo D1 um limitador de tenso de -0.6V.
7
Calcule os valores de IB, IC e VCE no circuito do item (6) para Ve= 5V.
Monte o circuito do item (6), mea IB, IC e VCE e compare com os valores tericos
obtidos no item anterior.
Compare os circuitos dos itens (2) e (6) do ponto de vista da fixao da corrente IC, isto
, da corrente atravs do LED.
13
Teoria: Para um transistor operar como amplificador ele deve ser polarizado em sua
regio ativa. Tipicamente se impe VCE da ordem de VCC/2. Diversos tipos de
circuitos de polarizao podem ser empregados resultando desempenhos diferentes.
Calcule a polarizao
(considere =100).
Mea IBQ, ICQ e VCEQ neste circuito, compare estas medidas com os valores tericos
obtidos no item (4) e explique discrepncias.
(IBQ,
ICQ e VCEQ) do
14
10
15
Teoria: Captulo 5 (particularmente as sees 5.4 e 5.9) de [CIPELLI & MARKUS &
SANDRINI 2007].
BC548
RL
2
5,6V @ 0,4W
Variando RL=R2 no conjunto {100, 220, 1K, } [] mea a tenso de sada (nos
terminais de RL) e a tenso no zener. Calcule a corrente de sada (Is= Vs/RL) para cada
caso.
16
BC558
5,6V @ 0,4W
0,4W
Variando RL no conjunto {0, 100, 220, 470, 690, 820, 1K, } [] mea a corrente de
sada (atravs de RL= R3), a tenso de sada (nos terminais de R3) e a tenso VCE do
transistor Q1.
17
Teoria: Sees 4.4, 4.5, 8.3 e 8.5 de [BOYLESTAD & NASHELSKY - 1996].
Circuito:
1K
12V
6K8
vs
1K
ve
RL
BC548
10F
B
3
120
120
4K7
C
1K
100F
+
18
Interligue A com B (veja circuito) e aplique um sinal (senoidal, 1kHz) de amplitude tal
que vs seja uma senoide perfeita (sem deformao).
Mea com o osciloscpio (em Vpp) os sinais vs e ve. Obtenha o ganho de tenso.
Verifique a defasagem entre o sinal de sada e o sinal de entrada.
Observaes:
(a) Note a inverso de fase entre entrada e sada que corresponde a interpretao
do sinal negativo do ganho.
(b) |G|= vs pp / ve pp
10
11
Observaes:
(a) Note a inverso de fase entre entrada e sada que corresponde interpretao
do sinal negativo do ganho.
(b) |G|= vs pp / ve pp
Calcule os valores tericos (esperados) e compare com os obtidos em (8) e em (11).
12
Dica: Exemplos 8.2, 8.5 e Figura 8.16 de [BOYLESTAD & NASHELSKY 1996].
13
19
12V
10F
6K8
1K
ve
R
vs
RL
BC548
10F
120
1K
4K7
100F
-
Aplique um sinal (senoidal, 1kHz) de amplitude tal que ve assuma o valor 20mVpp.
Calcule Ri =
Faa RL= 1K e R= 0.
10
Aplique um sinal (senoidal, 1 kHz) de amplitude tal que ve assuma o valor 20 mVpp.
11
vs (6)
2 K . Compare com o valor terico.
vs (7) vs (6)
20
12
Faa RL= (aberto) e aplique um sinal (senoidal, 1kHz) de amplitude tal que ve
assuma novamente o valor 20 mVpp. Mea o sinal AC de sada em Vpp.
13
Calcule Ro =
14
15
vs(12) vs(11)
1K .
vs(11)
21
Teoria: sees 4.4, 4.5, 11.6 e 11.9 de [BOYLESTAD & NASHELSKY 1996].
Circuito:
12V
RC
1K
RB1
6K8
1K
ve
vs
BC548
+
C1
1F
C2
22nF
3
120
RE1
220
RB2
4K7
RE2
1K
C3
100F
1
1
e fi ' ' =
2RiC1
2RC 3
1
2RoC 2
22
Monte uma Tabela com as seguintes colunas: freqncia, tenso de sada vs (em Vpp) e
do ganho de tenso |G|. As freqncias devem assumir os valores (linhas desta Tabela)
do conjunto {20, 50, 200, 500, 2K, 5K, 20K} [Hz].
Preencha a tabela: para cada freqncia fixe ve em 0,5Vpp, mea a tenso AC de sada
vs em Vpp e calcule o ganho de tenso vs/ve.
A partir desta Tabela, construa o grfico |G| x f e obtenha os valores das freqncias de
corte inferior fi e superior fs. Compare estes resultados com os valores calculados.
23
ve
2
vs
RL
Mea a tenso sobre a carga em Vpp. Por que resulta um sinal muito menor que o
ajustado em (4)?
Mea as tenses (em CC) sobre os resistores de base, de emissor e o VCE. Compare os
valores calculados em (3) com os medidos.
10
Mea a tenso sobre a carga (vs) em Vpp. Verifique a defasagem entre o sinal de sada e
o sinal de entrada.
11
Compare o sinal sobre a carga com o fornecido pelo gerador. Calcule o ganho e tenso
|Av|= |vs/ve|.
24
12
13
14
Calcule Ri =
15
16
17
vs (13)
1K 5 .
vs (10) vs (13)
25
1
IDC2
IDC1
(i)
RL
IDC
iAC
(ii)
RL
Uma outra soluo apresentada na Figura (ii). Faz-se uso de dois amplificadores em
montagem CC sendo que um deles utiliza transistor NPN e o outro transistor PNP
simtrico, isto , com as mesmas caractersticas (, hfe, hie etc).
26
O caso de uma simetria perfeita resulta em I DC1 = I DC2 implicando que no circuito (ii)
apenas a corrente alternada acoplada a carga no sendo mais necessrio o uso de
capacitores de valores elevados.
Uma outra vantagem do circuito (ii) que nele pode ser imposto um valor menor para a
corrente I DC comparativamente aos valores das correntes I DC1 ou I DC2 do circuito (i).
Nesta condio os transistores de sada no circuito (ii) dissipam, em condio
quiescente, uma menor potencia.
Circuito:
ve
vs
RL
27
Altere R1 e/ou R5 de maneira aproximar I DCRL do valor zero (repita o item 7). Valores
na faixa de 15K a 27K.
BC548
10
RL
BC558
11
12
28
13
Explique o que a distoro de crossover e responda: em qual das amplitudes (do item
11 ou do 12) ela mais significativa?
14
Desconecte o emissor do transistor NPN para medir e registrar a forma de onda do sinal
de sada.
15
16
17
29
VC
30
10
11
12
31
RL
vs
BC557
R2
2x
BC547
R1
ve
Ajuste o gerador (ve) nas seguintes condies: 0Vpp, senoidal e freqncia de 1KHz.
32
O ganho de tenso deste circuito dado pela expresso G= -R2/R1 (veja experincia
V.1). Calcule-o.
10
11
12
33
III. FET
Experincia III.1: Amplificador SC com JFET.
1
vs
ve
10KpF
560K
Ajuste o gerador (ve) nas seguintes condies: 2Vpp, senoidal e freqncia de 1KHz.
Mea os seguintes valores em corrente continua: VDS, VGS, VRG, VRS e VRD.
Obtenha a polarizao do circuito, isto , os valores tericos de VDS, VGS, VRG, VRS
e VRD. Compare com os valores medidos em (5).
Dica: Exemplo 6.2 de [BOYLESTAD & NASHELSKY 1996].
Mea com o osciloscpio (em Vpp) os sinais vs e ve. Obtenha o ganho de tenso.
Verifique a defasagem entre o sinal de sada e o sinal de entrada.
Observaes:
(c) Note a inverso de fase entre entrada e sada que corresponde a interpretao
do sinal negativo do ganho (ver Teoria).
(d) |G|= vs pp / ve pp
34
Calcule o ganho de tenso esperado tericamente. Compare com o valor medido em (7).
8
Dica: Exemplo 9.7 de [BOYLESTAD & NASHELSKY 1996].
9
10
Calcule:
Ri = RG e Ro = RD
Verifique que os valores tericos de Ri e Ro, estimados no item (10), esto corretos.
11
Dica: (1) Insira um resistor de 1M em serie com o gerador e verifique que a tenso de
sada diminui pela metade. Retire este resistor, coloque um resistor de carga de 2,2 K
(aps capacitor de 0,1 F) e verifique que a tenso de sada diminui pela metade.
Explique este procedimento
35
C3
C2
10KpF
C1
560K
1
2RiC1
1
Ro = RD e fs =
2RoC 2
Ri = RG; fi ' =
Monte uma Tabela com as seguintes colunas: freqncia, tenso de sada vs (em Vpp) e
do ganho de tenso |G|. As freqncias devem assumir os valores (linhas desta Tabela) do
conjunto {20, 50, 200, 500, 2K, 5K, 20K} [Hz].
Preencha a tabela: para cada freqncia fixe ve em 0,5Vpp, mea a tenso AC de sada vs
em Vpp e calcule o ganho de tenso vs/ve.
36
A partir desta Tabela, construa o grfico |G| x f e obtenha os valores das freqncias de
corte inferior fi e superior fs. Compare estes resultados com os valores calculados.
10
37
R2
R1
Vcs
Amf
Circuito:
2
Vcs
Mude R3 para o valor dado por R1//R2 e repita os itens (3) e (4).
38
Correntes de polarizao: I p1 =
VB
VA
e I p2 =
100 K
100 K
Circuito:
Calcule a mdia destas duas correntes: este o valor normalmente informado pelo
fabricante.
39
1M
40
1
vs
ve
Ajuste o gerador (ve) para as seguintes condies: 1Vpp, forma de onda quadrada e
freqncia 5KHz.
Mea o tempo necessrio (t) para que a tenso de sada passe de seu valor mximo
para o mnimo, ou o contrrio.
41
ve
2
vs
Ajuste o gerador (v emc ) para as seguintes condies: 1Vpp, forma de onda senoidal e
freqncia 1KHz.
42
vs
ve
Aumente a freqncia de entrada at que a tenso de pico de sada se reduza para 0,7Vp.
Mea a freqncia neste ponto. Esta a largura de faixa ( B) do operacional, quando o
ganho de tenso unitrio.
43
Av
1
2
10
B (Hz)
14
70
14
44
GB (Hz)
140
140
140
45
Para cada par de valores (R1, R2) da Tabela que se segue ajuste o potencimetro de
offset de modo que Vs atinja um mnimo. Anote nesta mesma Tabela os valores de Vs
obtidos em cada caso.
4
R1 [K]
0
10
10
R2 [K]
0
0
10
Vs [V]
46
Teoria:
Veja [BOYLESTAD & NASHELSKY - 1996], seo 4.3.
Circuito:
vs
2
ve
Aplique um sinal senoidal de 1Vp e freqncia 1KHz e mea a tenso de sada em Vpp.
Registre o sinal de sada (forma de onda e amplitude) para um sinal de entrada definido
por 1Vp de amplitude, forma de onda de onda quadrada e freqncia de 1KHz.
10
11
Com os valores medidos em (10) calcule o ganho e compare com o valor terico.
47
Teoria:
Veja [BOYLESTAD & NASHELSKY - 1996], seo 4.3.
Circuito:
ve
vs
Com os valores obtidos em (3) calcule o ganho e compare com o valor terico.
Com os valores medidos em (7) calcule o ganho e compare com o valor terico.
48
Vs =
R2
(v 2 v1 )
R2
Circuito:
Mea a defasagem entre os sinais dos canais A e B do osciloscpio. Este valor est de
acordo com a Teoria? Explique.
Volte o osciloscpio para varredura interna e altere para quadrada a forma de onda no
gerador. Esta forma de onda mantida ao longo do circuito RC? Explique.
49
1
V E (t )dt
R1C1
R3 C 2 T / 10; R 4 10 R3 V S R4 C 2
dV E (t )
dt
Circuito:
vs1
ve1
ve2
vs2
Ajuste o sinal de entrada (ve 1 ) para tipo de onda quadrada, freqncia 1KHz (T= 1ms) e
amplitude 1Vp.
Mea o valor de pico a pico do sinal de sada vs 1 e registre a sua forma de onda.
Mea o valor de pico a pico e registre a forma de onda do sinal de sada vs 2 (coloque a
entrada do canal B em acoplamento AC).
50
Ajuste o sinal de entrada (ve 1 ) para tipo de onda senoidal, freqncia 1KHz (T= 1ms) e
amplitude 1Vp.
10
11
51
-a0
-1
+
-x
d2y
dt 2
dy
dt
a1
x a 0 y a1
d2y
dy
dy d 2 y
2
= 2 2 + a1
+ a 0 y = x ; fazendo-se a0 = 2n e a1 = n :
dt dt
dt
dt
A
B
2
-x
Volte os resistores alterados em (6) para os valores originais: R5= 2K5 e R7= 1K.
10
Altere a entrada do sistema (via R1) da sada do gerador para a tenso sobre o resistor
R8 e transfira o canal B do osciloscpio para a sada de U1. Coloque a varredura do
osciloscpio para externa e interprete a figura obtida.
11
53
fo =
2R
2 RC ln 1 + 1
R2
Circuito:
vs
54
55
Calcule a frequncia esperada nas condies deste circuito, ver [CIPELLI & MARKUS
& SANDRINI 2007]:
4
f osc =
1.44
( R1 + 2 R2 )CT
Mea a frequncia na saida do circuito do item (2), pino 3, e compare com o valor
calculado no item (4).
56
57
fo =
6
com R e C sendo os valores dos resistores e capacitores empregados no
2RC
filtro defasador.
Circuito:
58
Calcule a freqncia de corte fc. Com um sinal senoidal de 1Vp na entrada do filtro,
apresentado no item (2), varie sua freqncia de 100Hz a 2KHz e verifique a atuao do
filtro.
Injete um sinal de onda quadrada de 1Vp e ajuste sua freqncia para que o sinal de
sada seja senoidal com baixa distoro. Explique o resultado encontrado.
59
x0
alvo
y0
x0
vx0
< 0.1
> -0.1
< 0.1
> -0.1
y0
vy0
vs
vz0
-g
vz
+
< 0.1
> -0.1
O circuito que implementa esta soluo apresentado na pagina seguinte. O gerador de sinais foi
ajustado para fornecer uma onda quadrada de amplitude 5Vpp e freqncia 3Hz.
Identifique as tenses correspondentes s grandezas g (acelerao da gravidade), x 0 , y 0 , vx 0 , vy0
e vz 0 .
Dados x 0 , y0 e vy 0 ajustam-se vx 0 e vz 0 para que ocorra um pulso na sada vs. O par (vx 0 , vz 0 )
obtido nestas condies consiste na soluo procurada.
60
Escalas
100 m 1V
1s 10ms (definido pelo
produto RC dos integradores,
por exemplo, R13C4).
61
Um exemplo de resultado positivo apresentado nas Figuras seguintes. Ele foi obtido se
implementado o circuito proposto no simulador MULTISIM.
B1
A1
B2
A2
62
BIBLIOGRAFIA
[BERLIN - 1977] BERLIN H. M. Projetos com Amplificadores Operacionais. Editele,
2 ed, 1977.
[BOGART - 2001] BOGART T. F. Dispositivos e Circuitos Eletrnicos, v2. Makron Books
Ltda, 2001.
[BOYLESTAD & NASHELSKY - 1996] BOYLESTAD R.L. e NASHELSKY L. Dispositivos
Eletrnicos. Prentice Hall, 6 ed, 1996.
[CARVALHO 2002] - CARVALHO R. M. M. Apostila de Laboratrio de Eletrnica III e IV.
UNIP, 2002.
[CIPELLI & MARKUS & SANDRINI - 2007] CIPELLI A. M. e MARKUS O. e SANDRINI
W. Teoria e Desenvolvimento de projetos de Circuitos Eletrnicos. Editora rica Ltda,
23 ed, 2007.
[MALVINO - 1992] MALVINO A. P. Eletrnica no Laboratrio. Editora McGraw-Hill Ltda,
3 ed, 1992.
[PERTENCE JR - 2003] PERTENCE JR A. Amplificadores Operacionais e Filtros Ativos.
Artmed Editora, 6 ed, 2003.
63