Você está na página 1de 63

LABORATRIO DE

ELETRNICA
M.A.Garms

UNIP - 2012

Introduo
Esta Apostila tem como objetivo apresentar um conjunto base de experincias a serem
desenvolvidas pelos alunos com o intuito de complementar o estudo nas seguintes Disciplinas
(ministradas no curso de Engenharia Eltrica - Eletrnica dos Campus Alphaville e Marqus da
Universidade Paulista UNIP): Eletrnica Bsica, Eletrnica, Circuitos Eletrnicos e Eletrnica
Aplicada.
As experincias inicialmente propostas (em numero de 35) foram agrupadas nos seguintes temas:
I. Diodos Semicondutores
Experincia I.1: Curva caracterstica de um diodo semicondutor.........................
Experincia I.2: Limitadores.................................................................................
Experincia I.3: Grampeadores.............................................................................
Experincia I.4: Retificao de tenso eltrica alternada.....................................
Experincia I.5: Fonte de tenso com diodo zener...............................................
II. Transistores Bipolares de Juno (TBJ)
Experincia II.1: Chaveamento de LED por um TBJ...........................................
Experincia II.2: Polarizao de um TBJ.............................................................
Experincia II.3: Fonte de tenso com BJT e diodo zener....................................
Experincia II.4: Fonte de corrente com BJT e diodo zener.................................
Experincia II.5: Ganho de amplificador EC (com e sem RE).............................
Experincia II.6: Impedncias de entrada e de sada de amplificador EC............
Experincia II.5: Resposta em frequncia de amplificador EC.............................
Experincia II.8: Amplificador em CC (seguidor de emissor)..............................
Experincia II.9: Estgio de sada em simetria complementar..............................
Experincia II.10: Amplificador Diferencial.........................................................
Experincia II.11: Amplificador Operacional Discreto.........................................
III. FET
Experincia III.1: Amplificador SC com JFET.....................................................
Experincia III.2: Resposta em frequncia de amplificador SC............................
IV. Medidas de parmetros de um AO
Experincia IV.1: Tenso de compensao de entrada.........................................
Experincia IV.2: Correntes de polarizao de entrada........................................
Experincia IV.3: Impedncia intrnseca de entrada.............................................
Experincia IV.4: Taxa de resposta (slew rate) ....................................................
Experincia IV.5: Rejeio de modo comum (RRMC).........................................
Experincia IV.6: Produto ganho-largura de faixa (banda) GB............................
Experincia IV.7: Ajuste de off-set.......................................................................
V. Circuitos lineares com AO
Experincia V.1: Amplificador inversor...............................................................
Experincia V.2: Amplificador no inversor.........................................................
Experincia V.3: Amplificador Diferencial...........................................................
Experincia V.4: Diferenciador e Integrador.........................................................
Experincia V.5: Computao Analgica..............................................................

5
7
9
10
11
12
14
16
17
18
20
22
24
26
30
32
34
36
38
39
40
41
42
43
45
47
48
49
50
52

Marco A. Garms - 2012

VI. Circuitos no lineares com AO


Experincia VI.1: Smith Trigger/ Multivibrador Astvel..................................... 54
Experincia VI.2: Retificao de preciso............................................................. 55
Experincia VI.3: Astvel com 555...................................................................... 56
VII. Osciladores e Filtros
Experincia VII.1: Oscilador por deslocamento de fase........................................ 58
Experincia VII.2: Filtro passa-baixas................................................................... 59
Recomenda-se que, respeitando a disponibilidade de aulas, tais experincias sejam desenvolvidas
em Laboratrio muito embora elas tambm possam ser simuladas.
Procurou-se compatibilizar a complexidade destas experincias com a sua relevncia no processo
de aprendizagem considerando ainda a durao disponvel para as aulas de Laboratrio. A
critrio do professor pode-se ainda realizar mais de uma experincia num nico dia.
Como principio na elaborao desta Apostila, estabeleceu-se um grau intermedirio na
descrio das operaes a serem realizadas no Laboratrio bem como na descrio de como
devem ser os Relatrios.
Entre outras observaes, vlidas na maioria das situaes, podem-se citar:

Os itens empregados foram os seguintes: Objetivos, Teoria, Circuito etc. Nenhum deles
foi considerado obrigatrio na descrio de uma dada experincia bem como o grau de
detalhamento de um determinado item pode variar entre as diversas experincias.

As medidas a serem efetuadas so estabelecidas ao longo do texto, embora


freqentemente no se discuta em detalhes sobre os instrumentos, geradores e outros
dispositivos do ponto de vista de como usar (por exemplo, no se fixa o canal do
osciloscpio ou a escala empregada) e de onde usar (expresses tipicamente
empregadas: mea a tenso de sada, mea a corrente no resistor de carga, fixe a
freqncia do sinal de entrada etc).

Nos circuitos no se definiram todos os nomes de grandezas e componentes.

Teoria e clculos so apenas indicados nas referncias.

No se explicitaram formas de Tabelas, Grficos e outros elementos que porventura


possam ser construdos para apresentar resultados.

Marco A. Garms - 2012

Assim os alunos sero instrudos globalmente. Isto implica em que eles devero discutir entre si
(membros de um determinado grupo) e com o professor para determinar como proceder em caso
de dvida na execuo da experincia (devido a detalhes no explcitos). Alm disto, os alunos
devero estabelecer os objetivos e as concluses de cada experincia bem como pesquisar a teoria
nas referencias ou em outras fontes.
Tambm devero ser estimulados a desenvolver os seus prprios relatrios quanto organizao
e apresentao de resultados. No entanto os relatrios devero ter um contedo mnimo o qual
ser composto por: objetivos, descrio, apresentao de resultados das medidas (Tabelas,
Grficos etc), clculos tericos, comparaes entre valores previstos e medidos e concluses.
Em Apndice apresentada uma experincia sobre computador analgico que pode ser simulada
no MULTISIM (sua montagem relativamente complexa para uma aula de Laboratrio).
Embora tenham sido feitas revises, agradecemos a indicao de erros que eventualmente
persistam.

Marco A. Garms - 2012

I. Diodos Semicondutores
Experincia I.1: Curva caracterstica de um diodo semicondutor.
1

Objetivo: Medir as tenses e correntes, num diodo semicondutor polarizado


diretamente, como tambm reversamente, para obter a sua curva caracterstica.

Teoria: Capitulo 1 (particularmente seo de 1.6) de [BOYLESTAD & NASHELSKY 1996].


Circuitos:
D1: diodo de sinal tipo BAX16

(a)
3

(b)

(c)

Monte o circuito (a) do item (3). Para cada valor de tenso de alimentao do seguinte
conjunto {0, 5, 6, 7, 8, 10, 12, 15, 20} [V], mea e anote, em tabela apropriada, a tenso
e a corrente no diodo.

Inverta a polaridade da fonte de tenso. Para cada valor de tenso do seguinte conjunto
{-1, -5, -10, -20} [V], mea e anote, em tabela apropriada, a tenso e a corrente no
diodo.

Com os valores obtidos nos itens (4) e (5), desenhe o grfico correspondente curva
caracterstica do diodo (I x V).
5

Marco A. Garms - 2012

Estime os valores de corrente nos circuitos (b) e (c) do item (3), considerando a queda
de tenso no diodo D1 igual a 0.6V.

Monte o circuito (b) do item (3).

Mea a corrente no diodo e compare com o valor obtido no item (7).

10

Monte o circuito (c) do item (3) e repita o item (9) para este caso.

11

Compare as estimativas feitas no item (7) com os resultados obtidos no item (9).

Marco A. Garms - 2012

Experincia I.2: Limitadores.


1

Objetivo: Montar e testar circuitos limitadores tpicos.

Teoria: Os circuitos limitadores so utilizados na entrada de circuitos para proteo


contra tenses muito altas. Veja seo 2.9 de [BOYLESTAD & NASHELSKY - 1996].
D1: diodo de sinal tipo BAX16

Ajuste o gerador de udio para obter um sinal de entrada (sobre o resistor R1) senoidal
de 1kHz @ 15Vp.
Monte o circuito do item (3).

Obs.: R1 representa a impedncia de sada do circuito excitador e R2 representa a


impedncia de entrada do circuito protegido.

Para o circuito obtido, calcule os valores tericos das tenses de sada (sobre o resistor
R2) de pico positivo e negativo.

Mea os valores de pico positivo e negativo na sada deste circuito e compare com os
valores tericos obtidos no item (4).

Inverta do diodo D1 do circuito do item (3) e repita os itens de (6) e (7) para este caso.

Marco A. Garms - 2012

10

Monte o circuito do item (9) (basta inserir adequadamente mais um diodo no circuito
do item (3)) e repita os itens de (6) e (7) para este caso.

11

12

Monte o circuito do item (11) (basta inserir uma fonte de CC no circuito do item (9))
e repita os itens de (6) e (7) para este caso.

13

14

Explique a funo do diodo na entrada A do circuito do item 13 (uma porta inversora


TTL do CI 7406).

Marco A. Garms - 2012

Experincia I.3: Grampeadores.


1

Teoria: Veja seo 2.10 de [BOYLESTAD & NASHELSKY - 1996].


D1: diodo de sinal tipo BAX16

Monte o circuito do item (2).

Ajuste o gerador de udio para obter um sinal de entrada senoidal de 1kHz @ 5Vp.

Com o osciloscpio acoplado para CC, observe o sinal de sada deste circuito (este sinal
deve ser uma senoide grampeada negativamente). Mea e anote os valores de pico
positivo e negativo.

Varie a tenso de entrada e descreva o comportamento correspondente do sinal de sada.

Inverta o diodo D1 do circuito do item (2) e repita os itens (4) a (6). Compare e explique
os resultados obtidos.

Marco A. Garms - 2012

Experincia I.4: Retificao de tenso eltrica alternada.


1

Objetivo: Obter tenso eltrica em corrente contnua a partir da tenso alternada da rede
eltrica com a utilizao de diodo semicondutor para retificao e de capacitor para
reduo de componente de tenso alternada na carga.

Teoria: Captulo 3 (particularmente a seo 3.2) de [CIPELLI & MARKUS &


SANDRINI - 2007].
Circuito:
1N4004
A

110Vef
60Hz

6Vef

Monte o circuito apresentado no item (3).

Mea a tenso DC de sada com o voltmetro.

Estime o valor da corrente na carga usando a expresso: IL = VL / RL

Registre a forma de onda da tenso eltrica no resistor de carga RL.

Insira um capacitor de 100F em paralelo com o resistor RL.

Repita os itens de 4 a 6.

10

Compare os valores obtidos com os valores tericos.

10

Marco A. Garms - 2012

Experincia I.5: Fonte de tenso com diodo zener.


1

Objetivo: Construir uma fonte de tenso DC regulada com a utilizao de diodo zener.

Teoria: Captulo 5 (particularmente a seo 5.3) de [CIPELLI & MARKUS &


SANDRINI - 2007].
Circuito:
1N4004

[2x33 - 1W]

110Vef
60Hz

6Vef

4.7V
W

RL
1W

Monte o circuito apresentado no item (3).


Para as seguintes cargas (resistor RL): (a) ; (b) 330 e (c) 0, mea as tenses DC e
AC na carga RL e no capacitor de filtragem C.

Observaes:
1. Valores de tenso AC, em Vpp, medidos por meio de osciloscpio (escala AC).
2. Registre a forma de onda da tenso AC no resistor de carga RL para os trs
casos.

Usando a expresso IL = VL / RL, calcule para os trs casos os valores da corrente DC


na carga RL.

Compare os valores de tenses e correntes obtidos com os tericos para todos os casos.

Por que nesta fonte de tenso CC no se danifica qualquer componente quando se impe
um curto circuito em sua sada?

11

Marco A. Garms - 2012

II. Transistores Bipolares de Juno (TBJ)


Experincia II.1: Chaveamento de LED por um TBJ.
1

Teoria: Um transistor pode operar como chave, isto , trabalhando nas regies de
saturao ( contato fechado) ou de corte ( contato aberto). Ele tambm pode ser
empregado como uma fonte de corrente.

D1: diodo de sinal tipo BAX16


Q1: transistor tipo BC547

Ajuste o gerador para sinal de onda quadrada, 10Hz & 5Vp.

Calcule os valores de IB, IC e VCE no circuito do item (2) para Ve= 5V.

Monte o circuito do item (2), mea IB, IC e VCE e compare com os valores tericos
obtidos no item anterior.

12

Marco A. Garms - 2012

Obs.: R1 poderia ser um curto, no entanto, foi fixado num valor relativamente baixo,
veja item (2), pois ele compe com o diodo D1 um limitador de tenso de -0.6V.
7

Calcule os valores de IB, IC e VCE no circuito do item (6) para Ve= 5V.

Monte o circuito do item (6), mea IB, IC e VCE e compare com os valores tericos
obtidos no item anterior.

Compare os circuitos dos itens (2) e (6) do ponto de vista da fixao da corrente IC, isto
, da corrente atravs do LED.

13

Marco A. Garms - 2012

Experincia II.2: Polarizao de um TBJ.


1

Teoria: Para um transistor operar como amplificador ele deve ser polarizado em sua
regio ativa. Tipicamente se impe VCE da ordem de VCC/2. Diversos tipos de
circuitos de polarizao podem ser empregados resultando desempenhos diferentes.

Monte o circuito do item (2).

Calcule a polarizao
(considere =100).

Mea IBQ, ICQ e VCEQ neste circuito, compare estas medidas com os valores tericos
obtidos no item (4) e explique discrepncias.

(IBQ,

ICQ e VCEQ) do

14

transistor neste circuito

Marco A. Garms - 2012

Monte o circuito do item (6) e repita os itens (4) e (5).

Monte o circuito do item (8) e repita os itens (4) e (5).

10

Compare o desempenho das trs montagens analisadas.

15

Marco A. Garms - 2012

Experincia II.3: Fonte de tenso com BJT e diodo zener.


1

Teoria: Captulo 5 (particularmente as sees 5.4 e 5.9) de [CIPELLI & MARKUS &
SANDRINI 2007].
BC548

RL

2
5,6V @ 0,4W

Monte o circuito do item (2).

Variando RL=R2 no conjunto {100, 220, 1K, } [] mea a tenso de sada (nos
terminais de RL) e a tenso no zener. Calcule a corrente de sada (Is= Vs/RL) para cada
caso.

Faa o grfico Vs Is com os resultados obtidos em (4).

Considerando o grfico do item anterior explique o comportamento apresentado pela


tenso Vs.

16

Marco A. Garms - 2012

Experincia II.4: Fonte de corrente com BJT e diodo zener.


1

Teoria: Captulo 5 (particularmente a seo 5.13) de [CIPELLI & MARKUS &


SANDRINI 2007].

BC558

5,6V @ 0,4W

0,4W

Monte o circuito do item (2).

Variando RL no conjunto {0, 100, 220, 470, 690, 820, 1K, } [] mea a corrente de
sada (atravs de RL= R3), a tenso de sada (nos terminais de R3) e a tenso VCE do
transistor Q1.

Faa o grfico Is Vs com os resultados obtidos em (4).

Considerando o grfico do item anterior explique o comportamento apresentado pela


corrente Is.

17

Marco A. Garms - 2012

Experincia II.5: Ganho de amplificador EC (com e sem RE).


1

Objetivos: Ensaio de um estgio amplificador na montagem EC (com e sem resistor de


emissor) para obteno do ganho de tenso sem distoro. Estudo da distoro do sinal
de sada para grandes excurses. Determinao da polarizao.

Teoria: Sees 4.4, 4.5, 8.3 e 8.5 de [BOYLESTAD & NASHELSKY - 1996].
Circuito:
1K

12V
6K8

vs
1K

ve

RL

BC548

10F
B
3

120

120

4K7

C
1K

100F
+

Monte o circuito apresentado no item (3). Inclua um capacitor de 22nF do coletor do


transistor para a terra. Considere RL= (aberto) e RE = RE1 (120) + RE2 (1K).
Mea os seguintes valores em corrente continua: VCC, VCE, VBE, VRE e VRC.
Obtenha a polarizao do circuito, isto , os valores tericos de VCC, VCE, VBE, VRE
e VRC. Compare com os valores medidos em (4).
Dica: Exemplo 4.7 de [BOYLESTAD & NASHELSKY - 1996].

18

Marco A. Garms - 2012

Interligue A com B (veja circuito) e aplique um sinal (senoidal, 1kHz) de amplitude tal
que vs seja uma senoide perfeita (sem deformao).
Mea com o osciloscpio (em Vpp) os sinais vs e ve. Obtenha o ganho de tenso.
Verifique a defasagem entre o sinal de sada e o sinal de entrada.

Observaes:
(a) Note a inverso de fase entre entrada e sada que corresponde a interpretao
do sinal negativo do ganho.
(b) |G|= vs pp / ve pp

Aumente o sinal de entrada de modo a gerar um sinal de sada distorcido. Registre os


valores de ve e vs e a forma de onda do sinal de sada. Por que na forma de onda
distorcida um dos semiciclos esticado enquanto o outro contrado?

10

Desconecte A e B, conecte A com C (veja circuito) e aplique um sinal (senoidal, 1kHz)


de amplitude tal que vs seja uma senoide perfeita (sem deformao).
Mea com o osciloscpio (em Vpp) os sinais vs e ve. Obtenha o ganho de tenso.
Verifique a defasagem entre o sinal de sada e o sinal de entrada.

11

Observaes:
(a) Note a inverso de fase entre entrada e sada que corresponde interpretao
do sinal negativo do ganho.
(b) |G|= vs pp / ve pp
Calcule os valores tericos (esperados) e compare com os obtidos em (8) e em (11).

12
Dica: Exemplos 8.2, 8.5 e Figura 8.16 de [BOYLESTAD & NASHELSKY 1996].
13

Aumente o sinal de entrada de modo a gerar um sinal de sada da ordem de 6Vpp.


Registre os valores de ve e vs e a forma de onda do sinal de sada. A distoro maior
ou menor que a obtida em (9)? Por que?

19

Marco A. Garms - 2012

Experincia II.6: Impedncias de entrada e de sada de amplificador EC.


1

Objetivo: Ensaio sem distoro de um estgio amplificador na montagem EC para


determinao das impedncias de entrada e de sada.

Teoria: Seo 8.3 de [BOYLESTAD & NASHELSKY 1996].


Circuito:
1K

12V

10F

6K8
1K

ve
R

vs

RL

BC548

10F

120

1K

4K7

100F
-

Monte o circuito apresentado no item (3). Faa RL= e R= 2K2.

Aplique um sinal (senoidal, 1kHz) de amplitude tal que ve assuma o valor 20mVpp.

Mea o sinal AC de sada em Vpp.

Faa R= 0 e aplique um sinal (senoidal, 1kHz) de amplitude tal que ve assuma


novamente o valor 20 mVpp. Mea o sinal AC de sada em Vpp.

Calcule Ri =

Faa RL= 1K e R= 0.

10

Aplique um sinal (senoidal, 1 kHz) de amplitude tal que ve assuma o valor 20 mVpp.

11

Mea o sinal AC de sada em Vpp.

vs (6)
2 K . Compare com o valor terico.
vs (7) vs (6)

20

Marco A. Garms - 2012

12

Faa RL= (aberto) e aplique um sinal (senoidal, 1kHz) de amplitude tal que ve
assuma novamente o valor 20 mVpp. Mea o sinal AC de sada em Vpp.

13

Calcule Ro =

14

Compare os valores obtidos com os valores tericos.

15

Explique as expresses dos clculos das resistncias de entrada e de sada


respectivamente empregadas em (8) e em (13).

vs(12) vs(11)
1K .
vs(11)

21

Marco A. Garms - 2012

Experincia II.7: Resposta em frequncia de amplificador EC.


1

Objetivo: Ensaio sem distoro de um estgio amplificador na montagem EC (com e


sem resistor de emissor) para determinao da resposta em freqncia.

Teoria: sees 4.4, 4.5, 11.6 e 11.9 de [BOYLESTAD & NASHELSKY 1996].
Circuito:

12V

RC
1K

RB1
6K8
1K

ve

vs

BC548

+
C1
1F

C2
22nF

3
120

RE1
220

RB2
4K7

RE2
1K

C3
100F

Monte o circuito apresentado no item (3).

Note que RL= (aberto).


Calcule:

Ri = RB1 // RB 2 // hfeRE1 ; R = RE1//RE 2; fi ' =


Ro = RC e fs =

1
1
e fi ' ' =
2RiC1
2RC 3

1
2RoC 2

22

Marco A. Garms - 2012

Monte uma Tabela com as seguintes colunas: freqncia, tenso de sada vs (em Vpp) e
do ganho de tenso |G|. As freqncias devem assumir os valores (linhas desta Tabela)
do conjunto {20, 50, 200, 500, 2K, 5K, 20K} [Hz].

Preencha a tabela: para cada freqncia fixe ve em 0,5Vpp, mea a tenso AC de sada
vs em Vpp e calcule o ganho de tenso vs/ve.

A partir desta Tabela, construa o grfico |G| x f e obtenha os valores das freqncias de
corte inferior fi e superior fs. Compare estes resultados com os valores calculados.

23

Marco A. Garms - 2012

Experincia II.8: Amplificador em CC (seguidor de emissor)


1

Teoria: Seo 8.5 de [BOYLESTAD & NASHELSKY 1996].


Circuito:

ve

2
vs

RL

Calcule (veja exemplo 8.7 de [BOYLESTAD & NASHELSKY 1996]) a polarizao


do transistor e as grandezas IE, re, Ri, Ro e Av.

Com o gerador de udio em aberto, ajuste-o em ve= 1Vpp, 1KHz, senoidal.

Interligue o resistor de carga RL diretamente aos terminais do gerador.

Mea a tenso sobre a carga em Vpp. Por que resulta um sinal muito menor que o
ajustado em (4)?

Monte o circuito apresentado no item (2) com o gerador em 0V ( curtocircuito) e


R= 0 ( curtocircuito).

Mea as tenses (em CC) sobre os resistores de base, de emissor e o VCE. Compare os
valores calculados em (3) com os medidos.

Ajuste o gerador como no item (4).

10

Mea a tenso sobre a carga (vs) em Vpp. Verifique a defasagem entre o sinal de sada e
o sinal de entrada.

11

Compare o sinal sobre a carga com o fornecido pelo gerador. Calcule o ganho e tenso
|Av|= |vs/ve|.
24

Marco A. Garms - 2012

12

Embora o ganho de tenso Av neste caso seja aproximadamente unitrio, em alguns


casos este tipo de estgio costuma ser empregado. Por que?

13

Altere R para 1K5 e mea vs.

14

Calcule Ri =

15

Compare os valores obtidos com os valores calculados em (3)

16

Aumente a tenso de entrada at que ocorra distoro na tenso de sada. Verifique o


limite de excurso do sinal de sada em Vpp. Compare este valor com a tenso da fonte
de alimentao.

17

Ajuste a tenso de sada em 0,35Vpp e altere a carga de um resistor para um altofalante


com a mesma impedncia (45). Mea a potencia AC na carga. Varie a freqncia e
estime em mdia (e nestas condies) as freqncias mnima e mxima que ouvido
humano responde.

vs (13)
1K 5 .
vs (10) vs (13)

25

Marco A. Garms - 2012

Experincia II.9: Estgio de sada em simetria complementar


Teoria:
O amplificador em montagem CC pode ser utilizado para injetar alta corrente AC em
cargas de baixa impedncia, tipicamente altofalantes (RL ~ 16).
Verificou-se na experincia passada que a impedncia de entrada Ri deste estgio
tipicamente igual a hfe RL ~ 100 16 ~ 2K. Valores de Ri desta ordem de grandeza
no carregam o estgio anterior e esta uma caracterstica procurada para estgios de
sada (ou excitadores).
Usando um altofalante diretamente no emissor, a corrente DC ir passar sobre esta
carga, ver Figura (i) abaixo, o que no conveniente, pois o seu cone ficar com um
deslocamento inicial.
Para resolver este problema poder-se-ia colocar um capacitor de desacoplamento entre
um resistor de emissor, usado para polarizar o transistor, e o altofalante. Entretanto este
capacitor teria um alto valor devido baixa impedncia da carga.

1
IDC2

IDC1

(i)

RL

IDC

iAC

(ii)

RL

Uma outra soluo apresentada na Figura (ii). Faz-se uso de dois amplificadores em
montagem CC sendo que um deles utiliza transistor NPN e o outro transistor PNP
simtrico, isto , com as mesmas caractersticas (, hfe, hie etc).
26

Marco A. Garms - 2012

O caso de uma simetria perfeita resulta em I DC1 = I DC2 implicando que no circuito (ii)
apenas a corrente alternada acoplada a carga no sendo mais necessrio o uso de
capacitores de valores elevados.
Uma outra vantagem do circuito (ii) que nele pode ser imposto um valor menor para a
corrente I DC comparativamente aos valores das correntes I DC1 ou I DC2 do circuito (i).
Nesta condio os transistores de sada no circuito (ii) dissipam, em condio
quiescente, uma menor potencia.
Circuito:

ve

vs
RL

Monte o circuito apresentado no item (2) e ajuste o gerador de udio em ve = 1Vpp,


senoidal e de freqncia 1KHz.

27

Marco A. Garms - 2012

Mea a tenso sobre a carga (sinal de sada) em Vpp. Calcule o ganho e


tenso |Av|= |vs/ve|.

Aumente a tenso do gerador at o limite em que ocorre distoro do sinal de sada.


Mea este valor em Vpp e compare com o valor V1+V2 das fontes DC. Explique este
resultado.

Nas condies do item (5) calcule as potencias na carga, em cada transistor e a


fornecida pela fonte. Calcule o rendimento resultante para este circuito.

Com o gerador em 0Vpp ( curtocircuito) mea as tenses sobre os resistores R2, R4 e


R3 e obtenha as correntes IDC1 , IDC2 e I DCRL . Confirme que I DCRL = I DC1 I DC2 .

Altere R1 e/ou R5 de maneira aproximar I DCRL do valor zero (repita o item 7). Valores
na faixa de 15K a 27K.

Monte o circuito apresentado no item (10).

BC548

10
RL

BC558

11

Com um sinal de entrada de 1Vpp, senoidal e de freqncia 1KHz mea e registre a


forma de onda do sinal de sada.

12

Repita o item (11) para uma amplitude de 10Vpp.

28

Marco A. Garms - 2012

13

Explique o que a distoro de crossover e responda: em qual das amplitudes (do item
11 ou do 12) ela mais significativa?

14

Desconecte o emissor do transistor NPN para medir e registrar a forma de onda do sinal
de sada.

15

Conecte o emissor do transistor NPN e desconecte o emissor do transistor NPN para


medir e registrar a forma de onda do sinal de sada.

16

Explique como funciona o circuito apresentado no item (17).

17

29

Marco A. Garms - 2012

Experincia II.10: Amplificador Diferencial.


1

Teoria: Seo 12.9 de [BOYLESTAD & NASHELSKY 1996].


Circuito:

VC

Monte o circuito apresentado no item (2).

Ajuste o gerador nas seguintes condies: 0Vpp, senoidal e freqncia de 1KHz.

Calcule as tenses em CC sobre todos os resistores e a tenso VC do coletor de Q2 para


o terra.
Dica: veja o Exemplo 12.19 de [BOYLESTAD & NASHELSKY 1996].

Mea em CC as tenses sobre todos os resistores e a tenso VC. Compare os valores


obtidos com os calculados no item (5).
Calcule o ganho diferencial (Gd) e o de modo comum (Gmc). Calcule tambm o
RRMC.
Dica: veja os Exemplos de 12.19 a 12.20 de [BOYLESTAD & NASHELSKY 1996].

Interligue o capacitor C2 para o terra e ajuste o gerador (ve) para 1Vpp.

30

Marco A. Garms - 2012

Mea o sinal AC do coletor de Q2 para o terra (vc) em Vpp. Verifique a defasagem


entre ve e vs. Calcule |Gd|= vc/ve.

10

Desconecte o capacitor C2 do terra e interligue-o no gerador.

11

Mea o sinal AC do coletor de Q2 para o terra (vc) em Vpp. Verifique a defasagem


entre ve e vs. Calcule |Gmc|= vc/ve.

12

Compare os valores dos ganhos obtidos com os calculados no item (7).

31

Marco A. Garms - 2012

Experincia II.11: Amplificador Operacional Discreto.


1

Teoria: Capitulo 12 (particularmente a seo 12.6) de [BOGART 2001].


Circuito:

RL

vs
BC557

R2

2x
BC547

R1
ve

Monte o circuito apresentado no item (2).

Ajuste o gerador (ve) nas seguintes condies: 0Vpp, senoidal e freqncia de 1KHz.

Calcule as tenses em CC sobre todos os resistores e a tenso de sada vs no coletor do


transistor PNP.

32

Marco A. Garms - 2012

Mea em CC as tenses sobre todos os resistores e a tenso vs. Compare os valores


obtidos com os calculados no item (5).

O ganho de tenso deste circuito dado pela expresso G= -R2/R1 (veja experincia
V.1). Calcule-o.

Ajuste o gerador (ve) para 7 Vpp.

Mea o sinal de sada vs em Vpp. Verifique a defasagem entre ve e vs. Calcule


|G|= vs/ve. Compare o resultado com o calculado em (7).

10

Interligue a carga de 2K na sada do circuito. Mea e registre a forma de onda do sinal


de sada. Ocorreu distoro? Por que?

11

Explique o funcionamento do Amplificador Operacional discreto apresentado no


item (12).
Dica: Seco 12.6 de [BOGART 2001].

12

33

Marco A. Garms - 2012

III. FET
Experincia III.1: Amplificador SC com JFET.
1

Teoria: Sees 6.3 e 9.4 de [BOYLESTAD & NASHELSKY 1996].


Circuito:

vs
ve

10KpF

560K

Monte o circuito apresentado no item (2).

Ajuste o gerador (ve) nas seguintes condies: 2Vpp, senoidal e freqncia de 1KHz.

Mea os seguintes valores em corrente continua: VDS, VGS, VRG, VRS e VRD.

Obtenha a polarizao do circuito, isto , os valores tericos de VDS, VGS, VRG, VRS
e VRD. Compare com os valores medidos em (5).
Dica: Exemplo 6.2 de [BOYLESTAD & NASHELSKY 1996].
Mea com o osciloscpio (em Vpp) os sinais vs e ve. Obtenha o ganho de tenso.
Verifique a defasagem entre o sinal de sada e o sinal de entrada.

Observaes:
(c) Note a inverso de fase entre entrada e sada que corresponde a interpretao
do sinal negativo do ganho (ver Teoria).
(d) |G|= vs pp / ve pp

34

Marco A. Garms - 2012

Calcule o ganho de tenso esperado tericamente. Compare com o valor medido em (7).
8
Dica: Exemplo 9.7 de [BOYLESTAD & NASHELSKY 1996].
9

Aumente o sinal de entrada de modo a gerar um sinal de sada distorcido. Registre os


valores de ve e vs e a forma de onda do sinal de sada. Explique como e porque ocorreu
a distoro do sinal de sada.

10

Calcule:
Ri = RG e Ro = RD
Verifique que os valores tericos de Ri e Ro, estimados no item (10), esto corretos.

11

Dica: (1) Insira um resistor de 1M em serie com o gerador e verifique que a tenso de
sada diminui pela metade. Retire este resistor, coloque um resistor de carga de 2,2 K
(aps capacitor de 0,1 F) e verifique que a tenso de sada diminui pela metade.
Explique este procedimento

35

Marco A. Garms - 2012

Experincia III.2: Resposta em freqncia de amplificador SC.


1

Objetivo: Ensaio sem distoro de um estagio amplificador na montagem SC para


determinao da resposta em freqncia.

Teoria: sees x.x, e 11.9 de [BOYLESTAD & NASHELSKY 1996].


Circuito:

C3

C2

10KpF

C1
560K

Monte o circuito apresentado no item (3) com C2= 10KpF.

Note que RL= (aberto).


Calcule:

1
2RiC1
1
Ro = RD e fs =
2RoC 2
Ri = RG; fi ' =

Monte uma Tabela com as seguintes colunas: freqncia, tenso de sada vs (em Vpp) e
do ganho de tenso |G|. As freqncias devem assumir os valores (linhas desta Tabela) do
conjunto {20, 50, 200, 500, 2K, 5K, 20K} [Hz].

Preencha a tabela: para cada freqncia fixe ve em 0,5Vpp, mea a tenso AC de sada vs
em Vpp e calcule o ganho de tenso vs/ve.

36

Marco A. Garms - 2012

A partir desta Tabela, construa o grfico |G| x f e obtenha os valores das freqncias de
corte inferior fi e superior fs. Compare estes resultados com os valores calculados.

10

Retirando-se o capacitor C2 estime a frequncia de corte superior por meio de medida


adequada. Descreva o processo de medida adotado neste caso.

37

Marco A. Garms - 2012

IV. Medidas de parmetros de um AO


Experincia IV.1: Tenso de compensao de entrada.
Teoria:
1

Ganho em malha fechada: Amf =

R2
R1

Tenso de compensao de entrada: Vcomp _ ent =

Vcs
Amf

Circuito:

2
Vcs

Mea a tenso de sada (Vcs) com o voltmetro.

Calcule a tenso de compensao de entrada V comp_ent , pela frmula apresentada em (1).

Mude R3 para o valor dado por R1//R2 e repita os itens (3) e (4).

Compare os valores obtidos com os equivalentes aos fornecido pelo fabricante.

38

Marco A. Garms - 2012

Experincia IV.2: Correntes de polarizao de entrada.


Teoria:
1

Correntes de polarizao: I p1 =

VB
VA
e I p2 =
100 K
100 K

Circuito:

Mea as tenses nos pontos A e B.

Calcule as correntes de polarizao de entrada (I p1 e I p2 ).

Calcule a mdia destas duas correntes: este o valor normalmente informado pelo
fabricante.

Compare o valor obtido com o equivalente ao fornecido pelo fabricante.

39

Marco A. Garms - 2012

Experincia IV.3: Impedncia intrnseca de entrada.


Circuito:

1M

Ajuste o gerador (ve) para as seguintes condies: 1Vpp, senoidal e freqncia de


100Hz.

Varie o potencimetro R, observando a tenso v e at que se consiga a mxima reduo


sem distoro.

Mea a resistncia de R e calcule a impedncia de entrada do operacional R i a partir da


Ri
ve'
expresso
.
=
Ri + R
ve

Compare o valor obtido com o equivalente ao fornecido pelo fabricante.

40

Marco A. Garms - 2012

Experincia IV.4: Taxa de resposta (slew rate).


Circuito:

1
vs
ve

Ajuste o gerador (ve) para as seguintes condies: 1Vpp, forma de onda quadrada e
freqncia 5KHz.

Mea a tenso de sada (V) em Vpp.

Mea o tempo necessrio (t) para que a tenso de sada passe de seu valor mximo
para o mnimo, ou o contrrio.

Obtenha a razo de resposta slew rate = V/t

Compare o valor obtido com o equivalente ao fornecido pelo fabricante.

41

Marco A. Garms - 2012

Experincia IV.5: Rejeio de modo comum (RRMC).


Teoria:
Ganho diferencial: A d = R 2 / R 1 = R 4 / R 3
1

Ganho em modo comum: A me = v smc / v emc


Razo de rejeio em modo comum: RRMC (dB) = 20 1og 10 A d / A me
Circuito:

ve

2
vs

Ajuste o gerador (v emc ) para as seguintes condies: 1Vpp, forma de onda senoidal e
freqncia 1KHz.

Mea a tenso AC de sada v smc em Vpp (modo comum).

Calcule o ganho em modo comum (A mc ), usando a frmula fornecida em (1).

O ganho A d desse circuito, chamado amplificador diferencial (veja experincia V.3),


igual a R 2 /R 1 = 1000. Determine a razo de rejeio em modo comum RRMC, usando a
equao apresentada em (1).

42

Marco A. Garms - 2012

Experincia IV.6: Produto ganho-largura de faixa (banda) GB.


Teoria:
Produto ganho-largura de faixa:
GB = A v . B
onde: A v = R 2 / R 1
1

Conhecendo-se freqncia de corte superior (fcs) e a freqncia de corte inferior (fci) de


um amplificador a sua banda (B) de passagem definida como sendo igual B= fcs fci.
No caso de um amplificador com OPAMP freqentemente fci igual a igual a 0Hz
(uma vez que o OPAMP responde a sinais de corrente continua) resultando em B = fcs.
Obs: a freqncia de corte superior ocorre quando a tenso de sada sofre um
decrscimo de 1 / 2 0,7 .
Circuito:

vs
ve

Ajuste o gerador de sinais na seguinte condio: forma de onda senoidal, freqncia de


1KHz e amplitude tal que tenso de sada vs seja igual a 1,0Vp. Observe que o ganho
deste amplificador foi fixado inicialmente como unitrio.

Aumente a freqncia de entrada at que a tenso de pico de sada se reduza para 0,7Vp.
Mea a freqncia neste ponto. Esta a largura de faixa ( B) do operacional, quando o
ganho de tenso unitrio.

Multiplique a largura de faixa pelo ganho de tenso, para calcular o produto


GB = Av B, utilizando os valores obtidos na etapa 4.
Repita os itens (4) e (5) para outros ganhos e verifique que produto GB
aproximadamente constante para diversos ganhos (altere R2 sendo |Av|= R2/R1):

43

Marco A. Garms - 2012

Av
1
2
10

B (Hz)
14
70
14

44

GB (Hz)
140
140
140

Marco A. Garms - 2012

Experincia IV.7: Ajuste de off-set.


Teoria:
Em muitos circuitos com OPAMP quando a tenso de entrada nula a tenso de sada
idealmente tambm dever ser nula.

Embora nesta condio a tenso de sada normalmente assuma um valor baixo, em


algumas aplicaes deve-se garantir que ela seja o mais prximo de zero possvel.
As operaes realizadas para cumprir este objetivo so denominadas de ajuste de off-set.
Utilizaremos o CI741 o qual dispe de terminais para se fazer tal ajuste. Verificaremos
tambm que o mnimo off-set ocorre quando as so iguais as impedncias vistas pela
entrada inversora e pela entrada no inversora.

Monte o circuito apresentado no item (2).

45

Marco A. Garms - 2012

Para cada par de valores (R1, R2) da Tabela que se segue ajuste o potencimetro de
offset de modo que Vs atinja um mnimo. Anote nesta mesma Tabela os valores de Vs
obtidos em cada caso.
4

R1 [K]
0
10
10

R2 [K]
0
0
10

Vs [V]

Em que condio ocorreu a menor tenso na sada (Vs)? Comente.

46

Marco A. Garms - 2012

V. Circuitos lineares com AO


Experincia V.1: Amplificador inversor.
1

Teoria:
Veja [BOYLESTAD & NASHELSKY - 1996], seo 4.3.
Circuito:

vs

2
ve

Aplique um sinal senoidal de 1Vp e freqncia 1KHz e mea a tenso de sada em Vpp.

Calcule o ganho e compare com o valor terico.

Repita os itens (3) e (4) para um sinal de freqncia 10 KHz.

Registre o sinal de sada (forma de onda e amplitude) para um sinal de entrada definido
por 1Vp de amplitude, forma de onda de onda quadrada e freqncia de 1KHz.

Repita o item (6) mudando a freqncia para 10 KHz.

Conecte um dos terminais de um resistor de 1K na fonte de +12V e o outro terminal a


um diodo de Si (tipo BAX17). Conecte o outro terminal do diodo ao terra.

Desconecte o gerador de udio e aplique o sinal de CC de aproximadamente 0.6V


(sobre o diodo descrito no item 8) na entrada ve do circuito.

10

Mea os sinais de entrada e de sada.

11

Com os valores medidos em (10) calcule o ganho e compare com o valor terico.

47

Marco A. Garms - 2012

Experincia V.2: Amplificador no-inversor.


1

Teoria:
Veja [BOYLESTAD & NASHELSKY - 1996], seo 4.3.
Circuito:

ve
vs

Aplique um sinal senoidal de 2Vpp e freqncia 1KHz e mea a tenso de sada


em Vpp.

Com os valores obtidos em (3) calcule o ganho e compare com o valor terico.

Conecte um dos terminais de um resistor de 1K na fonte de +12V e o outro terminal a


um diodo de Si (tipo BAX17). Conecte o outro terminal do diodo ao terra.

Desconecte o gerador de udio e aplique o sinal de CC de aproximadamente 0.6V


(sobre o diodo descrito no item 5) na entrada no inversora do Operacional.

Mea os sinais de entrada e de sada.

Com os valores medidos em (7) calcule o ganho e compare com o valor terico.

48

Marco A. Garms - 2012

Experincia V.3: Amplificador Diferencial.


1

Objetivo: Geralmente num osciloscpio as entradas A e B so referidas a um terra


comum e nestas condies para ler um sinal levantado do terra, como o caso da
tenso sobre o resistor R no circuito em (3), pode-se usar o circuito diferencial.
Teoria:

Vs =

R2
(v 2 v1 )
R2

Circuito:

Ajuste o gerador para sinal senoidal de 1KHz e amplitude 1Vp.

Mea a defasagem entre os sinais dos canais A e B do osciloscpio. Este valor est de
acordo com a Teoria? Explique.

Coloque o osciloscpio em varredura externa. Qual a figura obtida. Varie e freqncia


do gerador de udio e registre o comportamento da figura lida no osciloscpio.
Explique.

Volte o osciloscpio para varredura interna e altere para quadrada a forma de onda no
gerador. Esta forma de onda mantida ao longo do circuito RC? Explique.

Para um sinal senoidal, com freqncia de 100Hz e usando Lissajours (varredura


interna) bem como diretamente, mea a defasagem entre a tenso do gerador e a tenso
sobre o capacitor. Compare o valor medido com o valor terico esperado.

49

Marco A. Garms - 2012

Experincia V.4: Integrador e Diferenciador.


Teoria:
R1C1 Tmin ; R 2 10 R1 V S

1
V E (t )dt
R1C1

R3 C 2 T / 10; R 4 10 R3 V S R4 C 2

dV E (t )
dt

Circuito:

vs1
ve1

ve2
vs2

Ajuste o sinal de entrada (ve 1 ) para tipo de onda quadrada, freqncia 1KHz (T= 1ms) e
amplitude 1Vp.

Mea o valor de pico a pico do sinal de sada vs 1 e registre a sua forma de onda.

Mea o valor de pico a pico e registre a forma de onda do sinal de sada vs 2 (coloque a
entrada do canal B em acoplamento AC).

50

Marco A. Garms - 2012

Compare os resultados obtidos em (4) e em (5) com os teoricamente esperados.

Repita os itens 4 e 5 alterando a freqncia para 5KHz e para 50Hz.

Compare os resultados obtidos em (7) com os teoricamente esperados.

Ajuste o sinal de entrada (ve 1 ) para tipo de onda senoidal, freqncia 1KHz (T= 1ms) e
amplitude 1Vp.

10

Repita os itens (4) e (5). Explique as defasagens entre os sinais ve 1 , vs 1 e vs 2 .

11

Usando Amplificadores Operacionais, desenhe os circuitos eltricos separados de um


Integrador e de um Diferenciador ideais, isto , com R2= e R3= 0 no circuito do
item (2).

51

Marco A. Garms - 2012

Experincia V.5: Computao Analgica.


Teoria:

-a0
-1
+

-x

d2y
dt 2

dy
dt

a1

x a 0 y a1

d2y
dy
dy d 2 y
2
= 2 2 + a1
+ a 0 y = x ; fazendo-se a0 = 2n e a1 = n :
dt dt
dt
dt

(1) a 0 = 4 e a1 = 1 = 0,25 e n = 2 sada com sobre sinal de 40%.


(2) a 0 = 1 e a1 = 2 = 1 e n = 1 sada com amortecimento critico (sem oscilao).
Circuito:

A
B

2
-x

Monte o circuito apresentado no item (2).

Ajuste o sinal de entrada para tipo de onda quadrada, freqncia 100 Hz e


amplitude 2Vp.
52

Marco A. Garms - 2012

Mea os sinais de entrada e sada respectivamente -x (use o canal B do osciloscpio no


modo invertido para este sinal) e y. Verifique que o sinal de sada y tem um sobresinal
de 40% e que a freqncia da oscilao de aproximadamente 1400Hz.
Obs: unidade de tempo = R3C1 = R4C2 = 10 103 22 10-9 = 0.22ms; 0 =2
f 0 = 2/(20.2210-3) = 1450Hz ( perodo 0.7ms)

Altere os seguintes resistores para: R5= R7= 10K.

Mea os sinais de sada e entrada respectivamente -x (use o canal B do osciloscpio no


modo invertido para este sinal) e y. Verifique que o sinal de sada y no tem oscilao.

Obtenha as equaes diferencias, isto , os valores dos coeficientes a 1 e a 2 de


d2y
+ a1 dy + a 0 y = x nos seguintes casos: (i) circuito original do item (2) e
dt
dt 2
(ii) para o circuito alterado de acordo com o item (6).

Volte os resistores alterados em (6) para os valores originais: R5= 2K5 e R7= 1K.

10

Altere a entrada do sistema (via R1) da sada do gerador para a tenso sobre o resistor
R8 e transfira o canal B do osciloscpio para a sada de U1. Coloque a varredura do
osciloscpio para externa e interprete a figura obtida.

11

Repita o item (10) colocando o canal B na sada de U2.

53

Marco A. Garms - 2012

VI. Circuitos no lineares com AO


Experincia VI.1: Smith Trigger/ Multivibrador Astvel.
Teoria: Seo 14.7 de [BOGART - 2001] e/ou 7.4.3 de [CIPELLI & MARKUS &
SANDRINI - 2007].
1

fo =

2R
2 RC ln 1 + 1

R2

Circuito:

vs

Deduza a expresso da freqncia de oscilao.

Registre as formas de onda da tenso no capacitor e da tenso de sada.

Mea a freqncia do sinal de sada e compare com valor terico.

Coloque a varredura do osciloscpio para externa e interprete a Figura obtida.

54

Marco A. Garms - 2012

Experincia VI.2: Retificao de preciso.


1

Teoria: Seo 14.8 de [BOGART - 2001].


Circuito:

Monte o circuito apresentado no item (2).

Ajuste o gerador para os seguintes valores: 1Vpp, senoidal e freqncia de 1Khz.

Verifique, pelos canais A e B do osciloscpio, que na sada retificada (tenso sobre o


resistor R3) no ocorre a perda de 0,7V relacionada juno PN do retificador de Si.

55

Marco A. Garms - 2012

Experincia VI.3: Astvel com 555.


1

Teoria: Seo 7.6.1 de [CIPELLI & MARKUS & SANDRINI - 2007].

Monte o circuito do item (2) (desconsidere o rel usado como carga).

Calcule a frequncia esperada nas condies deste circuito, ver [CIPELLI & MARKUS
& SANDRINI 2007]:
4
f osc =

1.44
( R1 + 2 R2 )CT

Mea a frequncia na saida do circuito do item (2), pino 3, e compare com o valor
calculado no item (4).

Registre os sinais na sada do circuito e sobre o capacitor CT.

56

Marco A. Garms - 2012

Explique os grficos dos sinais obtidos no item (6)


Dica: Considere um circuito interno do CI555, como por exemplo o apresentado abaixo,
para descrever como os sinais so gerados, ver [CIPELLI & MARKUS & SANDRINI
2007]:

57

Marco A. Garms - 2012

VII. Osciladores e Filtros


Experincia VII.1: Oscilador por deslocamento de fase.
Teoria: Seo 14.5 de [BOGART - 2001] e/ou 18.6 de [BOYLESTAD &
NASHELSKY - 1996].
1

fo =

6
com R e C sendo os valores dos resistores e capacitores empregados no
2RC
filtro defasador.

Circuito:

Deduza a expresso da freqncia de oscilao.

Mea a freqncia do sinal de sada e compare com valor terico.

Altere o resistor de 1M5 para 1M e verifique se continua ocorrendo oscilao.


Explique o resultado encontrado.

58

Marco A. Garms - 2012

Experincia VII.2: Filtro passa-baixas.


1

Teoria: Ver seo 14.7 de [BOGART - 2001] e seo [PERTENCE JR - 2003].


Circuito:

Calcule a freqncia de corte fc. Com um sinal senoidal de 1Vp na entrada do filtro,
apresentado no item (2), varie sua freqncia de 100Hz a 2KHz e verifique a atuao do
filtro.

Mea a resposta em freqncia do filtro: veja a experincia I.3.

Compare os valores da freqncia de corte e do ganho medidos com os esperados.

Injete um sinal de onda quadrada de 1Vp e ajuste sua freqncia para que o sinal de
sada seja senoidal com baixa distoro. Explique o resultado encontrado.

59

Marco A. Garms - 2012

Apndice 1: Computador Analgico aplicado a Balstica


Soluo do problema usando as equaes do movimento (sem atrito e sem vento):
z
projtil

x0
alvo
y0
x0
vx0

< 0.1
> -0.1

< 0.1
> -0.1

y0

vy0

vs

vz0

-g

vz
+

< 0.1
> -0.1

O circuito que implementa esta soluo apresentado na pagina seguinte. O gerador de sinais foi
ajustado para fornecer uma onda quadrada de amplitude 5Vpp e freqncia 3Hz.
Identifique as tenses correspondentes s grandezas g (acelerao da gravidade), x 0 , y 0 , vx 0 , vy0
e vz 0 .
Dados x 0 , y0 e vy 0 ajustam-se vx 0 e vz 0 para que ocorra um pulso na sada vs. O par (vx 0 , vz 0 )
obtido nestas condies consiste na soluo procurada.
60

Marco A. Garms - 2012

Escalas
100 m 1V
1s 10ms (definido pelo
produto RC dos integradores,
por exemplo, R13C4).

61

Marco A. Garms - 2012

Um exemplo de resultado positivo apresentado nas Figuras seguintes. Ele foi obtido se
implementado o circuito proposto no simulador MULTISIM.

B1

A1

B2

A2

62

Marco A. Garms - 2012

BIBLIOGRAFIA
[BERLIN - 1977] BERLIN H. M. Projetos com Amplificadores Operacionais. Editele,
2 ed, 1977.
[BOGART - 2001] BOGART T. F. Dispositivos e Circuitos Eletrnicos, v2. Makron Books
Ltda, 2001.
[BOYLESTAD & NASHELSKY - 1996] BOYLESTAD R.L. e NASHELSKY L. Dispositivos
Eletrnicos. Prentice Hall, 6 ed, 1996.
[CARVALHO 2002] - CARVALHO R. M. M. Apostila de Laboratrio de Eletrnica III e IV.
UNIP, 2002.
[CIPELLI & MARKUS & SANDRINI - 2007] CIPELLI A. M. e MARKUS O. e SANDRINI
W. Teoria e Desenvolvimento de projetos de Circuitos Eletrnicos. Editora rica Ltda,
23 ed, 2007.
[MALVINO - 1992] MALVINO A. P. Eletrnica no Laboratrio. Editora McGraw-Hill Ltda,
3 ed, 1992.
[PERTENCE JR - 2003] PERTENCE JR A. Amplificadores Operacionais e Filtros Ativos.
Artmed Editora, 6 ed, 2003.

63

Marco A. Garms - 2012

Você também pode gostar