Você está na página 1de 16

TECNOLOGICO DE ESTUDIOS SUPERIORES DE

ECATEPEC

REPORTE DE PRCTICA
CORRESPONDIENTE AL TERCER PARCIAL.
PRACTICA 1 y 2.
TRABAJO RECEPCIONAL EN LA MODALIDAD DE:

REPORTE.
INGENIERIA MECATRONICA. 9651.
MATERIA:
ELECTRONICA DIGITAL.
PRESENTA:
CONTRERAS MARTINEZ CARLA.
TORRES DE AVILA BRUNO ESTEBAN.
CASTELLANOS ESPINDOLA FERNANDO.
LOPEZ VAZQUEZ DAVID.
ASESOR: ING. CARLOS HURTADO DEL ANGEL.

ESTADO DE MEXICO.

JULIO 2015

Practica 1.
Medio sumador.
De la explicacin verbal de medio sumador, se encuentra que este
circuito necesita dos entradas binarias y dos salidas binarias. Las
variables de entrada designan los bits sumando y adendo; las
variables de salida producen la suma y el acarreo. Es necesario
especificar dos variables de salida debido a que el resultado puede
constar de dos dgitos binarios. Se asignan de forma arbitraria los
smbolos x y y y a las dos entradas y S (de suma) y C (para el acarreo)
a las salidas.
Ahora que se han establecido el nmero y nombre de las variables de
entrada y salida, ya puede formularse una tabla de verdad para
identificar en forma exacta la funcin del medio sumador. Esta tabla de
verdad se muestra a continuacin:
xy|cs
00|00
01|01
10|01
11|10
El acarreo de salida es 0 a
menos
que
ambas
entradas sean 1. La
salida S representa el bit
menos significativo de la
suma.
La
funcin
booleana
simplificada de las dos salidas puede obtenerse de manera directa

mediante la tabla de verdad. Las expresiones simplificadas en suma


de productos son:
S = sy + xy
C = xy
El diagrama lgico para esta implementacin se muestra en la Figura
4-2(a), lo mismo que otras cuatro implementaciones para un medio
sumador. Todos logran el mismo resultado en lo que respecta al
comportamiento de entrada-salida. Ilustran la flexibilidad de la que
dispone el diseador cuando implementa incluso una funcin lgica
combinacional simple como sta.
Como se mencion antes, la Fig.4-2(a) es la implementacin del
medio sumador en suma de productos. En la Figura 4-2(b) se muestra
la implementacin en productos de sumas:
S = (x + y) (x + y)
C= xy
Para obtener la implementacin de la Fig. 4-2(c), se observa que S es
la OR excluyente de x y y. El complemento de S es la equivalencia
de xy y :
S' = xy + x'y'
Pero C = xy y, por lo tanto, tenemos:
S = (C + x'y')'

se utiliza la implementacin de producto de sumas C derivada como


sigue:
C = xy = (x' + y')'
Si realizamos el semisumador para dos nmeros A y B de un bit nos
queda :
Realizando su implementacin mediante puertas queda :

Se le denomina normalmente HA
de half-adder.

El circuito topolgico del semisumador es el siguiente:

Procedimiento en simulador. (MULTISIM 12.0)


Componentes a utilizar.
1.
2.
3.
4.
5.
6.

1 Compuerta not. 74LS04.


1 COMPUERTA OR. 74LS32.
1 COMPUERTA AND. 74LS08.
1 DIPSWITCH.
2 DIODOS LED.
1 PLACA PROTO BOARD.

Tabla de verdad medio sumador.

A B S C
0 0 0 0
0 1 1 0
1 0 1 0
1 1 1 1
EXPRECION BOOLEANA POR MILITERMINOS.
S= A+B
C= AB

PRACTICA 1 MEDIO SUMADOR

TABLA DE VERDAD
A
0
0
1
1

A B+ A B
C= AB

B
0
1
0
1

0
1
1
1

C
0
0
0
0

Demostracion de los resultados obtenidos en nuestro simulador en


fisico en proto board.

Practica 2.
Sumador completo.
Un sumador completo es un circuito combinacional que formar la suma
aritmtica de tres bits de entrada. Consta de tres entradas y dos
salidas. Dos de las variables de entrada, que se indican por x y y,
representan los dos bits significativo que van a aadirse. La tercera
entrada,z, representa la cuenta que se lleva de la posicin previa
significativa ms baja. Son necesarias dos salidas debido a que la
suma aritmtica de tres dgitos binarios vara en valor de 0 a 3 y el 2 o
3 binarios requieren 2 dgito. Las dos salidas se denotan por los
smbolos S para la suma yC para la cuenta que se lleva. La
variable S da el valor del bit menos significativo de la suma. La
variable binaria C da la cuenta que se lleva de salida. La tabla de
verdad del sumador completo es como sigue:
xyz|cs
000|00
001|01
010|01
011|10
100|01
101|10
110|10
111|11
La relacin lgica de entrada-salida del circuito sumador completo
puede expresarse en dos funciones booleanas, una para cada variable
de salida. Cada funcin booleana de salida requiere un mapa nico

para su simplificacin. Cada mapa debe de tener ocho cuadros, ya


que cada salida es una funcin de tres variables de entrada. Los 1 en
los cuadros de los mapas de S y C se determinan en forma directa
mediante la tabla de verdad. Los cuadros con 1 para la salida S no se
combinan en cuadros adyacentes para dar una expresin simplificada
en suma de productos. La salida C puede simplificarse a una
expresin de 6 literales. El diagrama lgico para el sumador completo
implementando en suma de productos se muestra en la Figura 4-4. En
esta implementacin se usan las expresiones booleanas siguientes:
S = x'y'z + x'yz' + xy'z' + xyz
C = xy + xz + yz
Si implementamos mediante puertas:
Diseo de un sumador completo a partir de dos semisumadores.

El sumador completo.
Un sumador completo como el que se muestra en la figura es un
circuito digital capaz de realizar la suma aritmtica de dos dgitos
binarios adems de un posible acarreo de entrada, este ltimo es

particularmente til cuando se disea en forma modular un sumador


de dos nmeros de n bits.

Las seales marcadas con a, b Cin son las entradas del sumador y
corresponden a los dos dgitos a sumar y el posible acarreo de entrada
respectivamente.
Las seales marcadas con Co y S sol las salidas del sumador y
forman el resultado de la suma y el acarreo de salida (si es que lo hay)
respectivamente.
As si en las entradas colocamos tres seales x, y , z con valores
respectivos de 101 el sumador realizara la suma de 1+0+1 en forma
binaria dando como resultado el nmero 10 binario del tal forma que
las seales asignadas a las funciones C y S tomaran los valores de 1
y 0 respectivamente.
Circuito del sumador total

Un sumador completo es un circuito combinacional que formar la suma


aritmtica de tres bits de entrada. Consta de tres entradas y dos
salidas. Dos de las variables de entrada que se indican por x y, y se
presentan los dos bits significativos que van a aadirse. La tercera
entrada z, representa la cuenta de la posicin previa significativa mas
baja. Son necesarias dos salidas debido a que la suma aritmtica de
tres dgitos binarios varia en valor desde 0 a 3 y el 2 o 3 binarios
requieren dos dgitos. Las dos salidas se denotan por smbolos S para
suma y C para la cuenta que se lleva. La variable binaria S da el valor
del bit menos significativo de la suma La variable binaria C da la
cuenta que se lleva de salida.

Procedimiento en simulador.
TABLA DE VERDAD.
a
0
0
0
0
1
1
1
1

b
0
0
1
1
0
0
1
1

c
0
1
0
1
0
1
0
1

s
0
1
1
0
1
0
0
1

c
0
0
0
1
0
1
1
1

Expresion booleana por militerminos.


C= A'B'C+A'BC'+AB'C'+ABC.
S= A'B'C+A'BC'+AB'C'+ABC.

PRACTICA 2 SUMADOR COMPLETO.

TABLA DE VERDAD
A
0
0
0
0
1
1
1
1

B
0
0
1
1
0
0
1
1

+A
B C + A BC+
ABC
ABC
ABC + A
BC
C=A B C + AB C+

SIMPLIFICADO
)+ A
BC
C=A ( A + BC
BC
C=AB+ AC + A
C=AB+ ( A+ AB )
C=AB+CA+ CB

C
0
1
0
1
0
1
0
1

0
1
1
0
1
0
0
1

C
0
0
0
1
0
1
1
1

DIAGRAMA A BLOQUES DEL MEDIO SUMADOR NUNTO CO EL SUMADOR


COMPLETO

A0

S1

Carr
i

B0

A1

S2

S3

S4
B3

Carr
i

B2

A3

Carr
i

B1

A2

Demostracion de los resultados obtenidos en nuestro simulador en


fisico en proto board.

Você também pode gostar