Você está na página 1de 6

ADC-Convercion analogo digital

Especificaciones:

Resolucin de 10-bits.
Integrador no lineal 0.5 LSB
Precisin absoluta +-2LSB
Tiempo de conversin 13-260 us
8 Canales multiplexados simples de salida.
Modo diferencial con ganancia Seleccionables: X1, X10 o X200
Ajuste opcional Izquierdo para lectura de salida del ADC
Rango de Voltaje de entrada del ADC: 0-VCC
Rango de Voltaje Diferencial del ADC: 2.7 - VCC
Voltaje de referencia seleccionable ADC: 2.5V o 1.1V
Modo simple de conversin
Inicio de conversin ADC por Auto-disparo o Fuente de Interrupcin
Activacin de Interrupcin al finalizar la conversin ADC
En modo Sleeo se cancela el ruido.

Descripcion de registros.
ADMUX - Seleccin de Registros Multiplexados del ADC

Bit 7:6 - Refs1:0 Seleccin bits de referencia.


Estos bits seleccionan el voltaje de referencia para el ADC, como se muestra en
la siguiente tabla. Si estos bits son cambiados en la conversin, el cambio no
ser afectado hasta que la conversin sea completada
Si la ganancia es seleccionada en x10 o x200, solo debera usarse 2.56V como
voltaje de referencia interna.

Bit 5 - ADLAR: Ajuste de resultado hacia la izquierda del ADC


El bit ADLAR afecta la presentacin del resultado de la conversin ADC en el
registro de datos del ADC. Escriba uno en ADLAR para ajustar el resultado
hacia la izquierda, de lo contrario, el resultado es ajustado a la derecha.
Cambiar el bit ADLAR afecta inmediatamente el registro de datos del ADC
Bit4:0 - MUX4:0 Bits de seleccin para Canal Analogo y Ganancia
El valor de estos bits seleccionan cual combinacin de la entrada analgica son
conectadas al ADC. Estos bits tambin seleccionan la ganancia para los canales
diferenciales. Si estos bits son cambiados durante una conversin, el cambio
no se ver afectado hasta que se complete la conversin.

ADCSRA - ADC Registro de control y estado A

Bit 7 - ADEN: Habilitacion ADC


Cuando se pone en uno este bit se habilita el ADC, con cero el ADC es apagado.

Si se apaga el ADC mientras la conversin esta en progreso, la conversin


terminara.
Bit 6 -ADSC: Inicio de Conversin ADC
En modo de simple conversin, cada vez que se ponga uno en este bit se inicia
cada conversin. En modo de Simple Conversin (Free Running), al escribir uno
en este bit inicia la conversin.
Bit 5 - ADATE: Habilitacin Auto Disparador ADC
Cuando se escribe uno en este bit, el auto Disparador del ADC es habilitado. EL
ADC empezara la conversin con planco positivo seleccionado con la seal del
disparador.
Bit 4 - ADIF: ADC Banderas de interrupcin.
Este bit es uno cuando se completa la conversin ADC y los Registros de Datos
son actualizados. Cuando la Conversin ADC es completa se ejecuta la
interrupcin se el bit ADIE y el bit I en SREG son uno.
ADIF es cero por hadware cuando la bandera se pne en uno.
Bit 3 - ADIE: Habilitacion de interrupcin del ADC
Cuando este bit es uno y el bit I en SREG es uno, la conversin es completada y
es activada la interrupcin.
Bit 2:0 - ADPS2:0 Bits de seleccin para el preescalador
Estos bits determinan el factor de divisin entre la frecuencia del cristal y la
entrada del reloj del ADC.

Registro de datos del ADC - ADCL y ADCH

Cuando una conversin del ADC es completada, el resultado es encontrar en


estos dos registros. Si los canales diferenciales son usados el resultado es
presentado en complemento a 2.
Cuando el ADCL es ledo, el registro de datos ADC no es actualizao hasta que el
ADCH es ledo.
El bis ADLAR en el ADMUX y en los bits del MUXn en ADMUX afectan la forma
del resultado cuando es ledo de los registros. Si ADLAR es uno el resultado es
ajustado a la izquierda. Si el ADLAR es cero el resultado es ajustado a la
derecha.
Bit 7, 5:3 - RES Bits Reservados
Estos bits son reservados para el uso futuro del Atmega 164p/324P/644P. Para
cimpatibilidad con los dispositivos futuros, estos bits deben ser escritos en cero
cuando el ADCSRB es escrito.
BIT 2:0 - ADTS2:0 Fuente de Auto disparo del ADC
Si ADATE en ADCSRA es escrito en uno, el valor de estos bits seleccionados
disparara la fuente de conversin del ADC. SI ADATE es cero, los bits del
ADTS[2:0] no afectan
Una conversin ser disparada por un flanco de subida de la seleccin de la
bandera de interrupcin.

Você também pode gostar