Você está na página 1de 5

GAMA, dia 07 de Setembro de 2015

EXPERIMENTO 1
CURVAS DE
TRANSSTORES
nMOS e pMOS.
No
presente
documento,

apresentado um relatrio acerca


de um experimento realizando em
sala de aula com auxlio do
software CADENCE, onde foram
simulados a partir de modelos
esquemticos e em SPICE.

Membro: Daniel Pereira de Souza


Matrcula: 12/0009722

1- SIMULAO DO TRANSSTOR pMOS ATRAVS DO ESQUEMTICO


Para que esta etapa fosse feita com xito, seria necessrio elaborar um
esquemtico anlogo ao do exemplo, com a diferena de se utilizar um transistor
pMOS com as especificaes ali contidas. Para isso, utiliza-se a mesma biblioteca
(PRIMLIB), mas escolhe-se o esquemtico pmos4. Para se construir um circuito
anlogo ao anterior utilizando um transistor pMOS, deve-se fazer um esquemtico
igual ao da figura 1:

FIGURA 1 Esquemtico da montagem de um transistor PMOS

A anlise feita no ambiente do simulador do tipo DC. Para que se faa a


simulao em todos os valores necessrios para a simulao, deve-se utilizar a
anlise paramtrica. As curvas obtidas atravs da simulao so as seguintes:

Figura 2 Grfico obtido para a simulao PMOS

Observemos que, considerando a montagem no esquemtico, as curvas so


exatamente como esperadas, conforme possvel verificar na seguinte figura,

presente na literatura.(HAZAVI)

FIGURA 3 Imagem colhida na literatura para a simulao do transistor

2 SIMULAO DE ARQUIVOS SPICE


A) Qual o objetivo dessa simulao?
O objetivo da presente simulao a aquisio de experincia em simular, no
Cadence, circuitos construdos em spice (utilizando a ferramenta spectre), de forma
a amadurecer ainda mais o contato com tais ferramentas.
Perceber ambas as simulaes produzindo os resultados esperados amplia
consideravelmente o leque de possibilidades no que se trata de escolher as
ferramentas adequadas.
B) A partir da descrio Spice, desenhe o circuito equivalente de ids.sp,
enumerando os ns.

FIGURA 4 Equivalente da descrio spice

C) Identifique, nas formas de onda, as regies de transistor cortado, linear e


saturado.

FIGURA 5 IDENTIFICAO DAS REGIES DE ATUAO

D) Simule o arquivo ids_p.sp, apresente as formas de onda com os labels de


Vg e explique o comportamento do circuito.

FIGURA 6 Grfico da simulao do transistor pmos no spice com os respectivos labels

O presente circuito apresenta um comportamento anlogo ao nmos, s que


com comportamente invertido, considerando as tenses de entrada e considerando

uma tenso positiva no gate. Sabendo disso, possvel perceber que as regies
triodo e saturado estava espelhadas em relao ao nmos. A diferena em relao ao
grfico obtido anteriormente pelo esquemtico se deve montagem, que no spice
diferente as tenses no gate variam, efetivamente de 0 a 3.3 e no de -3.3 a 0,
como possvel perceber no esquemtico.