Você está na página 1de 2

Ejemplo de examen 1:

1. Dada la multifuncin:
F1(A,B,C,D,E) =mi(5,6,7,9,10,11,13,14,15)
F2(A,B,C,D,E)=mi(4,5,6,7,10,11,24,25,26,27,28,29,30,31)
F3(A,B,C,D,E)=mi(5,6,7,10,11,24,25,26,27,28,29,30,31)
Trminos Indiferentes=mi(16,17,18,19,20,21,22,23)
Se pide: 1.1. Tabla de verdad, simplificacin por Karnaugh en 2 forma cannica.
1.2. Implementacin de F1 con Mux-8 + Puertas NAND.
1.3. Implementacin con Decodificadores Decimales S.Inversa.

2.

Realizar la sntesis de un circuito secuencial asncrono, correspondiente a un mando de control para

activar/desactivar cuatro dispositivos D1, D2, D3 y D4. El mando de control consta de 3 pulsadores A, B y R
(Reset).
Especificaciones de funcionamiento:

Si se pulsa A, se activan solamente D3 y D4. Al soltar A D3 y D4 permanecen activos.

Si se pulsa B, se activan D1 y D2. Al solar B, D1 y D2 permanecen activos.

Si A y B estn activados conjuntamente ser prioritaria la accin del pulsador B prioritaria la accin

del pulsador B. Al soltar uno de ellos se activan los dispositivos correspondientes al pulsador que
permanezca accionado.

Si se pulsa R(Reset) se desactivan los dispositivos que estn activados.

Estado Inicial: ningn pulsador accionado, dispositivos desactivados


No pueden estar 2 o ms pulsadores activados conjuntamente (EXCEPTO A y B)
La creacin de estados en la tabla de fases se realizar de derecha a izquierda.
Se realizar hasta la tabla de verdad incluida para lo que se tendrn en cuenta la implementacin con
Biestables R-S.
3.

Realizar la sntesis de un contador sncrono ascendente Mdulo 8. La implementacin se realizar

con Biestables J-K, SET/CLEAR y Puertas NAND. Indicar nmero y tipo de C.I. necesarios.

Ejemplo de examen 2.
1. Realizar la sntesis de un circuito lgico que tiene 5 entradas(A, B, C, D, E) y 2 salidas X,Y.
Especificaciones de funcionamiento:
a) X = (A+ B)

Y = (D

E) (A . B)

Se pide :
Tabla de Verdad
Simplificacin por Karnaugh e implementacin Puertas NAND de X e Y. Especificar n
y tipo de C.I. necesarios.
b) Implementar con MUX-8 y Puertas NAND, la funcin:
F(A,B,C,D,E) = mi(0,4,5,7,8,14,15,16,17,18,20,21,25,30,31) . Trminos indiferentes mi (28, 29). 2.
2. Realizar la sntesis de un circuito secuencial asncrono, hasta la tabla de fusin codificada y
completa, para el mando de control de un dispositivo (D) que consta de 3 pulsadores A, B y R
(Reset).
Especificaciones de funcionamiento:
- Secuencia para activar dispositivo B B - A A - Para desactivar el dispositivo hay que pulsar Reset. Al soltarlo se vuelve al estado inicial.
- Si nos salimos de secuencia, para volver al estado inicial hay que pulsar y soltar Reset.
- ESTADO INICIAL: ningn pulsador accionado, dispositivo desconectado.
NOTA: supngase que no pueden estar 2 o ms pulsadores accionados conjntamente.
La creacin de estados se har de derecha a izquierda.

3. Realizar la sntesis de un contador mdulo sncrono ascendente con una entrada adicional A, tal
que:
- Si A = 0; el contador es Mdulo 7.
- Si A = 1; el contador es Mdulo 5.
Cuando A = 1 y el contador marque estados que no tiene el contador mdulo 5, ste volver al
estado inicial.
La implementacin se realizar con Biestables J-K, SET/CLEAR y Puertas NAND. Indicar
nmero y tipo de C.I. necesarios.