Escolar Documentos
Profissional Documentos
Cultura Documentos
ACTIVIDADES DOMICILIARIAS
Como parte del desarrollo del curso se establecen las siguientes actividades de acuerdo a
la Unidad de Aprendizaje, las cuales se dividen en:
ACTIVIDADES DESARROLLADAS
1. Dado el siguiente circuito se pide:
Obtener la funcin simplificada, utilizando los teoremas del Algebra de Boole.
Dar el diagrama circuital de la funcin simplificada.
Dar la funcin simplificada en suficiencias NOR.
SOLUCION:
Simplificacin de la Funcin:
X(A,B,C,)=
; aplicando Morgan
; aplicando funcin distributiva
; aplicando funcin distributiva
Diagrama circuital:
SOLUCION:
Simplificacin de la Funcin:
X(A,B,C)=
= ( )
Diagrama circuital:
SOLUCION:
Simplificacin de la Funcin:
F(A,B,C) =
=
=
=
; aplicando distributiva
; aplicando absorcin parcial
Diagrama circuital:
SOLUCION:
Simplificacin de la Funcin:
; aplicando Morgan
F(A,B,C) =
; aplicando distributiva
=
; aplicando absorcin parcial
=
=
Diagrama circuital:
SOLUCION:
Simplificacin de la Funcin:
F(A,B,C) =
=
; aplicando distribuitiva
=
; aplicando Morgan
Diagrama circuital:
ACTIVIDADES PROPUESTAS
1. Dadas las siguientes funciones se pide:
Determine la funcin simplificada, utilizando los teoremas del Algebra de Boole y
Morgan.
Dar la Tabla de Verdad de la funcin simplificada.
Dar el Diagrama circuital de la funcin simplificada.
Dar el Diagrama circuital de la funcin simplificada segn Morgan en NAND y
NOR.
F1 (A,B,C) = [(A B) AB][(A C) AC ]
F2 (W,X,Y,Z) = ( + Y) (W +
F3 (A,B,C,D) = A
+ Y) (W + X + Z)
D+ABC+A
N0
N1
N2
N3
ACTIVIDADES DESARROLLADAS.
1. Dado los siguientes numerandos realizar la suma en BCD.
1 7 9 +
3 4 4
2 0 9
1 6
7 4 8
0
0
0
0
0
0
0
0
0
0
0
0
0
0
1
0
1
1
0
1
1
1
1
0
0
1
0
0
0
0
1
0
1 0
1
1
0
0
1
1
1
1
1
0
0
0
1
1
0
4
0
1
0
0
1
0
0
0
1
0
1
0
1 1
1
10 1
0
1
0
1
1
1
0
0
0
0
1
0
0
0
1
0
1
0
0
0
0
(A=B)=
(A>B) =
SOLUCIN
F(A,B,C) =
F(A,B,C) =
F(A,B,C) =
F(A,B,C) =
F(A,B,C) =
F(A,B,C) =
SOLUCION
F1:
F2:
ACTIVIDADES PROPUESTAS
3. Utilizando FULL ADDERS disear un circuito generador del Bit de Paridad PAR, para un
dato de 4 bits (A3 A2 A1 A0), el bit de paridad se convertir en el bit ms significativo,
siendo el nuevo orden de la data. (A4 A3 A2 A1 A0). A4= Bit de Paridad.
4. Un Codificador de Paridad Par es un circuito ubicado en el Transmisor que agrega un bit
1 (MSB) en un conjunto de datos cuando estos tienen un nmero impar de unos, y un
bit 0 en caso contrario. Implementar un verificador de paridad par para un dato de 4
bits (D3 D2 D1 D0) usando Decodificadores. Considerar D3: MSB.
5. Disear un circuito combinacional con tres entradas de datos (A, B, C) y con una entrada
de seleccin X, usando Decodificadores de 3 a 8 y la mnima circuitera adicional tal que:
Si X = 0, el circuito funcione como un Restador Completo
Si X = 1, el circuito realice el complemento a 2 del numero ingresado.
ACTIVIDADES DESARROLLADAS.
1. Dado el diagrama circuital, se pide:
Dar la Tabla de Verdad de la funcin de salida.
Dar el diagrama circuital simplificada en NOR.
SOLUCION
SOLUCIN
F(A,B,C) =
F(A,B,C) =
F(A,B,C) =
F(A,B,C) =
F(A,B,C) =
F(A,B,C) =
Tabla de Verdad.
Utilizar como variable de dato a la entrada C, para ambas funciones.
SOLUCION
C0:
S:
R:
ACTIVIDADES PROPUESTAS
1. Implementar un conversor GRAY a BINARIO usando multiplexores con las siguientes
condiciones:
Funcin W: variable de datos d
Funcin X: variable de datos c
Funcin Y: variable de datos b
Funcin Z: variable de datos a.
(MSB) a
W (MSB)
CONVERSOR
X
DE
Y
CODIGO
(LSB) d
Z (LSB)
4. Una funcin lgica de 4 variables es activa si dos o ms de las entradas estn activas.
Implementar esta funcin utilizando SOLO multiplexores de 4 a 1.