Você está na página 1de 2

Departamento de Engenharia Electrotcnica e de Computadores

Sistemas Digitais 2007/2008

Instituto Superior Tcnico - Universidade Tcnica de Lisboa

MEEC

SISTEMAS DIGITAIS
2 Trabalho de Laboratrio
Funes Lgicas Usando Circuitos Combinatrios Tpicos
Objectivo: Pretende-se com este trabalho que os alunos se familiarizem com o uso e aplicao de
circuitos combinatrios tpicos na sntese de funes que poderiam resultar demasiado complexas se
concretizadas unicamente com base em portas lgicas.
Este trabalho considerado para avaliao de conhecimentos. No incio da aula cada grupo impreterivelmente
apresentar ao docente os elementos de projecto referidos nas Partes 1 e 2, incluindo os esquemas elctricos completos
das montagens a efectuar e a lista completa dos integrados a requisitar. Em caso de erro, estes elementos podero ser
complementados por uma errata elaborada durante a aula. Durante a aula o grupo completar o relatrio com as
concluses sobre as montagens. O relatrio ser entregue ao docente no final da aula.

INTRODUO
Pretende-se realizar um circuito combinatrio com 3 entradas e 4 sadas, em que a entrada um
nmero constitudo por trs bits de dados (b2 b1 b0), e as 4 sadas concretizam as seguintes funes:

f0 - Deteco de zero sada activa sse o nmero for zero;


f1 - Primo sada activa sse o nmero for primo (i.e., 2, 3, 5 ou 7);
f2 - Capicua sada activa sse os trs bits formarem um nmero capicua em binrio

f3 - "1" solitrio sada activa sse existir apenas um bit a "1" nos trs bits de dados.

(b2b1b0 == b0b1b2);

PARTE 1: Gerao de Funes Lgicas


1.1 Projecte um circuito que concretiza as 4 funes lgicas de 3 variveis de entrada (b2 b1 b0). Em
concreto, analise as seguintes solues:

uso de portas lgicas convencionais (e.g. portas NOT, AND, OR, NAND, NOR). Indique
qual o nmero mnimo de circuitos integrados (e quais) que necessitaria para concretizar
esta soluo;
uso de um descodificador (e.g. 74LS138) e de alguma lgica adicional na realizao das
funes pretendidas. Qual o nmero mnimo de circuitos integrados necessrios neste
caso?

1.2 Desenhe o esquema elctrico completo do circuito que minimiza o nmero de circuitos
integrados a utilizar. Note que um esquema s est completo quando, para alm da
representao das portas e outros elementos e das suas interligaes, esto marcados os nmeros
dos pinos utilizados dos integrados e as referncias destes.
1.3 Monte o circuito projectado.
1.4 Verifique o funcionamento do circuito montado e corrija eventuais falhas.
1.5 Mostre ao docente o funcionamento do circuito.

Departamento de Engenharia Electrotcnica e de Computadores

Sistemas Digitais 2007/2008

Instituto Superior Tcnico - Universidade Tcnica de Lisboa

MEEC

PARTE 2: Seleco de Funes Lgicas


Pretende-se agora acrescentar ao circuito concretizado na Parte 1 a funcionalidade de seleccionar
uma das 4 funes apresentadas a partir de 2 variveis de seleco S1 e S0. O circuito dever
apresentar o comportamento especificado na seguinte tabela:
S1 S0

Sada

0 0

Deteco de zero

0 1

Primo

1 0

Capicua

1 1

1 solitrio

2.1 Discuta as opes de projecto deste circuito. Consulte os extractos de catlogo disponveis a
partir do URL http://comp.ist.utl.pt/ec-sd. Que integrados encontrou que se adequam
concepo deste circuito?
2.2 Desenhe o esquema elctrico completo do circuito.
2.3 Monte o circuito projectado.
2.4 Verifique o funcionamento do circuito montado e corrija eventuais falhas.
2.5 Mostre ao docente o funcionamento do circuito.