Você está na página 1de 9

Objetivo

Disear y construir un amplificador diferencial para una frecuencia que ser


restringida con un capacitor.
Material y equipo utilizado

Resistencias de varios valores


3 Transistores BJT
1 diodo
Osciloscopio Digital
Generador
Fuente de voltaje
Puntas para osciloscopio
Protoboard
U1

Bjt_npn1

Introduccin terica

El Amplificador Diferencial, par de emisor acoplado, o par diferencial es un bloque


constructivo esencial en los modernos amplificadores integrados.
El esquema general de este circuito es el que a continuacin se indica.

En este circuito se diferencian dos etapas distintas:


Una formada por el amplificador diferencial propiamente dicho donde aparece la
fuente de seal y los transistores enfrentados con las redes de polarizacin
Otra formada por una fuente de corriente real (con resistencia en paralelo a la
fuente).
A continuacin de definen ambas etapas.
ETAPA DE AMPLIFICACIN DIFERENCIAL.
El Amplificador diferencial se caracteriza por presentar dos transistores idnticos
con similares caractersticas, tanto internas como de las redes de polarizacin.
Ya que el circuito dispone dos entradas y dos salidas de seal, existen cuatro
configuraciones posibles realizando las distintas combinaciones entre entradas y
salida.

Entrada y salida simtrica: Es la forma ms tpica de un amplificador


diferencial, tiene dos entrada v1 y v2, El voltaje de salida se obtiene de la
diferencia entre las salidas de los colectores.

Entrada asimtrica y salida simtrica: En algunas aplicaciones slo se


usa uno de los terminales de entrada con la otra conectada a tierra,

mientras que la salida se obtiene entre los colectores de los dos


transistores del circuito.

Entrada simtrica y salida asimtrica: Esta es la forma ms practica y


utilizada porque puede excitar cargas asimtricas o de un solo terminal
como lo hacen los amplificadores EC, emisor seguidor y otros circuitos.
Esta etapa es la que se usa para la etapa de entrada de la mayor parte de
los Amplificadores Operacionales comerciales. Presenta dos entradas de
seal para las bases de cada transistor mientras que la salida se obtiene
nicamente de uno de los colectores respecto a masa

Entrada y salida asimtrica: Esta configuracin presenta tanto para la


entrada como para la salida un nico terminal. Este tipo de configuracin es
til para las etapas de acoplamiento directo donde se requiere slo
amplificar una entrada. Esta configuracin es la que se solicita en las
especificaciones de la prctica.

Anlisis De Amplificador Diferencial En Pequea Seal.


Explicadas los distintos tipos de un amplificador diferencial, pasamos a
continuacin a un estudio ms detallado de los conceptos importantes de las
ganancias.

Ganancia del modo diferencial: Consideremos que se aplica una seal


VDM a la base de Q1. Empleando el concepto de semi-circuito, es decir
analizando slo una mitad del circuito, se llega al modelo de pequea seal
de la figura siguiente.

Con VDM positivo, Vo1=ADM*VDM. Si queremos que las seales de entrada y


salida se encuentran en fase, sedemos tomar obtener la salida por el transistor
opuesto al que se introduce la seal, es decir si la fuente de seal se coloca en la
base de Q1, la salida se deber sacar del colector de Q2 para que ambas seales
estn en fase.

Ganancia del modo comn: Una seal en modo comn es aquella que se aplica
simultneamente a las dos entradas del Amplificador Diferencial. La mayor parte
de las seales de interferencia, esttica y otro tipo de seales indeseables son
seales en modo comn

Para este circuito la ganancia ACM ser:


El significado es claro, cuando una seal en modo excita el amplificador, aparece
una gran resistencia de emisor en el circuito equivalente de c.a.

Razn de rechazo del modo comn: En un principio el amplificador


diferencial se disea para amplificar seales diferenciales; por lo tanto se
requiere que ADM>>ACM. Una forma de valorar la actuacin de un
transistor es mediante la relacin de rechazo al modo comn, que queda
definida de la siguiente forma:

Como puede desprenderse de lo anteriormente indicado, para obtener unos


valores mnimamente aceptables, algunos textos y catlogos establecen 72 dB de
CMRR como mnimo aceptable, se requiere grandes valores de RE y
frecuentemente se necesita emplear fuentes de corrientes con resistencias de
salidas altas.
Para aumentar el CMRR se debe aumentar la tensin Early efectiva, es decir, la
resistencia de salida de la fuente de corriente. Los A.O. con relaciones de rechazo

del modo comn comprendidas entre 80 y 90 dB emplean por lo general fuentes


de corrientes Wilson, Widar o Cascodo.
2.3. POLARIZACIN POR ESPEJO DE CORRIENTE.
La polarizacin por espejo de corriente se basa en que la corriente de base es
mucho ms pequea que la corriente de la resistencia y por el diodo, por lo que la
corriente por la resistencia y por el diodo son prcticamente iguales. Si la curva del
diodo fuese idntica a la curva de VBE del transistor, la corriente del diodo sera
igual a la corriente de emisor y se llegara a la siguiente conclusin: que la
corriente del colector es aproximadamente igual a la corriente que circula a travs
de la resistencia de polarizacin. Este circuito es muy importante, ya que significa
que se pude fijar la corriente de colector al controlar la corriente de la resistencia.
El circuito se comporta entonces como un espejo, la corriente de la resistencia se
refleja en el colector del transistor.

Explicado el concepto bsico de funcionamiento de este tipo de circuitos,


generalmente no se colocan diodos, ya que las caractersticas de recta de carga
del diodo y el diodo Base-Emisor del transistor difieren. Es por esto por lo que se
usan dos transistores de idnticas caractersticas, uniendo en uno de ellos la base
y el colector consiguiendo de esta forma un diodo.
Para la realizacin del circuito de polarizacin de espejo de corriente hemos
optado por la configuracin de fuente de corriente de tres transistores Wilson por
ser una etapa de alta impedancia y por la diferencia tan extremadamente pequea
entre la corriente de colector y IRC como se ver ms adelante.

Desarrollo de la practica

Para el desarrollo de la prctica calculamos el valor de R de RC para poder


obtener el voltaje en los colectores de los dos transistores que debe ser cero.

Y el circuito analizado es el siguiente:


XSC1
Tektronix
P
G

1 2 3 4

R1
39k

V1
12 V

R2
1.7k

R3
1.7k
2

Q2

Q1

5
6

BC547C

BC547C
V2
15mVrms
2kHz
0Deg

4
Q4

0
BC547C

Q3

BC547C
VDD

VDD
-12V

Los clculos realizados fueron los siguientes:


Se propone el valor de ICQ = 740A
Se obtiene re

re=

25 mV
1
ICQ
2

Av=

RC
r' e

==

25 mV
1
740 A
2

= 67.567

RC= Av (re) = (30)(67.567) = 2027.02


R=

2 VCC
ICQ

(2)(12Vs)
740 A

= 31486.48

Vc = VCC ICQ RC = (12Vs) (740A (2027.02))


VC1= 11.28 Vs
Vc = VCC ICQ RC = (12Vs) (740A (2027.02))
VC2= 11.28 Vs
Vctotal= VC1-VC2 = 11.28 Vs 11.28 Vs = 0

Resultados
El circuito armado y la grafica en el osciloscopio son los siguientes:

Conclusion
En esta practica podemos concluir que en efecto la prueba que hicimos con
diferentyes capacitores para delimitar la frecuencia de funcionamiento de nuestro
circuito fue correcta y asi pudiendo comentar que este tipo de amplificadores
diferenciales son muy utiles ya que son los amplificadores operacionales que
conocemos hoy dia que se encuentran encapsulados dentro de un integrado,
siendo de muy buen uso en la electronica.

Bibliografa
http://www.unicrom.com/tut_filtroPasaBanda.asp
http://es.wikipedia.org/wiki/Filtro_pasa_bajo

Você também pode gostar