Você está na página 1de 31

PONTIFCIA UNIVERSIDADE CATLICA DE MINAS GERAIS

Curso de Engenharia Eltrica

LABORATRIO DE ELETRNICA II
Primeiro trabalho prtico

Diego Wesley da Silva Sousa


Lucas Macena Santos Leal

Belo Horizonte
2016

Diego Wesley da Silva Sousa


Lucas Macena Santos Leal

PRIMEIRO TRABALHO PRTICO

Relatrio tcnico referente ao primeiro trabalho


de prtico, apresentado como complemento
disciplina de Laboratrio de Eletrnica II, do
Curso de bacharel em Engenharia Eltrica, da
Pontifcia Universidade Catlica de Minas
Gerais PUC Minas Campus Corao
Eucarstico.

Professor/Orientador: Paulo Jos da Costa


Cunha

Belo Horizonte
2016

RESUMO

O presente documento apresenta o relatrio tcnico referente ao primeiro trabalho prtico


da disciplina de Laboratrio de Eletrnica II. Para executar a montagem computacional
do circuito proposto e posterior anlise e testes com o prottipo real, ser utilizado o
software Multisim 2001, cujo circuito destinado a anlise ser o de um oscilador astvel,
conforme parmetros propostos pelo orientador do projeto, contendo amplificadores
comparadores, fonte de alimentao DC, capacitor eletroltico, resistores, transistor e uma
porta lgica do tipo Flip-Flop.
Palavras chave: Amplificador operacional, comparador, oscilador astvel, Flip-Flop.

ABSTRACT

This document presents the technical report on the first practical work discipline
Laboratory Electronics II. To perform computational assembly proposed and further
analysis and testing with the actual prototype circuit will be used Multisim 2001
software, whose circuit for analysis will be an astable oscillator , according to the
parameters proposed by the project supervisor, containing comparators amplifiers,
source DC, power electrolytic capacitor, resistor, transistor and a logic gate of the FlipFlop type.

Keywords: Operational amplifier, comparator, astable oscillator, FLIP FLOP.

LISTA DE FIGURAS

Figura 1- Circuito comparador de janela ..........................................................................8


Figura 2- Modelo Amplificador operacional ....................................................................9
Figura 3- Slew Rate de um amplificador operacional ....................................................10
Figura 4- Circuito comparador de janela simulado ........................................................11
Figura 5- Circuito simulado e valores das tenses em Va e Vb .....................................13
Figura 6- Tenses dos pontos Va e Vb ...........................................................................14
Figura 7- Forma de onda em Vc e Vd ............................................................................14
Figura 8- Forma de onda em Ve .....................................................................................15
Figura 9- Forma de onda em Vc......................................................................................13
Figura 10- Circuito proposto a ser montado e analisado.................................................15
Figura 11- Circuito somador inversor simulado..............................................................16
Figura 12- Forma de onda em Va................................................................................... 16
Figura 13- Forma de onda em Vb....................................................................................17
Figura 14- Forma de onda em Vc....................................................................................17

LISTA DE TABELAS

Tabela 1 - Tabela de valores calculados e obtidos na simulao ...................................13


Tabela 2 - Tabela de valores tericos e obtidos na simulao.........................................14
Tabela 3 - Tabela de valores tericos e obtidos na simulao.........................................17
Tabela 4 - Tabela de valores tericos e obtidos na simulao.........................................19

SUMRIO

1. INTRODUO ........................................................................................................... 8
2. METODOLOGIA ........................................................................................................ 9
2.1. Anlise proposta ............................................................................................9
2.2. Base terica.................................................................................................... 9
2.2.1. Comparador ................................................................................................9
2.2.2. Slew Rate ..................................................................................................10
3. RESULTADOS ........................................................................................................ 231
3.1 Item 1 ............................................................................................................11
3.2 Item 2 ............................................................................................................12
3.3 Item 3 ............................................................................................................12
3.4 Item 4 ............................................................................................................13
3.5 Item 5 ............................................................................................................15
4. CONCLUSO ........................................................................................................... 29
5. REFERNCIAS BIBLIOGRFICAS ...................................................................... 30

1. INTRODUO

O relatrio tcnico seguinte apresenta a proposta do projeto, simulao


computacional, montagem de um prottipo, testes funcionais, interpretao e anlise de
um circuito oscilador astvel, com parmetros especificados pelo orientador do projeto,
tais como frequncia de operao, Duty Cicle, ou ciclo de trabalho do circuito.
O projeto do oscilador envolve a montagem de um modelo da estrutura interna de
um Circuito Integrado (CI 555), utilizando para tal amplificadores comparadores, trs
resistores de entrada de 5k, os quais daro nome ao tipo de circuito integrado, uma porta
lgica do tipo NOR na configurao Flip-Flop, um transistor com um resistor de base de
100, de modo que, a esta configurao de circuito, sero acoplados dois resistores e um
capacitor eletroltico, com a finalidade de obter o comportamento de oscilador astvel, a
partir dos parmetros previamente estabelecidos. Na aplicao do presente trabalho, os
parmetros definidos foram de frequncia do oscilador de 500Hz e de Duty Cicle de 66%.
O objetivo deste trabalho o de, atravs da execuo das montagens
computacional e real, bem como dos clculos efetuados para dimensionamento,
comprovar o correto comportamento do circuito em funcionamento como um oscilador
astvel, atravs de testes funcionais e de anlise das formas de onda em seus
componentes.

2. METODOLOGIA

2.1. Anlise proposta


1) Consultar material bibliogrfico que contenha embasamento terico para
realizao do projeto.
2) Elaborar uma lista de testes funcionais que permitam comprovar o correto
funcionamento do circuito proposto.
3) Realizar o projeto terico e simul-lo conforme os testes funcionais previstos para
comprovar seu correto funcionamento.
4) Executar a montagem do prottipo para testes reais em laboratrio.
5) Realizar testes funcionais o prottipo e comparar os resultados com a modelagem
terica computacional.

2.1.1. Base terica

2.1.1.1. Circuito Integrado CI555


O circuito oscilador astvel consiste em apenas uma das vastas aplicaes que esta
configurao, com o uso de circuitos integrados, oferece. O oscilador (ou multivibrador)
astvel um padro de circuito composto por um Circuito Integrado (CI555), juntamente
com dois resistores e um capacitor eletroltico ligados s entradas do CI555, com uma
fonte de tenso contnua VDC alimentando o mesmo. O circuito proposto para o presente
trabalho ser da montagem do circuito interno do CI555 e da conexo dos componentes
restantes para finalizar o circuito oscilador.
O Circuito Integrado em uso composto basicamente de trs resistores de entrada
de 5k, o que d caracterstica ao modelo do CI; dois amplificadores operacionais
comparadores; um transistor bipolar de juno (BJT) do tipo NPN, um resistor conectado
base do BJT de 100 e uma porta lgica do tipo NOR na configurao Flip-Flop.
Os amplificadores comparadores recebem um sinal de entrada e mostram em seus
terminais de sada o resultado da comparao dos sinais de entrada. Esta sada dos
amplificadores conectada aos terminais de entrada da porta NOR. Uma das sadas do
Flip-Flop conectada ao terminal de base do transistor, enquanto o outro terminal da
porta lgica fornece o sinal de sada do circuito. O terminal coletor do BJT corresponde
ao terminal de descarga do CI555, e seu terminal emissor conectado referncia do
circuito (0V).
A Figura 1 apresenta o modelo de circuito eltrico equivalente do CI555.

Figura 1 Modelo do circuito interno do CI555

(Fonte:
http://webdav.sistemas.pucminas.br:8080/webdav/sistemas/sga/20161/1032302_Trabalho%20de%2
0Eletronica%20II%20Circuito%20Interno%20do%20CI%20555.pdf Acesso em 16 de setembro
de 2016)

2.1.1.2. Oscilador astvel


O circuito do multivibrador constitudo da conexo de componentes ao circuito
integrado CI55, no caso, a montagem elaborada do CI. Conectamos em paralelo ao
terminal da tenso de entrada VDC um ramo com dois resistores em srie com um
capacitor eletroltico e este conjunto referncia. Em paralelo ao par de resistores,
conectamos o terminal coletor do transistor. Em paralelo ao resistor e capacitor,
conectamos o par de entradas dos comparadores, ao comparador 1, ligamos a entrada no
inversora e, ao comparador 2, ligamos a entrada inversora.
O funcionamento deste tipo de configurao do CI555 como oscilador astvel
de operar com um sinal de sada com forma de onda quadrada, com ciclos de trabalho
variveis apenas mudando o valor das resistncias hmicas e do capacitor eletroltico,
sendo ideal para funcionar como temporizador, por exemplo.
A Figura 2 mostra o modelo em circuito eltrico equivalente ao multivibrador
astvel e a Figura 3, o sinal de sada esperado a partir do comportamento e funcionamento
de tal circuito.

10

Figura 2 Multivibrador astvel

(Fonte:
http://webdav.sistemas.pucminas.br:8080/webdav/sistemas/sga/20161/1032302_Trabalho%20de%2
0Eletronica%20II%20Circuito%20Interno%20do%20CI%20555.pdf Acesso em 16 de setembro
de 2016)

Figura 3 Forma de onda de sada do oscilador astvel

(Fonte: http://www.profelectro.info/temporizador-555-teoria-ficha-de-trabalho/ - Acesso


em 16 de setembro de 2016)

11

2.1.1.3. Flip-Flop RS

2.1.2. Testes funcionais


Com o intuito de comprovar o correto funcionamento do circuito projetado e
montado pelos integrantes, so propostos os seguintes testes funcionais de medio em
pontos especficos do modelo, tais quais:
Tenso de alimentao VDC do circuito;
Tenso nos terminais de entrada dos amplificadores U1 (V1a e V1b), entradas
inversora e no inversora, respectivamente e U2 (V2a e V2b), entradas inversora e
no inversora, respectivamente;
Tenses de sada dos comparadores Vo1 e Vo2;
Tenso no capacitor eletroltico Vc;
Tenso base-emissor Vbe no BJT;
Forma de onda do sinal de tenso na entrada da porta lgica;
Tenso Vo na sada da porta lgica;
Forma de onda na sada da porta lgica.

3. RESULTADOS

3.1. Projeto terico e simulao


O circuito abaixo foi elaborado pelos integrantes com base no modelo
proposto pelo orientador do projeto, fazendo uso do Software Multisim 2001, com
valores dos componentes especificados conforme clculo e predefinies do
orientador deste projeto.
Os componentes do projeto foram dimensionados e calculados com base em
consultas e pesquisas sobre os parmetros de um circuito oscilador, para que
fossem atendidos os requisitos solicitados, tais quais a frequncia de operao,
500Hz e o ciclo de trabalho, Duty Cicle, de 66%.
Para um circuito multivibrador astvel e com Duty Cicle de 66%, temos como
definio que os resistores de entrada sero iguais. Foram selecionados dois
resistores de entrada de 1k e, a partir destes dados e dos j fornecidos, o valor
do capacitor pode ser definido e devidamente especificado.

12

Figura 4 - Circuito multivibrador astvel simulado

(Fonte: Simulao efetuada pelos componentes atravs do Software Multisim 2001 - realizada
em 16 de setembro de 2016)

(MEMRIA DE CLCULO)

13

Tabela 1 Tenses no circuito oscilador


Pontos

Tenso

Tenso

simulada

medida

[V]

[V]

Vdc

V1a

3,333

V1b

2,524

V2a

2,524

Vo1

3,476

Vo2

-3,476

Vbe

1,418

Vo

0; 5

V2b
Vc
(Fonte: medies realizadas pelos componentes atravs do software Multisim 2001, acesso em
16 de setembro de 2016)

14

3.2. Lista de materiais e montagem

Aps serem realizados os testes e a simulao do projeto, foi elaborada uma lista
de materiais necessrios montagem real do prottipo para testes em laboratrio,
conforme observado a seguir.
Placa de montagem e testes, Protoboard, de ??x??mm 1 unidade
Amplificador operacional TL081CP 2 unidades
Transistor bipolar de juno BC458 1 unidade
Porta lgica do tipo NOR ???? 1 unidade
Capacitor eletroltico 1,0F 1 unidade
Resistor 5,6k - 3 unidades
Resistor 1,0k - 2 unidades
Resistor 100 - 1 unidade

15

+
=0
4,7
3
= 5,84
15

+
=0
3
4,7
= 9,16
(1)

3.3. Item 3

Dadas as tenses contnuas de alimentao dos amplificadores U1 e U2, bem


como o sinal senoidal aplicado a estes, espera-se na sada um sinal com uma forma de
onda contnua, correspondente atuao do circuito comparador, cujo funcionamento
15

ocorre de modo que, quando o valor do sinal senoidal aplicado aos amplificadores for
menor do que os valores das tenses contnuas aplicadas, e no teste realizado, o valor de
pico do sinal senoidal era de 1V, inferior aos 5,8V e 9,2V contnuos aplicados, a sada
destes, nos pontos Vc e Vd nos dar o valor da tenso de saturao dos amplificadores,
em VCC e VEE, respectivamente, devido conexo em suas entradas no inversora e
inversora.

Graas aos diodos retificadores empregados na sada dos amplificadores, o diodo


D2, empregado no ponto de tenso em Vd no ir conduzir, abrindo o circuito naquele
ponto e fazendo com que no ponto de medio Ve aparea a tenso contnua de saturao
positiva do amplificador, VCC.

3.4. Item 4

Tabela 1 - Tabela de valores calculados e obtidos na simulao


Pontos

Tenso calculada [V]

Tenso medida [V]

Va

5,84

5,844

Vb

9,16

9,156

Vc

15

13,5

Vd

-15

-13,5

Ve

14,3

12,8

(Fonte: Tabela elaborada pelos autores em 02 de setembro de 2016)

16

Figura 5 Circuito simulado e valores das tenses em Va e Vb.

Figura 6 Tenses dos pontos Va e Vb, respectivamente.

17

Figura 7 - Forma de onda em Vc (verde) e Vd (azul).

Figura 8 Forma de onda em Ve

18

Os resultados obtidos atravs da simulao do circuito comparador foram


satisfatrios, conforme esperado atravs da anlise terica, dados os valores de
queda de tenso esperados nos amplificadores e nos diodos.

3.5. Item 5

(Fonte: Software Circuit Maker 2000)

Os valores dos resistores R1, R2, R4, R5 e R6 tiveram seu valor calculado de
acordo com o seguinte critrio: somatrio das letras do primeiro nome dos componentes
da dupla multiplicado por 1k. O resistor R3 foi metade do valor calculado para os
demais resistores. Logo, o valor do somatrio foi igual a 8 (Caio+Luis), dos resistores
R1, R2, R4, R5 e R6 igual a 8k e R3 igual a 4 k.
Quando o sinal V1 aplicado na entrada foi maior do que zero, os sinais nos pontos
Va, Vb e Vc apresentaram o seguinte comportamento: em Va foi igual a
-0,560V,
em Vb igual a -0,001V e em Vc igual a -4,973V. Os trs sinais apresentam frequncia de
100Hz e perodo de 10ms. Como a queda de tenso do diodo D1 no constante devido

19

a passagem de corrente por ele, foi observada em Va uma tenso diferente dos -0,700V.
O sinal em Vb igual a 0V e em Vc a entrada V1 com a amplitude invertida.
Quando o sinal V1 aplicado na entrada foi menor do que zero, os sinais nos pontos
Va, Vb e Vc apresentaram o seguinte comportamento: em Va foi igual a 5,598V, em Vb
igual a 4,986V e em Vc igual a -4,973V. Os trs sinais apresentam frequncia de 100Hz
e perodo de 10ms. Va o sinal de entrada invertido somado a queda do diodo D2. O sinal
em Vb o sinal de entrada invertido e em Vc o sinal de entrada.
Pela anlise da tabela de valores tericos e obtidos na simulao percebe-se que
os valores esto em conformidade com a explicao do comportamento do circuito feita
na introduo deste trabalho.
2.2 Anlise do comportamento do circuito sem o diodo D1
Ao retirar o diodo D1 do retificador o comportamento do circuito ser o
seguinte: quando o sinal aplicado na entrada V1 for maior do que zero, a tenso na sada
do amplificador operacional ser uma tenso negativa que ir crescer ao longo do tempo,
at que seja atingido o valor de alimentao negativo do LM741 e ocorra a saturao.
Logo seu valor ser igual a -15V. A tenso no ponto Vb ser igual a queda de tenso no
resistor R3, como pode ser observado na equao do divisor de tenso a seguir:
=

1 3
1 + 2 + 3
(1)

5 4
= 1
8 + 8 + 4

No ponto Vc o sinal ser igual ao Vb amplificado por um fator dois e somado com
o semiciclo positivo do sinal de entrada V1, multiplicado por um fator -1. Logo a tenso
em Vc ser:
= (2 + 1)
(2)
= (2 1 + 5) = 7
Quando o sinal aplicado na entrada for menor do que zero, o diodo D2 conduzir
e a realimentao negativa ir ocorrer pelo conjunto dos resistores R1, R2 e R3. O valor
do sinal em Va ser igual ao da entrada invertido somado a queda do diodo. Em Vb ser
igual ao sinal em Va menos a queda do diodo. No ponto Vc o sinal ser igual ao Vb
20

amplificado por um fator dois e somado com o semiciclo negativo do sinal de entrada V1,
multiplicado por um fator -1, conforme a equao (2). Logo a tenso em Vc ser:
= (2 + 1)
= (2 5 5) = 5
2.3 Anlise e comparao das formas de onda nos pontos Va, Vb e Vc
Figura 6 - Circuito retificador de preciso simulado sem o diodo D1
R4
8k
R5
8k

R2
8k

Vb R3

4k

15V
LM741/NS
+

Vc

U2
15V
V1
-5/5V

100 Hz

-15V
R1
8k

LM741/NS
+

R6
8k

D2
1N4007

Va

U1
-15V

(Fonte: Simulao efetuada pelos autores atravs do Software Circuit Maker 2000 - realizada
em 21 de Fevereiro de 2016)

Figura 7 Forma de onda em Va

(Fonte: Software Circuit Maker 2000)

Figura 8 Forma de onda em Vb


21

(Fonte: Software Circuit Maker 2000)

Figura 9 Forma de onda em Vc

(Fonte: Software Circuit Maker 2000)

Tabela 2 - Tabela de valores tericos e obtidos na simulao


Tenso de entrada
Pontos
Valor terico Valor simulado
Positiva
Negativa
Positiva
Negativa
Positiva
Negativa

Va

Vb

Vc

-15,000V

-14,027V

5,700V

5,640V

1,000V

0,984V

5,000V

5,029V

-7,000V

-6,961V

-5,000V

-4,983V

(Fonte: Tabela elaborada pelos autores em 22 de Fevereiro de 2016)

Quando o sinal aplicado na entrada foi maior do que zero, os sinais nos pontos
Va, Vb e Vc apresentaram o seguinte comportamento: em Va foi igual a -14,027V, em
Vb igual a 0,984V e em Vc igual a -6,961V. Va a tenso de saturao negativa do
22

amplificador. O sinal em Vb a queda de tenso no resistor R3 e em Vc o Vb


amplificado por um fator dois e somado com o semiciclo positivo do sinal de entrada,
multiplicado por um fator -1. Os trs sinais apresentam frequncia de 100Hz e perodo de
10ms.
Quando o sinal aplicado na entrada foi maior do que zero, os sinais nos pontos
Va, Vb e Vc apresentaram o seguinte comportamento: em Va foi igual a 5,640V, em Vb
igual a 5,029V e em Vc igual a -4,983V. Va a tenso da entrada invertida somada a
queda do diodo. O sinal em Vb a tenso da entrada invertida menos a queda do diodo e
em Vc o Vb amplificado por um fator dois e somado com o semiciclo negativo do sinal
de entrada, multiplicado por um fator -1. Os trs sinais apresentam frequncia de 100Hz
e perodo de 10ms.
Pela anlise da tabela de valores tericos e obtidos na simulao percebe-se que
os valores esto em conformidade com a anlise do comportamento do circuito sem o
diodo D1.

3 INTRODUO SIMULAO 02
Figura 10 - Circuito proposto a ser montado e analisado

(Fonte:http://webdav.sistemas.pucminas.br:8080/webdav/sistemas/sga/20161/1015883_1o%20
TP%20ELT2%200116.pdf)

23

Uma aplicao bastante utilizada para o amplificador operacional o amplificador


somador. O sinal de sada a soma dos dois sinais da entrada inversora, cada um
multiplicado por um fator diferente. Este depende da relao entre o resistor de
realimentao (R2) e os dos sinais da entrada (R1 e R3). A realimentao negativa e a
entrada no inversora aterrada.
Atravs da deduo da expresso em Vc, que ocorrer no prximo item, ser
possvel entender o motivo de esse amplificador ser denominado somador inversor.
O circuito ser simulado e as formas de onda dos sinais de entrada e de sada sero
observadas e analisadas em algumas situaes, a fim de possibilitar um maior
entendimento do comportamento do mesmo.
4. DESENVOLVIMENTO
4.1 Deduo da expresso em Vc
No circuito analisado h realimentao negativa e considerando inicialmente que
o amplificador no est saturado, pode-se aplicar o conceito do curto circuito virtual.
Assim, h um terra virtual na entrada inversora. Ele chamado de virtual, pois apesar de
ter um potencia nulo, no consome corrente.
Ao aplicar a 1 Lei de Kirchhoff (lei das correntes ou lei dos ns) no circuito do
somador inversor iremos obter a relao do sinal de sada Vc em funo dos sinais de
entrada Va e Vb. Logo:

1 + 2 = 3
(3)

+
=
3 1
2
2 2
= (
+
)
3
1
= (

8 8
+
)
4
8

= (2 + )
(4)
4.2 Anlise das formas de onda nos pontos Va, Vb e Vc
Figura 11 - Circuito somador inversor simulado
24

V1
-1/1V

Va

R3
4k

R2
8k

100 Hz
15V
V2
-2/2V

100 Hz

Vb

R1
8k

LM741/NS
+
U1

Vc
R4
8k

-15V

(Fonte: Simulao efetuada pelos autores atravs do Software Circuit Maker 2000 - realizada
em 21 de Fevereiro de 2016)

Figura 12 Forma de onda em Va

(Fonte: Software Circuit Maker 2000)

Figura 13 Forma de onda em Vb

(Fonte: Software Circuit Maker 2000)

Figura 14 Forma de onda em Vc

25

(Fonte: Software Circuit Maker 2000)

Tabela 3 - Tabela de valores tericos e obtidos na simulao


Tenses de entrada
Pontos
Valor terico Valor simulado
Positivas
Negativas
Positivas

Va

Vb

Negativas
Positivas
Negativas

Vc

+1V

+0,998V

-1V

-0,998V

+2V

+2V

-2V

-2V

-4V

-4,008V

+4V

+4,004V

(Fonte: Tabela elaborada pelos autores em 22 de Fevereiro de 2016)

Os valores dos resistores R1, R2 e R4 tiveram seu valor calculado de acordo com
o seguinte critrio: dobro do valor de R3 e este, por sua vez, foi igual ao valor de R3 do
circuito anterior. Logo, o valor R3 foi igual a 4k e os resistores R1, R2 e R4, iguais a
8k.
A forma de onda em Va um sinal senoidal com 2V de pico a pico e em Vb um
sinal quadrado com 4V de pico a pico. Em Vc ocorre a soma e inverso das amplitudes
dos sinais Va e Vb. Atravs da equao de Vc deduzida no item 4.1 possvel calcular as
amplitudes no ponto Vc: no ciclo positivo de Va e Vb, Vc ser igual a: -(2.1+2) = -4V e
no ciclo negativo de Va e Vb, Vc ser igual a: -(2.-1-2) = 4V. Os trs sinais apresentam
frequncia de 100Hz e perodo de 10ms.
Pela anlise da tabela de valores tericos e obtidos na simulao percebe-se que
os valores esto em conformidade com a deduo da expresso em Vc.
26

4.3 Anlise e comparao das formas de onda nos pontos Va, Vb e Vc


Figura 15 - Circuito somador inversor simulado com o valor de R3 reduzido
V1
-1/1V

Va

R3
400

R2
8k

100 Hz
15V
V2
-2/2V

100 Hz

Vb

R1
8k

LM741/NS
+
U1

Vc
R4
8k

-15V

(Fonte: Simulao efetuada pelos autores atravs do Software Circuit Maker 2000 - realizada
em 21 de Fevereiro de 2016)

Figura 16 Forma de onda em Va

(Fonte: Software Circuit Maker 2000)

Figura 17 Forma de onda em Vb

(Fonte: Software Circuit Maker 2000)

27

Figura 18 Forma de onda em Vc

(Fonte: Software Circuit Maker 2000)

Tabela 4 - Tabela de valores tericos e obtidos na simulao


Tenses de entrada
Pontos
Valor terico Valor simulado
Positivas
Negativas
Positivas
Negativas
Positivas
Negativas

Va

Vb

Vc

+1V

+0,998V

-1V

-0,998V

+2V

+2V

-2V

-2V

-15V

-13,838V

+15V

+13,842V

(Fonte: Tabela elaborada pelos autores em 22 de Fevereiro de 2016)

A forma de onda em Va um sinal senoidal com 2V de pico a pico e em Vb um


sinal quadrado com 4V de pico a pico. Em Vc ocorre a soma e inverso das amplitudes
dos sinais Va e Vb. Os valores das amplitudes de Vc estariam condicionadas a equao
deduzida no item 4.1: no ciclo positivo de Va e Vb, Vc seria igual a:
-(20.1+2) =
-22V e no ciclo negativo de Va e Vb,Vc seria igual a: -(20.-1-2) = 22V. Como -22V
menor do que os -15V da alimentao negativa do amplificador operacional e 22V
maior do que os +15V da alimentao positiva, ocorre a saturao do LM741 e as
amplitudes obtidas em Vc foram iguais a aproximadamente +/- 13,8V. Os trs sinais
apresentam frequncia de 100Hz e perodo de 10ms.
Pela anlise da tabela de valores tericos e obtidos na simulao percebe-se que
os valores esto de acordo com a resposta esperada do comportamento do circuito.
Ao comparar os resultados obtidos nessa simulao com os obtidos no item 4.2
percebe-se uma diferena no formato de onda no ponto Vc. Com R3 igual a 4K a onda
28

se assemelha a uma senide nos picos e a uma onda quadrada no resto de sua extenso.
Ao alterar o valor do resistor R3 para 400 o formato da onda se aproxima a uma onda
quadrada, devido saturao do amplificador.

5 CONCLUSO
As montagens dos circuitos em questo possibilitaram por meio de dedues,
simulaes e anlises uma ampliao da viso dos alunos quanto ao funcionamento de
um amplificador operacional em um circuito configurado como retificador de preciso de
onda completa e como somador inversor.
Os valores simulados no software Circuit Maker 2000 ficaram condizentes aos
valores tericos e as formas de onda observadas na simulao possibilitaram um melhor
entendimento do comportamento dos circuitos.
Pela observao dos aspectos analisados as simulaes se mostraram uma forma
muito eficaz de testar e comprovar os conhecimentos tericos obtidos na disciplina de
eletrnica II.

29

6 REFERNCIAS CONSULTADAS
BOYLESTAD, Robert; NASHELSKY, Louis. Dispositivos Eletrnicos e Teoria de
Circuitos. 6 edio. Rio de Janeiro: LTC, 1999.

Leis de Kirchhoff. Disponvel em: <http://www.infoescola.com/eletricidade/leis-dekirchhoff/> Acesso em: 22 de Fevereiro de 2016

Retificadores de preciso. Disponvel em:


<http://www.netsoft.inf.br/aulas/4_EAC_Eletronica_Basica/Apoio/exercicios_diodos_tr
ansistores_amplificadores.pdf> Acesso em 27 de Fevereiro de 2016.

Roteiro do trabalho. Disponvel em:


30

<http://webdav.sistemas.pucminas.br:8080/webdav/sistemas/sga/20161/1015883_1o%2
0TP%20ELT2%200116.pdf> Acesso em: 21 de Fevereiro de 2016

31

Você também pode gostar