Você está na página 1de 113

Eng Cristiano Ferraz

Transferncia de Tecnologia -
Acterna
Rua da Assemblia, 10 / sala
4108
tel. 0xx21 2531 2721
e-mail
cristiano.ferraz@acterna.com

1
copyright (c) 2001 Acterna
Analisador de Redes Digitais
PFA-35

Wandel & Goltermann

2
copyright (c) 2001 Acterna
Curso PFA-35: Teoria

3
copyright (c) 2001 Acterna
O Incio de Tudo

As comunicaes digitais
baseadas no PCM so
importantes no mundo
inteiro
Existem duas variaes do
PCM:
E1 (30 canais): 2048
kbit/s Europa
T1 (24 canais): 1544
kbit/s EUA
4
copyright (c) 2001 Acterna
Sistema de Comunicao PCM 30

Caractersticas PCM 30
frequncia de amostragem 8 KHz

n de amostras do sinal 8000 por segundo


telefnico
comprimento do quadro 1/8000/s = 125 s
PCM
n de bits em cada palavra 8
de cdigo
taxa de bits de cada canal 8000/s x 8 bits = 64 Kbits/s
telefnico

5
copyright (c) 2001 Acterna
Sistema de Comunicao PCM 30

Caractersticas PCM 30
n de intervalos de tempo 32
por quadro PCM
n de bits por quadro PCM 8 x 32 = 256 bits

comprimento de um (125 s x 8)/256 =


intervalo de tempo de 8 aproximadamente 3,9 seg.
bits
taxa de bits de um sinal 8000/s x 256 bits = 2048
multiplexado no tempo kbits/s

6
copyright (c) 2001 Acterna
Quadros PCM de 2 Mbit/s

Recomendao ITU-T G.704


o time slots 1 a 15 e 17 a 31 so destinados a
canais de transmisso
o time slot 16 reservado sinalizao
o time slot 0 reservado ao alinhamento do
quadro PCM
palavras de 8 bits so transmitidas em cada
time slot
7
copyright (c) 2001 Acterna
Alinhamento

8
copyright (c) 2001 Acterna
Alinhamento de quadro

FAS - quadros pares


NFAS - quadros mpares
o receptor verifica se o
FAS est OK. Se o bit 2 do
NFAS=1 ento o quadro
contm um FAS correto.
CRC verificao cclica
de redundncia

FAS = frame alignment signal (sinal de alinhamento de quadro)


NFAS = non-FAS (canal de OAM operao, administrao e manuteno)

9
copyright (c) 2001 Acterna
FAS (Frame Alignment Signal)

nmero
do bit 1 2 3 4 5 6 7 8

valor
binrio Si ( C ) 0 0 1 1 0 1 1

bit 1: Si ou C uso internacional ou um bit do


resto da diviso polinomial para verificao
de erros de blocos por CRC-4
demais bits: sempre uma palavra de 7 bits:
0011011
transmisso no time slot 0 dos quadros pares
10
copyright (c) 2001 Acterna
NFAS (Non-Frame Alignment Signal)

nmero do
bit 1 2 3 4 5 6 7 8

valor
binrio Si ( M ) 1 A Sa4 Sa5 Sa6 Sa7 Sa8

bit 1 = Si ou M uso internacional ou um bit da palavra de


alinhamento dos blocos para clculo de CRC (MFAS CRC)
bit 2 = 1 para distinguir do FAS
bit 3 = A indicao de alarme remoto
bits 4 a 8 = Sa4 a Sa8 - setados em 1 ou usados como canais
de OAM

11
copyright (c) 2001 Acterna
Procedimento de Alinhamento para
Sistemas de Comunicao PCM de 2
Mbit/s sem CRC

12
copyright (c) 2001 Acterna
TS 0 TS 0 TS 0 TS 0

quadro PCM 0 quadro PCM 1 quadro PCM 2 quadro PCM 3

10011011 11011111 10011011 11011111

FAS NFAS FAS NFAS

O demultiplexador PCM alinha-se aos bits


recebidos quando se verificam as seguintes
condies:
um FAS correto recebido no time slot 0 de um quadro.
o bit 2 no time slot 0 (NFAS) do prximo quadro
recebido 1.
um novo FAS correto recebido no quadro seguinte

13
copyright (c) 2001 Acterna
Alarmes Remotos

Se e > 10-5 tx no ser


interrompida.
Se 10-5 > e > 10-3 alarme
no urgente ser
transmitido.
Se e < 10-3 a recepo
perde o alinhamento
(alarme urgente)

14
copyright (c) 2001 Acterna
Alarme no urgente

bit Sa4 do NFAS muda de 1 para 0


NFAS = 1 1 0 0 1 1 1 1
um sinal luminoso no multiplex da tx registra
esse alarme no urgente
a transmisso no interrompida

15
copyright (c) 2001 Acterna
Alarme urgente

bit A do NFAS muda de 0 para1


NFAS = 1 1 1 1 1 1 1 1
sinal luminoso e sonoro registra este alarme no
multiplex de transmisso
AIS (Alignment Indication Signal) - sequncia contnua
de 1s em todos os tss exceto o ts0 at que e < 10-3

16
copyright (c) 2001 Acterna
SINALIZAO

17
copyright (c) 2001 Acterna
Sinalizao E & M

sinal de 4 bits inserido no ts 16 do quadro PCM


64 kbit/s / 16 ts de sinalizao = 4 kbit/s por time slot.
ts 0 do multiquadro de sinalizao usado para tx do
MFAS (4bits) e NMFAS (4 bits)
tempo de varredura do canal (2 ms) bem menor que o
tempo discagem de cada pulso (40 a 60 ms).

18
copyright (c) 2001 Acterna
Multiquadro de Sinalizao

125 s
quadro n 0 quadro n 8 quadro n 15
0 1 - - - 16 - - 31 0 1 - - - 16 - - 31 0 1 - - 16 - - 31

2 ms
0 1 2 8 14 15

MFAS NMFAS ts 8 ts 23 ts 15 ts 30
0 00 0 XYX X abc da bcd abc da bcd

19
copyright (c) 2001 Acterna
Tempo de Atualizao da Informao de Sinalizao
para cada Canal til

pulso de discagem
1
a
0
1 40 ms 60 ms
0
b
1
0
c

d 0

...... intervalos de amostragem = 2ms


20
copyright (c) 2001 Acterna
Cyclic Redundancy Check (CRC)

Existe o perigo de o assinante transmitir um


padro de bits 10011011 (FAS).
Proteo confivel contra sincronizao
incorreta.
Monitorao da taxa de erro de blocos, que
deve ser <10-6 durante a operao normal.
Permite um monitoramento a longo prazo
subseqente anlise de enlaces PCM segundo
um critrio fixo. 21
copyright (c) 2001 Acterna
Mtodo CRC-4

bloco de 8 quadros PCM consecutivos


multiplicado por x4 e dividido por x4+x+1
resto (assinatura) de 4 bits nos bits Si do bloco
seguinte de 8 quadros
o mesmo bloco transmitido ao receptor e
realizado o mesmo processo
a comparao entre os restos realizada
quando o bloco seguinte transmitido
22
copyright (c) 2001 Acterna
Procedimento de Alinhamento para
Sistemas de Comunicao PCM de 2
Mbit/s com CRC-4

23
copyright (c) 2001 Acterna
Alinhamento com CRC-4

O sistema perde o alinhamento se e < 91,3 %, isto , 913


erros em 1000 comparaes
Modo normal de alinhamento do PCM e tambm modo de
alinhamento do multiquadro de CRC
O bit 1 do NFAS nos quadros do multiquadro de CRC
verificado
MFAS = 0 0 1 0 1 1 E (REI 1) E (REI 2)
No mnimo 2 FAS so corretamente recebidos em 8 ms
ou 4 multiquadros de CRC

REI = Remote Error Indication


24
copyright (c) 2001 Acterna
Interfaces de dados de 64 Kbps
segundo a Recomendao CCITT G.703

25
copyright (c) 2001 Acterna
Interface Codirecional

A informao (64 kbit/s) e o sinal de


temporizao (64 kHz e 8 kHz) associado so
transmitidos na mesma direo.
Se o DTE e o MUX so sincronizados por uma
fonte externa de relgio, ento uma interface
codirecional utilizada
Um par balanceado utilizado em cada direo
o uso de transformadores recomendado.
26
copyright (c) 2001 Acterna
Interface Contradirecional

O sinal de temporizao associado sempre


parte do equipamento controlador em direo
ao equipamento escravo
So utilizados 2 pares balanceados para cada
direo de transmisso
o uso de transformadores recomendado
Conexes ponto-a-ponto no necessitam de
sincronizao externa. O mux opera com relgio
prprio de 2048 KHz 27
copyright (c) 2001 Acterna
Interfaces e Cdigos de Linha para
Sistemas de Comunicao de 2
Mbit/s

28
copyright (c) 2001 Acterna
Cdigo HDB 3

Cdigo bipolar de alta densidade em que no


mximo 3 zeros podem ocorrer em seqncia.
regra 1: se 0 0 0 0 0 0 0 V, onde V tem a
mesma polaridade do ltimo bit 1
regra 2: se 0 0 0 0 B 0 0 V, quando h um
n par de bits 1 entre o V a ser inserido o V
anterior
os bits B e V devem sempre ser inseridos
com polaridade alternada (AMI), evitando-se
assim uma componente DC no cdigo.
29
copyright (c) 2001 Acterna
Vantagens do cdigo HDB 3

a informao de recuperao de relgio mantida no


sinal de dados, apesar da longa seqncia de zeros
o HDB 3 livre de componente DC, podendo portanto ser
transmitido com o uso de transformadores acoplados ao
circuito

30
copyright (c) 2001 Acterna
Curso PFA - 35
Prtica

31
copyright (c) 2001 Acterna
Como Executar os Testes

Sem estrutura de quadros UNFRAMED


Com estrutura de quadros FRAMED

32
copyright (c) 2001 Acterna
Testes sem Estrutura de Quadros

G.703
round trip delay
V.11
V.24
V.35 / V.36 / RS449

33
copyright (c) 2001 Acterna
Setup do Menu 1 para G.703
unframed

Mode: Rx / Tx (somente)
Interface: G.703
Line Code: HDB 3, AMI ou co-dir
Framing: OFF
Termination:
75/120 - conectado a sada do sistema
Hi-Z - utilizado para testes em servio
PMP - ponto de monitorao protegido

34
copyright (c) 2001 Acterna
Setup ... G.703 unframed -cont.-

Tx clk src:
Int - usa o cristal do prprio PFA-35
Ext - usa relgio ext V.11 (pinos 6 e 13)
From Rx - informaes de sincronismo extradas
do sinal recebido.
Kbps:
704, 2048, 48, 64, etc. - determina a taxa de tx a
ser gerada / esperada.
2M-150...+150 ppm - nvel de preciso da
freqncia de transmisso.

35
copyright (c) 2001 Acterna
Setup do Menu 2 para G.703
unframed

BERT Pattern:
PRBS - adequado para medio de taxa de erro
de bit
Fixed - serve para utilizao com osciloscpio,
para simulao de AIS
Byte, Word - padres selecionveis
Bits / Block: OFF, 1000, 2Enn-1 indicao dos
provveis efeitos nos blocos de dados do usurio de um
comprimento similar

36
copyright (c) 2001 Acterna
Setup do Menu 3 para G.703
unframed

Current Test :
1...8 seleo de memria de teste alternativa
para armazenagem de resultados
Timer:
OFF, ON seleo entre um teste contnuo ou
de durao pr-definida
AutoPrint:
OFF, ON eventos de alarme automticos
durante o teste. Sumrio dos resultados
numricos do teste em intervalos especficos.
37
copyright (c) 2001 Acterna
Setup ... G.703 unframed -cont.-

G.821:
OFF, CCITT, USER seleciona a anlise de
resultados G.821, com padro CCITT ou definido
pelo usurio
Alarms:
ALL OFF, ALL ON, USER habilita / desabilita
as mensagens de aviso de alarme.
Resolution:
HRS / MINS - menor durao e maior preciso
para localizao de erros e alarmes

38
copyright (c) 2001 Acterna
Setup ... G.703 unframed -cont.-

DAYS / HOURS - monitorao de longa durao,


onde a preciso menos importante
Beeper:
ON / OFF - o PFA-35 avisa a cada erro ou alarme
detectado em um segundo
Err Inj:
Ratio - 1 erro injetado a cada n bits
FREQ - n erros so injetados por segundo

n selecionado durante o teste


39
copyright (c) 2001 Acterna
Auto - Configurao

possvel usar a funo


Auto do PFA-35 para
configurar o instrumento
e executar um teste,
mesmo se a configurao
do sistema no for
conhecida.

40
copyright (c) 2001 Acterna
Auto - Configurao

Tx e Rx de padres BERT: 215-1, 211-1, 29-1


Para G.703, o relgio as Rx
Tenta-se utilizar: HDB-3 em 2 Mbit/s, HDB-3 em 704
Kbps e co-dir. O AMI no usado.
Para a terminao utilizada sempre a ltima
configurao.
Em caso de incluso de dados invlidos, aparece a
mensagem Autoconfigure was not sucessful

41
copyright (c) 2001 Acterna
Medio de Round Trip Delay

TL TD

TR

TL TD

TT = 2 TL + 2 TD + TR

42
copyright (c) 2001 Acterna
Round Trip Delay

Os resultados do atraso (tempo de propagao) so


derivados de uma contagem do nmero de bits de
atraso entre a transmisso e a recepo de uma
marcao inserida nos dados transmitidos.
O teste s vlido com sistemas em loop.
Para resultados mais precisos utilizar uma referncia
de relgio externa.

43
copyright (c) 2001 Acterna
V.11 Unframed

A porta traseira uma interface DTE.


Caso seja necessria a emulao de um DCE,
um cabo K1505 dever ser usado (troca da
pinagem)
2 relgios (de DCE p/ DTE): sincronizao de
bits e de bytes.

44
copyright (c) 2001 Acterna
Setup do Menu 1 para V.11
unframed

Interface: V.11
Emulation:
DTE - terminais ou outros perifricos
DCE - redes (cabo adaptador K1505)
Clk source:
Extern - para emulao de DTE
Intern - para emulao de DCE
Kbps: 1.2...2048 - modo DCE - relgio interno

45
copyright (c) 2001 Acterna
Setup do Menu 3 para V.11
unframed

Err Inject:
este campo no fornecido. Opera-se
apenas no mode RATIO.

46
copyright (c) 2001 Acterna
Auto - Configurao

A emulao DTE selecionada. Apropriado


qdo. conectado a um DCE.
Autoconfigura-se a qualquer taxa desde 50
bit/s at 2048 kbit/s (relgio externo).
Verificao do padro BERT (PRBS) recebido.
Mesma ordem de tentativas do G.703.

47
copyright (c) 2001 Acterna
V.24 Unframed

A porta traseira uma interface DTE.


Pode operar com transmisso sncrona e
assncrona.
Caso seja necessria a emulao de um DCE,
um cabo K1512 dever ser usado (troca de
pinagem).
2 relgios de DCE p/ DTE - TC e RC mais 1
relgio de DTE p/ DCE - TTC.
48
copyright (c) 2001 Acterna
Restries de Impresso

Qdo. um teste em V.24


est em execuo, a
impresso no
permitida.
Qdo. o PFA-35 est em
controle remoto, um teste
em V.24 no
permitido.

49
copyright (c) 2001 Acterna
Setup do Menu 1 para V.24
unframed (tx sinc)

Interface:
V.24
Framing:
Sync - bit a bit (relgios TC, RC e TTC)
Emulation:
DTE - redes (cabo adaptador K1512)
DCE - terminais e outros perifricos

50
copyright (c) 2001 Acterna
Setup ... V.24 unframed (tx
sync) -cont.-

Tx clock (DTE):
Ext:TC - dados sob controle do relgio gerado pelo
DCE
Int:TTC - dados sob controle do relgio gerado
internamente
Rx clock (DTE):
Ext:RC os dados so sincronizados pelo relgio
gerado pelo DCE

51
copyright (c) 2001 Acterna
Setup ... V.24 unframed (tx
sync) -cont.-

Tx clock (DCE):
INT:RC os dados so acompanhados pelo
relgio gerado internamente.
Rx clock (DCE):
INT:RC os dados so esperados no relgio
gerado internamente.
EXT:TTC os dados so sincronizados pelo
relgio gerado pelo DTE.
Bps: 50...72000 - taxa do relgio interno

52
copyright (c) 2001 Acterna
Setup do Menu 1 para V.24
unframed (tx async)

Interface:
V.24
Framing:
Async - formatos baseados em caracteres
(1 bit de start, 1 ou 2 bits de stop e 1 bit de
paridade)
Emulation: DTE ou DCE
Bps: 50...38400 - taxa do relgio interno
53
copyright (c) 2001 Acterna
Setup ... V.24 unframed (tx
async) -cont.-

Bits / Char:
7,8 - n de bits de dados por caracter assnc.
Parity:
None, Even, Odd, Mark, Space - dependem do bit
de paridade. Os 2 ltimos no so permitidos para
8 bits / char.
Stop Bits:
1,2 - escolha conforme necessrio

54
copyright (c) 2001 Acterna
Setups dos Menus 2 e 3 para V.24
unframed

No menu 2, dentro do campo BERT pattern: o padro


WORD no permitido e o padro QBF permitido.
No menu 3, no existem os campos de auto-
impresso e de injeo de erros.
Para padro QBF, apenas erros simples podem ser
inseridos, caso contrrio apenas RATIO empregado

55
copyright (c) 2001 Acterna
Auto - Configurao

A emulao Sync DCE selecionada.


Apropriado qdo. conectado a um V.24 sncrono.
Relgio de Transmisso EXT:TTC e relgio de
recepo EXT: RC (qualquer taxa de bit de 50 a
72000 bit/s).
Verificao do padro BERT (PRBS) recebido.
Mesma ordem de tentativas do G.703.

56
copyright (c) 2001 Acterna
V.35, V.36 e RS-449 unframed

A porta V.11 usada via cabos adaptadores


para fornecer interfaces DTE e DCE para V.35
(K1508 e K1509) V.36 e RS-449 (K1506 e
K1507)
O PFA-35 opera apenas com transmisso
sncrona.
2 relgios de DCE p/ DTE - TC e RC mais 1
relgio de DTE p/ DCE - TTC.

57
copyright (c) 2001 Acterna
Setup do Menu 1 para V.35, V.36 e
RS-449 unframed

Interface: V.35, V.36 ou RS-449


Framing: Sync
Emulation: DTE ou DCE
Tx clock:
p/ DTE - EXT:TC ou INT:TTC
p/ DCE - INT:RC

58
copyright (c) 2001 Acterna
Setup ... V.35,V.36 e RS-449
unframed -cont.-

Rx clock:
p/ DTE - EXT:RC
p/ DCE - INT:TC ou EXT:TTC
Kbps:
1.2 a 2048 - taxa de bit para clock interno

OBS: No setup do menu 3,


o campo Err Inj no
fornecido. S existe a opo
RATIO.

59
copyright (c) 2001 Acterna
Auto - Configurao

A emulao de DTE selecionada. Apropriado


qdo. conectado via cabo adaptador de DTE
para DCE.
Relgio de Transmisso EXT:TC e relgio de
recepo EXT:RC (qualquer taxa desde 50
bits/s at 2048 Kbits/s).
Verificao do padro BERT (PRBS) recebido.
Mesma ordem de tentativas do G.703.

60
copyright (c) 2001 Acterna
Testes com Estrutura de Quadros

Recepo
Recepo / transmisso
Through
Multiplex
Demultiplex
Round trip delay

61
copyright (c) 2001 Acterna
Setup do Menu 1 para 2
Mbit/s framed (Rx)

Mode:
Rx - apenas recepo, transmissor desabilitado.
Framing:
PCM30, PCM31, PCM30C, PCM31C - tipos de
quadros G.704
V.11 slot:
OFF, DROP 0...31, DROP n x 64 - extrao de
timeslots pelo V.11 (cabo K1505 - DCE)

62
copyright (c) 2001 Acterna
Setup ... 2 Mbit/s framed (Rx)
-cont.-

Rx audio:
OFF, 0...31 - seleo de timeslot para alto
falante.
Rx signalling:
OFF, C1...C30 - seleo do canal de voz
a ser analisado associado aos 4 bits de
cdigo de sinalizao.

63
copyright (c) 2001 Acterna
Auto - Configurao

Pressionar Auto no Main Menu e selecionar


G.703.
O processo de auto-configurao determinar
qual padro PRBS est sendo recebido.
O cdigo de linha HDB-3 assumido.

64
copyright (c) 2001 Acterna
Setup do Menu 1 para 2
Mbit/s framed (Rx / Tx)

Mode: Rx/Tx
Tx clk src: INT, EXT, FROM Rx
Kbps:
2M -150...+150 ppm - taxa de transmisso para
clock interno.
V.11 slot:
OFF, DROP, INSERT, DROP & INSERT -
insero / retirada de dados pela V.11 dentro de
um ou mais timeslots.

65
copyright (c) 2001 Acterna
Setup ... 2 Mbit/s framed (Rx /
Tx) -cont.-

Tx slots:
IDLE - padro para todos os time slots.
1...31 - um nico time slot contm padro
BERT.
User - seleciona slots com padro BERT.
As Rx - slots com BERT so os mesmos da
Rx.

66
copyright (c) 2001 Acterna
Setup do Menu 2 para 2
Mbit/s framed (Rx / Tx)

Idle pattern: define-se o padro Idle


BERT pattern: define-se o padro
BERT.

BERT signalling: associa-se o ts 16 para


transportar BERT. S para PCM30 /
PCM30C

Idle signalling: associa-se o ts 16 para


transportar Idle. S para PCM30 / PCM30C
67
copyright (c) 2001 Acterna
Setup ... 2 Mbit/s framed (Rx /
Tx) -cont.-

NFAS / NMFAS:
NORM - definio segundo CCITT
USER - seleo dos valores dos bits
transmitidos em NMFAS e NFAS.
ATENO: A estrutura de quadro G.704
deve ser verificada
Tx / Rx Logic:
NORMAL ou INVERTED - definio da lgica
de transmisso. 68
copyright (c) 2001 Acterna
Setup do Menu 3 para 2
Mbit/s framed (Rx / Tx)

Err Inject:
FREQ - injeo de erros pr-definido para n
erros por segundo (n Hz). A frequncia
selecionvel durante o teste.
RATIO - os erros so injetados a uma taxa
selecionada.

69
copyright (c) 2001 Acterna
2 Mbit/s framed (modo Through)

O modo through usado onde necessrio o


acesso aos dados em um link que se mantm
conectado.
Na recepo podem-se analisar (padro BERT)
ou extrair (porta V.11) os timeslots.
Na transmisso selecionar timeslots para
receberem padro BERT, dados (porta V.11) ou
padro Idle.

70
copyright (c) 2001 Acterna
Setup do Menu 1 para 2
Mbit/s framed (Through)

Mode: THROUGH
Tx clk src: FROM Rx
V.11 slot:
D&I n x 64 - possvel fazer Drop&Insert
simultneo de mais de um ts via porta V.11
Tx slots:
THROUGH - o timeslot em tx contm os
dados recebidos.
USER - seleo de ts conforme
necessidade. 71
copyright (c) 2001 Acterna
2 Mbit/s framed (modo Multiplex)

Destinado a permitir o teste da passagem de


dados multiplexados baixas taxas, no lado
unframed, para o lado de 2 Mbit/s framed.
Possui duas etapas:
o lado da tx uma porta V.11, V.24, V35,
V.36/RS-449 DTE ou G.703 co-direcional
o lado da rx um G.703, modo Rx.

72
copyright (c) 2001 Acterna
Cabos para Conexo ao Multiplex

V.24 DCE
K1512 - direto
V.11 DCE
K1505 - direto
V.36 DCE
K1506 - adaptador V.36 DTE
V.35 DCE
K1508/1510/1525 - adaptador V.35 DTE
73
copyright (c) 2001 Acterna
Setup do Menu 1 para 2 Mbit/s
framed (modo Multiplex)

Mode: MUX
Receive ON: G.703
Line Code: HDB-3 ou AMI
Framing: PCM30/30C ou PCM31/31C
Transmit ON: CODIR, V.11, V.24, V.35, etc
Termination: 75/120
Rx slots: seleo de ts para BERT.
74
copyright (c) 2001 Acterna
2 Mbit/s framed (modo
Demultiplex)

Permite testes atravs de um multiplex de


dados do lado de 2 Mbps framed para o lado
de baixas taxas unframed.
Possui duas etapas:
o lado da tx um G.703 framed, modo
Rx/Tx
o lado da rx uma porta V.11, V.24, V35,
V.36/RS-449 DTE ou G.703 co-direcional

75
copyright (c) 2001 Acterna
Setup do menu 1 para 2 Mbit/s
framed (modo Demultiplex)

Mode: DEMUX
Transmit ON: G.703
Line Code: HDB-3 ou AMI
Framing: PCM30/30C ou PCM31/31C
Receive ON: CODIR, V.11, V.24, V.35, etc.
Termination: 75/120 ohms
Tx slots: seleo de ts para BERT
76
copyright (c) 2001 Acterna
Medio de Round Trip Delay

A medio de Round Trip Delay em


transmisses com estrutura de quadro feita de
maneira similar medio sem estrutura de
quadro
nica diferena:
As selees dos timeslots de tx e rx devem
ser idnticas.

77
copyright (c) 2001 Acterna
Monitor PCM de 2 Mbit/s framed

A funo monitor PCM permite a visualizao


dos estados significantivos do quadro G.704
de 2048 kbit/s.
A funo de monitorao baseada
principalmente na recepo, mas, caso
necessrio, podem gerar-se quadros PCM

78
copyright (c) 2001 Acterna
Setup para a pgina Words

Framing:
como nos menus, PCM30/30C, PCM 31/31C
Timeslot:
0...31 - seleciona o ts desejado no quadro
Frame n:
0...15 seleciona um quadro do multiquadro
de sinalizao (MF CAS) de onde os valores
dos campos FAS, NFAS e DATA so
extrados 79
copyright (c) 2001 Acterna
Resultados da pgina Words

DATA: os dados no timeslot especificado pelos


campos timeslot e frame n.
FAS: o valor do octeto FAS
NFAS: o valor do octeto NFAS
MFAS: o estado do CAS MFAS
NMFAS: o estado do CAS NMFAS
CRC MFAS: o estado do CRC MFAS

80
copyright (c) 2001 Acterna
A pgina Rx S Bits

Mostra o estado dos bits Sa do NFAS no


framed recebido.
O display mostra o estado dos bits para cada
quadro de um ciclo de 16 quadros
Para tipos framed com MF CRC, a coluna da
esquerda contm os valores dos bits Sa para o
frame 0 do MF CRC.

81
copyright (c) 2001 Acterna
A pgina Chanel Status

Mostra o status dos 30 canais (CAS)


simultaneamente.
Para definir um cdigo Idle de reconhecimento
entrar com o valor hexadecimal
correspondente.
Qualquer canal que no esteja carregando
este cdigo ser destacado em vdeo reverso,
indicando que o enlace est ocioso.

82
copyright (c) 2001 Acterna
Medio de Nvel e Frequncia

Permite que um sinal codificado digitalmente


seja injetado em um ts do quadro G.704,
podendo ser analisado no mesmo ts do quadro
de recepo.
Permite que um carto multiplex de
freqncias vocais seja testado, realizando um
loop analgico no lado do assinante

83
copyright (c) 2001 Acterna
A pgina Level & Freq

Framing:
As menus - configura com a mesma
definio do Setup Menu 1.
Tx Level:
-55...+3 - ajuste do nvel de transmisso
215-1 - sinal transmitido no ts selecionado
Tx Freq: ajusta a frequncia de tx
Timeslot: seleciona o ts para tx e rx do sinal.

84
copyright (c) 2001 Acterna
Resultados da pgina Level & Freq

RX LEVEL - nvel de potncia RMS no timeslot


selecionado

RX FREQ - frequncia de recepo


Peak+, Off-set, Peak- - valores de tenso positiva,
mdia e negativa representados pelos dados nos
timeslots selecionados

85
copyright (c) 2001 Acterna
Teste de X.50 Framed em 64 Kbps

O PFA-35 possui a
facilidade de teste de
BER em dados
transportados em um
canal de estrutura de
quadros X.50 64
Kbits/s.

86
copyright (c) 2001 Acterna
X.50 Rx / Tx

A operao X.50 Rx/Tx suportada em G.703


(co-direcional), emulao de DTE em V.11 e
emulaes de DTE ou DCE em V.35, V.36 e
RS-449.

87
copyright (c) 2001 Acterna
Setup do Menu 1a para X.50
Rx / Tx

Mode X.50: Rx / Tx
Interface: G.703
Line Code: CODIR
Termination: 75/120 , Hi-Z, PMP
Tx clk src: INT ou FROM Rx

88
copyright (c) 2001 Acterna
Setup ... X.50 Rx / Tx -cont.-

Interface: V.11(s DTE), V.35, V.36, RS-449


Tx clock
p/ DTE - EXT:TC ou INT:TTC
p/ DCE - INT:RC
Rx clock
p/ DTE - EXT:RC
p/ DCE - INT:TC ou EXT:TTC

89
copyright (c) 2001 Acterna
Setup do Menu 1b para
X.50 Rx / Tx

Tributary: seleciona a estrutura de quadros com 80 (D2)


ou 20 (D3) octetos.
X.50 D2 ou X.50 D3
BER phase: seleciona a fase dentro do frame que ser
habilitada para BERT.
OFF, 1...5, 3+5, ALL
BER kbit/s: seleciona a taxa do canal de transmisso ou
recepo de BER.
2.4 N1, 19.2, 48, nx600

90
copyright (c) 2001 Acterna
Setup do Menu 2 para X.50
Rx / Tx

BERT Pattern: seleciona o padro de teste.


X.50 Bits: valores dos bits de manuteno do X.50 A-
H (na D3 s o bit A).
X.50 Idle Pat: padro usado para preencher os
octetos que no so utilizados para BERT.
Tx/Rx Logic: NORMAL ou INVERTED

91
copyright (c) 2001 Acterna
Setup ... X.50 Rx / Tx -cont.-

BERT S-bit: valor do bit S nos octetos com padres BERT.


IDLE S-bit: valor do bit S nos octetos sem o padro BERT.
X.50 Alarm: o estado (0 ou 1) de qualquer um dos bits A-H
pode ser interpretado como um alarme durante um teste.

92
copyright (c) 2001 Acterna
X.50 Through

usado quando for necessrio acessar os


dados de um link, enquanto este continua
conectado.
O PFA-35 termina os quadros X.50 e os
retransmite.
Na rx, os octetos dentro de um frame podem ser
selecionados para passarem direto pelo
receptor, ou receberem um padro BERT.

93
copyright (c) 2001 Acterna
Setup do Menu 1a para X.50
Through

Mode X.50: THROUGH


Interface: G.703
Line Code: CODIR
Termination: 75/120 , Hi-Z, PMP
Tx Clk Src: FROM RX

94
copyright (c) 2001 Acterna
Setup ... X.50 Through -cont.-

Interface: V.11 (s DTE - clk ext.), V.35, V.36, RS-449


Emulation: DTE
Rx Clock: EXT:RC
Tx Clock: EXT:TC

95
copyright (c) 2001 Acterna
X.50 DROP & INSERT

Semelhante ao modo Through, o D&I faz com


que os dados de n x 64 kbit/s selecionados
dentro de um frame X.50 possam ser estrados
para a porta V.24.

96
copyright (c) 2001 Acterna
X.50 MULTIPLEX

Permite testes atravs da entrada do multiplex


(lado sem estrutura de quadro) para sada em
64 kbit/s com X.50 framed.
A transmisso de dados unframed e o lado
da recepo utiliza estrutura de quadro X.50

97
copyright (c) 2001 Acterna
Setup do Menu 1a para X.50
Multiplex

Mode X.50: MUX


Receiver (X.50): este o lado da recepo do
display que indica um receptor com estrutura de
quadro X.50
Transmitter: lado de transmisso do display que
indica um transmissor sem estrutura de quadro.

98
copyright (c) 2001 Acterna
X.50 DEMULTIPLEX

Permite o teste de um demultiplex X.50 do lado com 64


kbit/s X.50 framed para o lado sem estrutura de quadro.
n x 600 bits/s dados so inseridos em um demultiplex no
lado das altas taxas com estrutura X.50 e um BERT
realizado nos dados, conforme eles saem do MUX no
lado das baixas taxas

99
copyright (c) 2001 Acterna
Setup do Menu 1a para
X.50 Demultiplex

Mode X.50: DEMUX


Receiver : o lado da recepo do display indica um
receptor unframed

Transmitter (X.50): lado de transmisso do display


indica um transmissor com estrutura de quadro X.50.

100
copyright (c) 2001 Acterna
Teste de X.50 em um timeslot do
quadro de 2 Mbit/s

Teste de BER de dados


transportados em um canal
de 64 Kbps de estrutura
X.50, onde o quadro X.50
ocupa um timeslot de um
sinal de 2048 Kbps com
estrutura G.704.

101
copyright (c) 2001 Acterna
X.50 PCM Rx / Tx

O modo X.50 PCM Rx/Tx permite um teste de


BER em n x 600 bps de dados transportados
em um quadro X.50,que transportado em um
time slot de um sinal de 2048 Kbps framed.

102
copyright (c) 2001 Acterna
Setup do Menu 1a para
X.50 PCM Rx /Tx

X.50 slot:
1...31 - os timeslots G.704 usados para transmitir e
receber o frame X.50 podem diferir .

o preenchimento dos outros


campos similar ao usado
para o X.50 Rx/Tx.

103
copyright (c) 2001 Acterna
Setup do Menu 2 para X.50
PCM Rx / Tx

Idle Pattern: o padro trnamitido nos timeslots


G.704 que no contm dados X.50.
X.50 Signalling: CAS PCM30/30C transmitido
para o timeslot contendo dados X.50.
Idle Signalling: CAS para os time slots de
transmisso no-X.50.

104
copyright (c) 2001 Acterna
X.50 PCM MULTIPLEX

Permite testar os dados do lado unframed (low


rates) para o lado de 2048 Kbps framed.
A tx um DTE e a rx um G.704 framed,
esperando dados X.50 framed em um timeslot.
n x 600 bps dados unframed so inseridos no
MUX no lado de baixas taxas.
O frame de 2048 Kbps vindo do MUX
recebido e o frame X.50 extrado de um
timeslot. Um teste de BER ento realizado
nos octetos do frame X.50
105
copyright (c) 2001 Acterna
X.50 PCM DEMULTIPLEX

Permite testar os dados do lado framed (2048


Kbps) para o lado unframed.
O lado de rx um DTE e o lado de tx um G.704
framed, enviando dados X.50 framed em um timeslot.
n x 600 bps dados unframed so inseridos no MUX no
lado de baixas taxas. Um BERT feito nos dados que
esto chegando.

106
copyright (c) 2001 Acterna
RESULTADOS DOS TESTES

BER Results X.50 Bit results


G.821 Results X.50 Fr Results
Alarm Results OK Results
Frame Results Histogramas
Signalling

107
copyright (c) 2001 Acterna
Anlise G.821

G.821

108
copyright (c) 2001 Acterna
Recomendao G.821

A G.821 define um critrio para determinar quando uma


conexo est disponvel e quando no.
A G.821 divide a conexo fictcia de referncia em um
trecho de grau local (assinante - central local) e um
grau mdio em cada ponta, unidos por um trecho de
grau alto (25.000 Km).

109
copyright (c) 2001 Acterna
Segundo Severamente Errado (SES)

Um segundo severamente errado definido como um


segundo qualquer onde a taxa de erros seja pior que
1x10-3.
O percentual de SES durante o tempo em que a
conexo est disponvel no deve ser maior que
0,2%.
O SES utilizado para determinar a falta de
comunicao em uma transmisso.

110
copyright (c) 2001 Acterna
Segundos com Erros (ES)

Um segundo com erro um segundo que


contm um ou mais erros, inclusive os SES.
Nunca deve ultrapassar a 8% de todos os
segundos disponveis.
Utilizado para determinar a qualidade de uma
transmisso de dados.

111
copyright (c) 2001 Acterna
Minuto Degradado (DM)

Um minuto degradado um grupo de 60 segundos


que apresente uma taxa de erros pior que 1x 10-6,
excluindo-se os SES.
O percentual de minutos degradados no deve
superar a 10% do tempo em que a conexo est
disponvel.
Utilizado para determinar a qualidade de uma
conexo de voz.

112
copyright (c) 2001 Acterna
FIM

113
copyright (c) 2001 Acterna