Você está na página 1de 11

Verso 1.2.1 10.12.12 www.laboratorio.online.

pt

Fontes de alimentao (FALs): introduo


Uma fonte de tenso U0 genrica pode ser reduzida (ou PRI
simplificada) aos blocos da figura ao lado representada: I0
- fonte de tenso UIN propriamente dita;
- respetiva resistncia interna. RI PRL
UIn
Assim, U0 RL
- a tenso UOUT aos seus terminais varia entre UOUT Max e UOUT
Min com UIn e tambm com a intensidade IO solicitada pela
carga devido RI; ou seja no uma tenso estabilizada;
- h dissipao ou perda - de potncia na resistncia
interna Ri, o que provoca aquecimento interno. I0
U
Ou seja: UIN UO com estabilizao
UO = UIN - U em que U a queda de tenso na
resistncia interna RI (U = IO*RI ); UO sem estabilizao
PTOTAL = PRI + PRL I
Define-se ainda regulao de carga/load regulation como (UO UIMax) / UIMax (em %) que nos
indica a variao da tenso com a corrente.
FALS LINEARES
(a estabilizao obtida
As diversas solues tecnolgicas procuram dentro mediante o controlo sobre UIN
dos limites e caratersticas pretendidas para cada fonte PRINCIPAIS ou/e RI)
reduzir ao mximo aqueles inconvenientes: reduzir as TIPOS DE FALS
perdas internas (e assim aumentar a eficincia) e FALS COMUTADAS
(a estabilizao obtida
estabilizar a tenso de sada UO.
mediante o controlo sobre a
frequncia de comutao)

FALs lineares estabilizadas (com regulao em srie)


Regulador
T Com este circuito, a U0 T
deixa de depender de UIN R1
U0 Neste circuito, uma
amostra de U0 ( obtida
UIN ou RI pois o bloco URef UIN na diviso potenciom-
UO RL impe um valor constante + RL trica de R1 e R2),
URef a UO comparada com URef e
UO = URef O,6V URef R2 o resultado regula o
T o elemento regulador elemento srie T.
srie de UO.

Esquema de uma FAL estabilizada com regulador srie (12VDC, 800mA)


Q1 A tenso de referncia UREF
BD237
obtida mediante o dodo
1B4B42 2
R1 zener D1 que polarizado
180
12V por R1. Como o dodo tem
UREF RL UZ = 13V, a tenso UO de
AC 4
D 1
cerca de 12,3V.
D1 C2
3
C1 100uF UO = UZ 0,7V = 12,3V
1mF
PD Q1 = UCE IO
BZV85-C13

FAL_intro_a.doc
Verso 1.2.1 10.12.12 www.laboratorio.online.pt

Fontes de alimentao (FALs): introduo (cont.) (2)

FAL estabilizada com regulador srie com 2 transistores (12VDC, 800mA)


Q1
BD237 Se a tenso UOUT
R1 aumentar, a tenso da
2k
18V
2 R3 base de Q2 tambm
3k
AC aumentar e a respetiva
4
D 1
R5 Q2 corrente IC atravs de R1,
1k
RL provocando uma reduo
3 1B4B42 R4 da tenso do emissor de
C1 BC237BP 3k Q2. Analogamente, se UO
1mF 5% diminuir, tambm diminuir
a tenso da base de Q2,
D1
BZV60-C5V6 originando maior tenso na
base de Q1 e no emissor
do mesmo.
Como R3 e R4 constituem uma diviso potenciomtrica podemos calcular UO = (R3 + R4)/R3 (UZ + UBE) = 12,4V
Para se obter uma
Q1 tenso regulvel, a
BD237
R1 srie R3+R4 do
2 D 2k R3 circuito anterior
1k
18V deve ser
AC 4 1 R6 substituida por
R5 Q2
RL uma outra srie
1k
3 1B4B42 15k com um
95%
Key=B potencimetro e
C1 BC237BP
R4 duas resistncias
1mF
de segurana, ou
2k
D1 seja:
BZV60-C5V6 5%

Estabilizao com regulador em paralelo


A estabilizao das FALs estudadas anteriormente obtida com o elemento regulador o
transstor NPN ligado em srie com a carga RL. Embora com desvantagens por causa da
dissipao de potncia em Rs tambm se pode usar o regulador em paralelo (Pe. LM4030, 4050..)
O dodo zener muito U UIN Max A regulao paralelo com
usado na estabilizao
I
um transstor seria:
em paralelo
UIN Min UOUT = UZ + UBE
UZ U IS UO
IZMin t
IS
Rs Como IZMin 0 IS IO e Rs IO
Quando IO UZ = UO, temos que
UIN RS Max = (UIN Min UZ)/ IO Max
polarizado IZMx (PZMx) IZ R Uz
inversamente Para que o dodo no se DZ UO
Uz
L
funda na UIN Max e IO Min UIN RL
(IZMin 0mA) a tenso UZ Dz
UO RS Min = (UIN Max - UZ) / IZMax
Q1
mantem-se constante UB
independentemente da IZ com IZMax = PZMax / UZ .
E

FAL_intro_a.doc
Verso 1.2.1 10.12.12 www.laboratorio.online.pt

Fontes de alimentao (FALs): introduo (cont.) (3)

Regulao em srie com realimentao aumentada


(atravs de ampop)
Q1
Este circuito semelhante a um j
R3 estudado (FAL estabilizada com
U1 R2
RL regulao srie com 2 transistores) .
Contudo o ampop refora a
UIN realimentao negativa: se a tenso
UO de sada UO diminuir aumenta a
tenso na base de Q1 pelo que
UZ R1 aumenta UO e vice versa.
UOUT = (R1 + R2). UZ / R1
PD = (UIN UO) . IC
Por vezes substitui-se Q1 por um transstor Darlington, portanto com maior ganho (cerca de 1000) para a
corrente de sada do ampop: perante um ligeiro aumento de corrente na sua sada, UO estabiliza

Proteo contra excesso de corrente


Q1 IO
BD137
A R2 funciona como sensor
R1 da corrente de carga IO. A
470 tenso UR2 = IO x R2, que
R3
RL UO proporcional corrente IO,
Q2
10k aplicada base de Q3.
UIN Key=A
0% Quando esta ultrapassa o
BC238BP
valor de 0,6V, Q3 comea a
Q3 conduzir reduzindo a tenso
Dz R4 de base de Q1, o transstor
BC238BP BZV60-C4V3 4.7k de regulao, e diminui ou
anula mesmo a tenso de
R2 sada UO.
1 IO IO
UR2 = 1 x 0,6A Q1
R2
IO
UR2=UBE=0,6V BD137 3 IO

No circuito do lado (em que Q2 R4


R1 750
novamente o efeito da 820
realimentao reforado por um BC238BP

ampop) a resistncia-sensor faz 50%


UO
R3
Q2 conduzir quando for percorrida UIN 1k
1k
Key=A RL
por uma corrente IO = 0,2A (UBE Q2
= 3 x 0,2A = 0,6V). Assim, a R6
corrente de sada do ampop Dz 750
BZV60-C4V7 IO
desviada da base do transstor

FAL_intro_a.doc
Verso 1.2.1 10.12.12 www.laboratorio.online.pt

Fontes de alimentao (FALs): introduo (cont.) (4)

Esquema de uma FAL estabilizada com regulador srie com tenso


de sada negativa em relao massa (-12V, 1A).

A anlise do circuito
D3 D1
1 desta FAL muito
UIN AC 1N4007 1N4007 4 Q1
semelhante ao circuito
12V TIP42A 0 da FAL com sada
AC D4 D2
R1 positiva anteriormente
2
220 analisada: como o
1N4007 1N4007 3 UO
R2
potencial positivo est
C1
1k agora ligado massa,
1mF C2
D5
BZV60-C12 R L os componentes
470uF
esto
consequentemente
reorientados (ponte
retificadora,
condensadores
eletrolticos, dodo zener, transstor (agora PNP),). Com um dodo zener de 12V, a tenso UO
de cerca de 11,4V

FAL_intro_a.doc
Verso 1.2.1 10.12.12 www.laboratorio.online.pt

Fontes de alimentao (FALs): introduo (cont.) (5)

Projeto/Blocos de uma fonte estabilizada, regulvel e com proteo

(230V) 0V...Umax
TRANSFOR RECTIFICAO AMPLIFICADOR /
MADOR /FILTRAGEM REGULADOR
(AC) (DC)
PROTECO

GERADOR
TENSO COMPARADOR
REFERNCIA

A fonte que se segue estabilizada entre 0...0,4A e regulvel de 4...12V. Tem proteco para
uma corrente de 0,5A.
Amplificao Q3 Umais
BD137
+
R1 R3 Q2
2 4.7k 1.5k 11
D3 D1 BC548B
1 6 R6
U3 100
1N4001 1N4001 10

V1
12V Q4
7

220V
D4
4
D2
R2 15
R7
2k
Comparao
220 BC548B
1N4001 1N4001 Key=A
0 C4 50%
13 100nF
5
C3
Tenso D5
1uF Refer. BZX55C3V0 16

Q1

C1
C2 BC548B R8
Transformao, 1mF
200 C5
470uF
C6
100nF
Rectificao, 100nF R4
220
Filtragem 0
R5 Umenos

Proteco 1.8

Transformao, Rectificao e Filtragem: constituido pelo tranformador 220V/12V, dodos e


condensadores C1 e C2;
Gerador de Tenso Constante: Dodo Zener D5, polarizado por R3, de tal modo que mantm
sempre uma tenso de referncia constante mesmo que a corrente de polarizao
varie/diminua;
Comparao/Regulao: compara uma fraco da tenso de sada atravs do cursor de R 7
(Rvarivel) com a tenso do emissor de Q4: se a tenso UBE de Q4 diminui, tambm diminui a IC do
mesmo e a que-da de tenso em R1, pelo que aumenta a polarizao de Q 2/Q3... diminui a UCE
de Q3, e aumenta a U0;
Proteco: quando a corrente em R5 aumenta de modo a obter-se uma tenso UBE para Q1
aprecivel, este comea a conduzir e a puxar corrente do n 13. Q2 deixa de estar
conduo...
Amplificao de Potncia: constituido pela ligao em Par Darlington de Q2 e Q3...
Exerccio: simular e optimizar esta FAL a partir do seu circuito em MultiSim FAL_intro.ms10

FAL_intro_a.doc
Verso 1.2.1 10.12.12 www.laboratorio.online.pt

Fontes de alimentao (FALs): introduo (cont.) (6)

Reguladores lineares monolticos


??78XX 79XX
Os circuitos discretos (constitudos por componentes ??3940
individuais) de FALs estudados anteriormente so na ??2940
TO-220 OUT
IN
prtica muitas vezes substitudos por circuitos
integrados monolticos, circuitos reguladores de TO-220 IN
tenso srie pois so os mais eficientes e baratos. Os OUT
diversos fabricantes acrescentaram ainda outras funcionalidades e 79LXX 78LXX
tambm por isso so muito populares e facilitam o projeto de FALs TO-92 TO-92
para praticamente todas as situaes possveis. Estes CIS
chamados genericamente por reguladores de tenso pois, tal OUT
como os estudados anteriormente, procuram estabilizar, e em IN
IN
alguns casos regular, a tenso de sada UO apresentam-se com OUT
(7)
diversos tipos de encapsulamento, a que correspondem 723
caractersticas e aplicaes diversas.

Como escolher um CI regulador de tenso


(Voltage Regulator) OUT(10) PDIP14
IN (11,12)
Caratersticas
UOUT, Tenso de sada UOUT pode ser fixa ou regulvel e ainda positiva ou negativa. A srie muito
popular 78XX de tenso positiva fixa; a srie 79XX negativa tambm fixa. A
srie LM117/LM317 pode por sua vez regular UOUT de 1,2V a 37V.
IOUT MAX, Intensidade mxima A IOUT determinada pela carga alimentada e limitada pela intensidade
de carga mxima IOUT MAX caraterstica de cada tipo de regulador. Na srie 78XX ou 79XX
(cpsula TO-220) IOUT MAX de 1A a 1,5A quando o regulador montado num
dissipador de calor. Na srie 78LXX de 100mA (cpsula TO-92, designada por
baixa potncia, low-power IC regulators).
UINMAX, Tenso de entrada Tenso mxima que o regulador suporta entrada sem se queimar por
excesso de calor.
U, Dropout Voltage ou Tenso mnima entre UIN e UOUT que garante uma boa regulao. Nas sries
Tenso de Abatimento 78XX e 79XX de 23V. Quando no possvel haver aquela margem de
segurana (nos circuitos alimentados por baterias) usam-se reguladores de
tenso de baixo abatimento/low dropout regulators como os da srie LM2940
que de 0,5V a 1V com 1A em IOUT , o que torna este regulador excelente para
algumas aplicaes.
UOUT, Regulao de carga Mede em percentagem a variao de UOUT em funo de uma gama de IOUT
(quanto menor, melhor o regulador). P.e., no LM7815, a tenso de sada
(15V) varia de 12mV quando a corrente de carga varia de IOUT = 5mA a IOUT = 1,5A.
UOUT, Regulao de rede Mede em percentagem a variao de UOUT em funo de uma gama de UIN
(quanto menor, melhor o regulador ). P.e., no LM7815, a tenso de sada
(15V) varia de 4mV quando a tenso UIN varia de UIN = 17,5V a UIN = 30V.
UIN/UOUT, Rejeio de Ripple Mede, em dB (80dB para o LM7805), a relao dos ripples de UIN e UOUT.
Proteo contra excesso de calor Um sensor trmico interno protege o CI do excesso de calor/Potncia dissipada
Proteo contra IOUT elevadas Proteo contra excesso de corrente e curto-circuitos
IQ, Corrente de repouso Quiescente corrent, corrente consumida mesmo quando IOUT = 0

FAL_intro_a.doc
Verso 1.2.1 10.12.12 www.laboratorio.online.pt

Fontes de alimentao (FALs): introduo (cont.) (7)

F. alimentao genrica com um regulador de 3 pinos


U

IIN REGULADOR
DE TENSO I0UT
IN OUT
(FIXO)
UIN IQ GND UOUT RL
C1 C2

C1, C2: condensadores de desacoplamento das correntes de alta frequncia ou transitrios


recomendados pelos fabricantes (cerca de 100nF, poliester).
U
UIN MAX

UIN MIN

UOUT

Caratersticas mais gerais a 25C de alguns dos reguladores de trs


pinos das sries 78XX e 78LXX da Texas Instruments/National
Semicondutor (A78XX A 78LXX)

CPSULA
UOUT UOUT UOUT Rejeio
CI UIN MAX IOUT U IQ
(Valor Tpico)
MAX
(Carga) (Rede) Ripple

A7805C 35V 5V >1,5A 2V 15mV 3mV 78dB 8mA


TO-220

A7810 35V 10V >1,5A 2V 12mV 7mV 71dB 4,3mA


A7815 35V 15V >1,5A 2V 12mV 11mV 70dB 4,4mA
A7824 40V 40V >1,5A 2V 12mV 18mV 66dB 4,6mA
A78L02 30V 2,6V 100mA 1,7V 20mV 12mV 51dB 3,6mA
TO-92

A78L06 30V 6,2V 100mA 1,7V 35mV 16mV 48dB 3,9mA


A7908 -35V -8V <-1,5A 1,1V 15mV 12mV 60dB 1,5mA
TO-
220

LM317 40V 1,2537V >1,5A 40V 0,1%/V 0,01%/V 57dB 50A


DIP
A723 40V 237V 150mA 40V -0,3mV/V 0,1V/V 74dB 2,3mA 14

FAL_intro_a.doc
Verso 1.2.1 10.12.12 www.laboratorio.online.pt

Fontes de alimentao (FALs): introduo (cont.) (8)

Esquema de blocos de um regulador de tenso monoltico


(Fairchild Semicondutor)

Circuitos prticos com reguladores (srie) de tenso

Aplicao tpica Para obter uma tenso estabilizada superior a VXX

Tenso de sada ajustvel Aumento da Io MX

FAL_intro_a.doc
Verso 1.2.1 10.12.12 www.laboratorio.online.pt

Fontes de alimentao (FALs): introduo (cont.) (9)

Circuitos prticos com reguladores (srie) de tenso (Cont.)

Aumento da Io MX e proteco contra CC FAL de tenses simtricas

FAL comutada Estabilizao de tenso negativa com


regulador positivo fixo

Aplicao tpica do LM117317 Regulao varivel com shutdown


(Regulao varivel)

Com IADJ.R2 0

FAL_intro_a.doc
Verso 1.2.1 10.12.12 www.laboratorio.online.pt

Fontes de alimentao (FALs): introduo (cont.) (10)

Circuitos prticos com reguladores (srie) de tenso (Cont.)

Regulao com intensidade elevada

FAL comutada de baixo custo

FAL_intro_a.doc
Verso 1.2.1 10.12.12 www.laboratorio.online.pt

Fontes de alimentao (FALs): introduo (cont.) (11)

Circuitos prticos com reguladores (srie) de tenso (Cont.)

Circuito FAL com LM723

Consultar na Net:
http://www.ti.com/lsds/ti/analog/powermanagement/power_portal.page
http://www.onsemi.com/PowerSolutions/taxonomy.do?id=448

FAL_intro_a.doc