Escolar Documentos
Profissional Documentos
Cultura Documentos
ANX-PR/CL/001-02
GUA DE APRENDIZAJE
ASIGNATURA
Informatica industrial
GA_10II_105000035_1S_2015-16
UNIVERSIDAD POLITCNICA DE MADRID
Datos Descriptivos
Materia Optatividad
Carcter Optativa
Datos Generales
Crditos 6 Curso 3
El plan de estudios Grado en Ingenieria Informatica no tiene definidas asignaturas previas superadas para esta asignatura.
Otros Requisitos
El plan de estudios Grado en Ingenieria Informatica no tiene definidos otros requisitos para esta asignatura.
Conocimientos Previos
Asignaturas Previas Recomendadas
Sistemas digitales
Estructura de computadores
Arquitectura de computadores
GA_10II_105000035_1S_2015-16 1
UNIVERSIDAD POLITCNICA DE MADRID
Competencias
Ce 12/16 - Conocer los campos de aplicacin de la informtica, y tener una apreciacin de la necesidad de poseer unos
conocimientos tcnicos profundos en ciertas reas de aplicacin; apreciacin del grado de esta necesidad en, por lo menos, una
situacin.
Resultados de Aprendizaje
RA445 - Programar un sistema empotrado sencillo operando con dispositivos clsicos de un sistema empotrado
RA447 - Comprensin los principales factores del desarrollo de los productos y procesos industriales
RA451 - Conocimiento de los principales estndares industriales para la comunicacin, supervisin, control y adquisicin de
datos
RA452 - Conocimiento de las principales restricciones tecnolgicas de sistemas industriales: tiempo real, compatibilidad,
electromagntica, grado de proteccin, fiabilidad, robustez, reusabilidad, facilidad de evolucin, etc.
RA446 - Utilizar las particularidades de la programacin de un sistema que se ejecute con requisitos de tiempo real
GA_10II_105000035_1S_2015-16 2
UNIVERSIDAD POLITCNICA DE MADRID
Profesorado
Profesorado
Nota.- Las horas de tutora son orientativas y pueden sufrir modificaciones. Se deber confirmar los horarios de tutoras con el
profesorado.
GA_10II_105000035_1S_2015-16 3
UNIVERSIDAD POLITCNICA DE MADRID
Descripcin de la Asignatura
Temario
1.6. Desarrollo de un proyecto orientado hacia la reusabilidad de componentes. Sntesis, simulacin funcional y
temporal e implementacin sobre lgica configurable
2.1. Introduccin al diseo de sistemas basados en microcontroladores. Presentacin de la familia del microcontrolador
usado en clase
2.2. Presentacin de las herramientas a usar durante el curso. Diseo mnimo. Activacin de LED's mediante E/S
programada
GA_10II_105000035_1S_2015-16 4
UNIVERSIDAD POLITCNICA DE MADRID
Cronograma
Peso total de actividades de evaluacin continua: Peso total de actividades de evaluacin slo prueba final:
100% 100%
Semana Actividad Prensencial en Aula Actividad Prensencial en Laboratorio Otra Actividad Presencial Actividades Evaluacin
Semana 1
Presentacin de los objetivos Test Moodle
de la asignatura. Introduccin
Duracin: 00:00
a los sistemas industriales,
caractersticas y aplicaciones. ET: Tcnica del tipo Prueba
Normas de calificacin Telemtica
Duracin: 02:00 Evaluacin continua y slo prueba
final
LM: Actividad del tipo Leccin
Magistral Actividad no presencial
Semana 2
Tema 1.2 Sntesis desde alto Test Moodle
nivel
Duracin: 00:00
Duracin: 04:00
ET: Tcnica del tipo Prueba
LM: Actividad del tipo Leccin Telemtica
Magistral
Evaluacin continua y slo prueba
final
Actividad no presencial
Semana 3
Tema 1.3 Lenguajes de Realizacin de un modelo
descripcin hardware. simulable de circuito
Recordatorio VHDL combinacional en VHDL
Duracin: 02:00 Duracin: 00:00
LM: Actividad del tipo Leccin TI: Tcnica del tipo Trabajo Individual
Magistral
Evaluacin continua y slo prueba
Tema 1.4 Sintaxis y estilos de final
descripcin para sntesis
Actividad no presencial
Duracin: 02:00
Semana 4
Tema 1.4 Sintaxis y estilos de Tema 1.5 Herramientas y Realizacin de un modelo
descripcin para sntesis Diseos. Simulacin y Sntesis simulable de un registro
de circuitos combinacionales
Duracin: 02:00 Duracin: 00:00
Duracin: 02:00
LM: Actividad del tipo Leccin TI: Tcnica del tipo Trabajo Individual
Magistral PL: Actividad del tipo Prcticas de
Laboratorio Evaluacin continua y slo prueba
final
Actividad no presencial
Semana 5
Tema 1.5 Herramientas y Realizacin de una FSM
Diseos. Simulacin funcional
Duracin: 00:00
y temporal. Estimacin de
potencia de un registro TI: Tcnica del tipo Trabajo Individual
Duracin: 02:00 Evaluacin continua y slo prueba
final
PL: Actividad del tipo Prcticas de
Laboratorio Actividad no presencial
Tema 1.5 Herramientas y
Diseos. Modelos de mquinas
de estados finitos
Duracin: 02:00
GA_10II_105000035_1S_2015-16 5
UNIVERSIDAD POLITCNICA DE MADRID
Semana 6
Tema 1.6 Desarrollo de un Diseo del proyecto e informe
proyecto orientado hacia la sobre la realizacin del mismo.
reusabilidad de componentes. Presentacin
Sntesis, simulacin funcional
Duracin: 02:00
y temporal e implementacin
sobre lgica configurable PI: Tcnica del tipo Presentacin
Individual
Duracin: 04:00
Evaluacin continua y slo prueba
PL: Actividad del tipo Prcticas de
final
Laboratorio
Actividad presencial
Semana 7
2.1 Introduccin. Familia AVR.
Arduino Leonardo
Duracin: 02:00
Semana 8
2.3 E/S Bsica. Pulsadores,
teclados, 12V, ca.
Duracin: 02:00
2.4 Interrupciones
Duracin: 02:00
Semana 9
2.5 Mdulos LCD
Duracin: 01:00
Semana 10
2.7 E/S Serie. RS-232. I2C. SPI.
Duracin: 03:00
Semana 11
2.8 Conversin A/D y D/A. PWM.
Ejemplos de uso
Duracin: 01:00
2.10 Ejemplos
Duracin: 02:00
GA_10II_105000035_1S_2015-16 6
UNIVERSIDAD POLITCNICA DE MADRID
Semana 12
Presentacin de trabajos en Presentacin de la prctica
clase
Duracin: 02:00
Duracin: 04:00
PG: Tcnica del tipo Presentacin en
OT: Otras actividades formativas Grupo
Actividad presencial
Semana 13
3.1 Visin general de los Anlisis prctico
sistemas industriales
Duracin: 02:00
Duracin: 02:00
PL: Actividad del tipo Prcticas de
LM: Actividad del tipo Leccin Laboratorio
Magistral
Semana 14
3.2 Mtodos de los sistemsa y Anlisis prctico
procesos industriales
Duracin: 02:00
Duracin: 02:00
PL: Actividad del tipo Prcticas de
LM: Actividad del tipo Leccin Laboratorio
Magistral
Semana 15
3.3 Plataformas industriales Anlisis prctico
Duracin: 02:00 Duracin: 02:00
LM: Actividad del tipo Leccin PL: Actividad del tipo Prcticas de
Magistral Laboratorio
Semana 16
Presentacin de la prctica
Duracin: 02:00
Actividad presencial
Semana 17
Nota.- El cronograma sigue una planificacin terica de la asignatura que puede sufrir modificaciones durante el curso.
Nota 2.- Para poder calcular correctamente la dedicacin de un alumno, la duracin de las actividades que se repiten en el tiempo
(por ejemplo, subgrupos de prcticas") nicamente se indican la primera vez que se definen.
GA_10II_105000035_1S_2015-16 7
UNIVERSIDAD POLITCNICA DE MADRID
Actividades de Evaluacin
Semana Descripcin Duracin Tipo evaluacin Tcnica Presencial Peso Nota Competencias
evaluativa mnima evaluadas
6 Diseo del proyecto e informe 02:00 Evaluacin PI: Tcnica del S 20% 5 / 10 Ce 12/16
sobre la realizacin del mismo. continua y slo tipo Presentacin
Presentacin prueba final Individual
Criterios de Evaluacin
El Sistema de evaluacin mediante slo prueba final slo se ofrecer si as lo exige laNormativa Reguladora de los Sistemas de
Evaluacin en la UPM que est vigente en el curso acadmico 2015-2016, y el procedimiento para optar por este sistema estar
sujeto a lo que establezca en su caso Jefatura de Estudios de conformidad con lo que estipule dicha Normativa.
La asignatura consta de tres partes diferenciadas que deben aprobarse por separado. Una vez obtenida una calificacin igual o
superior a 5 en cada una de ellas, se aplicar la siguiente frmula para obtener la calificacin final:
0,4x*(diseo para sntesis) + 0,4* (diseo con microcontroladores) + 0,2* (diseo de sistemas industriales)
Se guardar para el siguiente ao acadmico la calificacin de las partes que hayan sido superadas.
Parte 1. Diseo para sntesis desde alto nivel e implementacin lgica configurable:
Para superar esta parte, se debern aprobar 5 prcticas sencillas y un proyecto que se realizarn en el laboratorio durante las
semanas 1 a 6. Tanto la nota media de las prcticas como la nota del proyecto debern ser iguales o superiores a 5. Una vez
superadas prcticas y proyecto, la calificacin de esta parte se obtendr mediante la siguiente frmula:
La evaluacin de esta parte consistir en la elaboracin de una memoria descriptiva del diseo del sistema propuesto, la
demostracin del funcionamiento del prototipo construido y la contestacin de un cuestionario acerca de su desarrollo. La
evaluacin se llevar a cabo al final de la semana 12.
Para aprobar la tercera parte de la asignatura ser necesario superar una prctica individual y una prctica de grupo, ambas
con nota mayor o igual a 5 puntos. La calificacin de esta parte se obtendr mediante la siguiente frmula:
GA_10II_105000035_1S_2015-16 8
UNIVERSIDAD POLITCNICA DE MADRID
GA_10II_105000035_1S_2015-16 9
UNIVERSIDAD POLITCNICA DE MADRID
Recursos Didcticos
Scott Hauck and Andre Dehon Bibliografa Scott Hauck and Andre Dehon Ed., Reconfigurable
Computing,
The theory and Practice of FPGA-based computation. Morgan
Kaufmann 2008.
GA_10II_105000035_1S_2015-16 10