Você está na página 1de 22

Srie de Eletrnica SENAI

Sumrio

Introduo 5
O circuito RL srie em corrente alternada 6
Impedncia e corrente no circuito RL srie em corrente
alternada 8
As tenses no circuito RL srie em corrente alternada 11
Rede de defasagem RL 14
Apndice 20
Questionrio 20
Bibliografia 20

3
Espao SENAI

Misso do Sistema SENAI

Contribuir para o fortalecimento da indstria e o desenvolvimento


pleno e sustentvel do Pas, promovendo a educao para o trabalho e a
cidadania, a assistncia tcnica e tecnolgica, a produo e disseminao
de informao e a adequao, gerao e difuso de tecnologia.

Imagem Institucional Desenvolver aes que atendam as reais


necessidades do mercado.
Srie de Eletrnica SENAI

5
Srie de Eletrnica do SENAI

Introduo
Os indutores tambm podem ser associados em srie ou em paralelo com
resistores formando circuitos RL.

A partir deste fascculo, inicia-se o estudo desses circuitos, denominados


de circuitos reativos indutivos.

Este fascculo tratar do circuito RL srie, abordando os aspectos relativos


a impedncia, tenso e corrente, visando a possibilitar a compreenso do
comportamento desses circuitos.

Para ter sucesso no desenvolvimento do contedo e atividades


deste fascculo, o leitor j dever ter conhecimentos relativos a:

Representao fasorial de parmetros eltricos.


Indutores.

5
Circuito RL srie em corrente alternada

O circuito RL srie em
corrente alternada
Quando se aplica a um circuito srie RL uma fonte de corrente alternada
senoidal, a corrente circulante tambm assume a forma senoidal, como pode ser
visto na Fig.1.

t
L

Fig.1 Circuito RL srie.

Como em todo o circuito srie, a corrente nica no circuito (IR = IL = I).


Por esta razo, a corrente tomada como referncia para o estudo do circuito RL
srie.

A circulao de corrente atravs do resistor d origem a uma queda de


tenso sobre o componente.

6
Srie de Eletrnica do SENAI

A queda de tenso no resistor (VR = I R) est em fase com a corrente,


como ilustrado na Fig.2.

VR

t I VR

Fig.2 Tenso em fase com a corrente no resistor.

Essa mesma corrente ao circular no indutor d origem a uma queda de


tenso sobre o componente. Devido auto-indutncia, a queda de tenso no
indutor (VL = I XL) est adiantada 90 em relao corrente do circuito, como
pode ser visto na Fig.3.

VR
VL

I
VL (90 adiantado)

90
t
I VR

Fig.3 Tenso no indutor adiantada 90 em relao a corrente.

A Fig.3 representa o grfico senoidal e fasorial completo para o circuito


RL srie.

7
Circuito RL srie em corrente alternada

Impedncia e
corrente no circuito
RL srie em corrente
alternada
O circuito RL srie usado em corrente alternada apresenta uma oposio
circulao de corrente, denominada impedncia.

A frmula para calcular esta impedncia pode ser encontrada a partir da


anlise do grfico fasorial do circuito mostrado na Fig.1. A Fig.4 mostra
novamente este diagrama fasorial.
VL

I VR

Fig.4 Grfico fasorial para circuito RL.

O fasor VL dado por I XL e o fasor VR representa I R.

Dividindo-se as intensidades dos fasores pela intensidade de I, o grfico


no se altera e assume a caracterstica mostrada na Fig.5.

8
Srie de Eletrnica do SENAI

XL

R
Fig.5 Diagrama fasorial XL versus R.
A resultante do sistema de fasores fornece a impedncia do circuito RL
srie, e pode ser calculado pelo uso do Teorema de Pitgoras.

Z 2 R2 X L2

Isolando-se Z, tem-se:

Z R2 X L2 (1)

onde
Z = impedncia em ohms
R = resistncia em ohms
XL = reatncia em ohms.

A partir dessa equao, podem ser isoladas as equaes que determinam R


e XL.

R Z 2 X L2

X L Z 2 R2

Exemplo 1

Um indutor de 200mH em srie com um resistor de 1.800 conectado a


uma fonte CA de 1.200Hz . Determinar a impedncia do circuito.

Soluo :

9
Circuito RL srie em corrente alternada

R
1.800

1.200 Hz
L
0,2 H

XL =2 f L = 6,28 1.200 0,2

XL = 1.507,2

Z R 2 X L 2 1.800 2 1.507,2 2

Z = 2.347,7

A partir do momento em que se dispe da impedncia de um circuito,


pode-se calcular a corrente a partir da Lei de Ohm para circuitos de corrente
alternada.

Exemplo 2

Aproveitando o Exemplo 1, que corrente circular no circuito se a fonte


fornece 60V (eficazes) ao circuito?

Soluo :

10
Srie de Eletrnica do SENAI

R
1.800
60V
1.200 Hz
L
0,2 H

VT 60
I
Z 2.347,7

I = 25,6 mA

11
Circuito RL srie em corrente alternada

As tenses no circuito
RL srie em corrente
alternada
No grfico fasorial do circuito RL srie a tenso no indutor VL est
defasada 90 da tenso no resistor VR devido ao fenmeno de auto-induo.

A tenso total VT a resultante do sistema de fasores, e calculada atravs


do Teorema de Pitgoras, como ilustrado na Fig.6.

VL

VR
VT V R 2 V L 2 (2)

Fig.6 Clculo da resultante VT.

Cabe ressaltar que a tenso total no pode ser encontrada atravs de soma
simples (VR + VL) porque estas tenses esto defasadas, entre si.

A frmula de VT pode ser desdobrada para isolar os valores de VR e VL.

V R VT 2 V L 2

V L VT 2 V R 2

Os valores de VR e VL podem ser calculados separadamente, se a corrente


conhecida, atravs da Lei de Ohm.

12
Srie de Eletrnica do SENAI

A seguir so mostrados dois exemplos que ilustram a utilizao das


equaes.

Exemplo 3:
Determinar as tenses sobre o resistor e o indutor do circuito da figura
abaixo.
Soluo :

R
560
150V
90 Hz
L
1,2 H

Z R2 X L2

XL = 2 f L = 6,28 90 1,2

XL = 678,2

Z 560 2 678,2 2 773.555

Z = 879

VT 150
I I I = 0,171 A
Z 879

VR = I R VR = 0,171 560 VR = 95,8 V

VL = I XL VL = 0,171 678,2 VL = 115,9 V

13
Circuito RL srie em corrente alternada

As tenses VR e VL podem ser conferidas, aplicando-se os seus valores na


Eq.(2) de VT.

VT V R 2 VL 2 VT 95,8 2 115,9 2

VT 22.610,45 VT = 150,36 V

A diferena de 0,36V deve-se as aproximaes usadas.

Exemplo 4:

Determinar a corrente que circula no circuito da figura abaixo.

Soluo :

Com VR e R , pode-se determinar I :

R
330 50V

70V
60 Hz
L

VR 50 A
I
R 330

I = 0,152 A

Com VT e VR , pode-se determinar VL :

VL VT 2 VR 2 70 2 50 2

VL = 49 V

14
Srie de Eletrnica do SENAI

Com VL e I, pode-se determinar XL :

VL 49
XL XL = 322,4
I 0,152

Ento, pode-se determinar L :

XL = 2 f L

XL 322,4
L L = 0,86 H
2 f 6,28 60

Rede de defasagem
RL
O circuito RL srie usado em corrente alternada permite que se obtenha
uma tenso alternada defasada da tenso aplicada, como ilustrado na Fig.7.

15
Circuito RL srie em corrente alternada

CA de entrada
t

~ Entrada
Sada V

60
CA de sada
t

Fig.7 Rede de defasagem RL.

A tenso aplicada rede RL corresponde tenso VT no grfico fasorial e


a tenso de sada ao fasor VL, uma vez que a sada tomada sobre o indutor.

Pelo grfico fasorial, verifica-se que a tenso VL (tenso de sada) est


adiantada em relao a tenso VT (tenso de entrada). O ngulo entre os fasores
VL e VT o ngulo de defasagem entre entrada e sada, como pode ser visto na
Fig. 8.

16
Srie de Eletrnica do SENAI

VT
VL

V L

60 t

V R 60

Fig.8 Defasagem entre as tenses VL e VT.

O ngulo de defasagem pode ser determinado a partir do grfico fasorial


da impedncia ou das tenses, como mostrado na Fig.9.

X L V L



R V R

Fig.9 Grfico fasorial da impedncia e das tenses.

O ngulo entre VR e VT o ngulo que pode ser encontrado atravs das


seguintes relaes do tringulo retngulo :

R VR
cos ou cos
Z VT

R VR
arc cos ou arc cos
Z VT

Tendo-se o ngulo (ngulo entre VR e VT), determina-se o ngulo


(entre VT e VL).

= 90-

17
Circuito RL srie em corrente alternada

Quando o efeito resistivo no circuito maior que o indutivo (R > XL), o


ngulo menor que 45 e o circuito dito predominantemente resistivo.

Se, por outro lado, o efeito indutivo maior que o resistivo (XL > R), o
ngulo maior que 45 e o circuito dito predominantemente indutivo.

A seguir so mostrados dois exemplos de determinao do ngulo de


defasagem provocado por um circuito RL srie em corrente alternada.

Exemplo 5:

Determinar o ngulo de defasagem entre a sada e a entrada do circuito da


figura abaixo.

Soluo :

R
cos
Z

R
680

300 Hz
L
sada
600 mH

Determinao de Z :

Z R 2 XL2

XL = 2 f L

XL = 6,28 300 0,6

XL = 1.130

Z 680 2 1.130 2 Z 1.739.300 Z = 1.319

18
Srie de Eletrnica do SENAI

R 680
cos cos cos 0,515
Z 1.319

Consultando-se uma tabela de cossenos ou usando-se uma calculadora,


tem-se que:

= 59 (circuito predominantemente indutivo)

Pode-se ainda construir o grfico fasorial de R e Z :

X L

o
59

R = 680
O ngulo entre Z e XL pode ser determinado da seguinte forma:

= 90- = 90- 59 = 31

Isto significa que a senide de sada (VL) est 31 adiantada com relao
entrada, como ilustrado na figura abaixo.

VT = entrada
R
680
entrada
300 Hz
L t

600 mH sada VL = sada

31

19
Circuito RL srie em corrente alternada

Exemplo 6:

Determinar a defasagem entre a sada e a entrada na rede mostrada na


figura abaixo.

Soluo :
VR
cos
VT

Determinao de VR :

VT VR 2 VL 2

120 V
sada
55 V

VR VT 2 V L 2

V R 120 2 55 2

V R 107V

VR 107 V
cos cos cos = 0,89 = 27
VT 120 V

20
Srie de Eletrnica do SENAI

Como < 45 , o circuito predominantemente resistivo.

O ngulo entre VL e VT pode ser calculado da seguinte forma:

= 90- 27 = 63

Isto significa que a tenso de sada est 63 adiantada em relao da


entrada, como ilustrado na figura abaixo.

VT = entrada

120 V
sada t
55 V
63

21
Circuito RL srie em corrente alternada

Apndice
QUESTIONRIO
1. Desenhe o grfico senoidal e fasorial completo de um circuito RL srie em
corrente alternada.
2. Como se determina o ngulo de defasagem entre as tenses VR e VL de um
circuito RL srie em corrente alternada ?

BIBLIOGRAFIA
DAWES, CHESTER L. Curso de Eletrnica; corrente alternada. A course in
electrical engineering. Trad. de Joo Protsio Pereira da Costa. 18. a ed.,
Porto Alegre, Globo, 1979, vol.4

DEGEM SYSTEMS. Circuitos eltricos de CA. Is rall, Eletrnica Modular


Panter. c1976. 163p. ilust.

SENAI/DN. Impedncia. Rio de Janeiro, Diviso de Ensino e Treinamento,


1980, 91p. (Mdulo Instrucional: Eletricidade - Eletrotcnica, 18).

VAN VALKEMBURGO, NOOGER & NEVILLE. Eletricidade Bsica. 5.a ed.,


Rio de Janeiro, Freitas Bastos, 1960, vol.4. ilust.

22
Srie de Eletrnica do SENAI

23