Você está na página 1de 15

LABORATORIO ELECTRNICA DIGITAL.

LABORATORIO N 6.

SUMADOR Y SUBSTRACTOR TOTAL.

1. OBJETIVO.

Estudiar los mtodos de generar circuitos que permitan la ejecucin de las


operaciones aritmticas de la suma total y substraccin total.

2. EQUIPOS Y DISPOSITIVOS UTILIZADOS.

 Osciloscopio.
 Demostrador EST 5000.
 IC No 7400
 IC No. 7402
 IC No 7404
 IC No 7410
 IC No 7420
 IC No 7483
 IC No 7486

3. DESARROLLO

La suma total y la substraccin total se realizan por medio de bloques de


circuitos lgicos que suman o restan tres BITS como datos. Estos bloques
de circuitos pueden ser implementados siguiendo directamente las
ecuaciones lgicas de suma o resta. Si bien las ecuaciones de suma o resta
lgicas no pueden ser reducidas por el lgebra Boolena, es posible
modificarlas. Una forma de hacerlos es con la compuerta EXOR donde la
suma es:
S=ABC
Y la diferencia : D = X Y Bi.

NOTA: Para cada uno de los pargrafos, alambre el circuito de la


figura, efecte, con el Osciloscopio la medicin de voltaje en los
puntos indicados y antelos en la tabla correspondiente.

AUTOR: JOS TORRES A. UNIAUTNOMA Pgina 1 de 15


3.1. SUMA CON SUMADOR TOTAL. DIFERENCIA CON SUBSTRACTOR
TOTAL.

Suma (S) de X+Y+ Ci. Donde Y y X = variables. Ci = Acarreo de entrada


para la suma.
Diferencia (D) de X Y Bi. Donde Bi prstamo entrada para la
diferencia.
Este circuito responde directamente a la lgica de la ecuacin Booleana.

7404
1 2 3
7410 6
4
+5V 5
7404
J 3 4 9 L1
10 7410
8
K 9
7404 11 10 8 M
5 6 7420
L 13 12
12 13
7410
1
2
1
2 6
7420
4
5
Figura6.1

AUTOR: JOS TORRES A. UNIAUTNOMA Pgina 2 de 15


Variable J K L M

Full Adder X Y C1 S

Full Substractor X Y B1 D

0 0 0

0 0 +5

0 +5 0

0 +5 +5

+5 0 0

+5 0 +5

+5 +5 0

+5 +5 +5

Tabla 6.1E

3.2. CIRCUITO DE SUMA Y SUBSTRACTOR TOTAL CON COMPUERTA


EXOR.
+5V 1
3
J 2 7486

K L1

L 4
7486 6 M
5

Figura 6.2

AUTOR: JOS TORRES A. UNIAUTNOMA Pgina 3 de 15


Variable J K L M

Full Adder X Y C1 S

Full Substractor X Y B1 D

0 0 0

0 0 +5

0 +5 0

0 +5 +5

+5 0 0

+5 0 +5

+5 +5 0

+5 +5 +5

Tabla 6.2E

3.3. SALIDA DEL ACARREO DEL SUMADOR.

Co de X + Y +Ci
Donde X y Y = VARIABLES.
Ci = ACARREO DE ENTRADA.
Co = ACARREO DE SALIDA.

+5V 1
3
X 2 7400 L1

Y 4 6 3
5 7400 7410 6 Co
4
Ci 5
9
7400 8
10

Figura 6.3

AUTOR: JOS TORRES A. UNIAUTNOMA Pgina 4 de 15


X Y Ci Co
0 0 0
0 0 +5
0 +5 0
0 +5 +5
+5 0 0
+5 0 +5
+5 +5 0
+5 +5 +5

Tabla 6.3 E

3.4. SUMADOR TOTAL CON MEDIO SUMADORES X + Y + Ci.

4 7404
6 1 2
5 7400 L1
+5V 4
6 3 7404
X 5 7486 1 5 6 Co
2 7402

Ci 10 7404 L2
7400 8 3 4
9
10
7486 8 S
9

Figura 6.4

AUTOR: JOS TORRES A. UNIAUTNOMA Pgina 5 de 15


X Y Ci S CO

0 0 0

0 0 +5

0 +5 0

0 +5 +5

+5 0 0

+5 0 +5

+5 +5 0

+5 +5 +5

Tabla 6.4E

3.5. SUMADOR BINARIO PARALELO DE DOS BITS.

X 1 XO X 1 XO
+ Y1 Y O + Y1 YO
------------------- -------------
SUMA CO1 S1 SO

Figura 6.5

AUTOR: JOS TORRES A. UNIAUTNOMA Pgina 6 de 15


3.5.1.El circuito de la figura 6.5 es un sumador paralelo de dos bits permite sumar
X1, XO, ms Y1, YO, el total de la suma es CO1 S1 SO expresada en notacin
binaria.

La tabla 6.5E consta de dos secciones. Una para los datos experimentales
y la otra seccin es la suma binaria numrica con el fin de comprobar el
dato del experimento. Cada lnea debe ser completada antes de proceder
con la siguiente. En la seccin de notacin binaria equivalente utilice una
lgica positiva, donde 1 2,5 volt, 0 0,5V exprese el nmero X1 XO y Y1
Y2 en notacin binaria.

Proceda hacer las mediciones de voltaje de la lnea, anote los valores en


las columnas de datos experimentales, llvelos a notacin binaria y anote el
resultado en la columna SE Suma experimental.
Proceda a realizar la suma aritmtica de X1XO mas Y1YO y anote el
resultado en la columna SC suma calculada SC y SE deben ser iguales lnea
por lnea si no es a si llame al profesor

Dato experimental Binario Equivalente en notacin


Binaria
X 1X O CO1S1SO
X1 XO Y1 Y O C O S1 SO X 1X O Y 1Y O + Y1 YO (Experimen-
1 tal)
SC SE

0 0 0 0

+5 +5 +5 +5

+5 0 +5 +5

0 +5 +5 0

Tabla 6.5E

AUTOR: JOS TORRES A. UNIAUTNOMA Pgina 7 de 15


3.5.2. Mida con el osciloscopio los valores segn la tabla 6.6. y antelos

X1 X0 Y1 Y0 C01 S1 S0

a 0 0 0 +5

b 0 +5 0 +5

c 0 +5 +5 +5

d +5 0 +5 0

e +5 0 +5 +5

Tabla 6.6.E

3.6. SUMADOR TOTAL DE 4 BIT Y SUBSTRACTOR TOTAL de 4 BIT EN


COMPLEMENTO A 2

El IC 7483 es de media escala de integracin los cuales pueden contener


entre 12 y 100 compuertas lgicas, este IC acta como sumador total de 4
bit y como substractor total en complemento a 2 la suma o diferencia puede
visualizarse por medio de LEDs.

AUTOR: JOS TORRES A. UNIAUTNOMA Pgina 8 de 15


CO CO acarreo de entrada (0)
+A A3 A2 A1 AO
+B B3 B2 B1 BO
C4 S3 S2 S1 SO

Acarreo de salida
NOTA: La condicin de suma o substraccin se selecciona por medio
del interruptor (ver figura 6.7)

3.6.1.Seleccione la condicin de suma con el interruptor (figura 6.7) y realice la


suma de los nmero binarios dados en la tabla 6.7E, anote los valores de
voltaje.

NOTA: Compruebe en cada lnea los resultados, por conversin a


sistema decimal.

3.6.2.Seleccione la condicin de substraccin, proceda en la misma forma que el


paso anterior, para los datos de la tabla 6.8E.

Binario: Decimal:
A ms B ms Co = Sum A+B=s
A3A2A1A0 B3B2B1B0 C0 C4 S3S2S1S0

1 1010 0101 0

2 1010 0011 0

3 1111 0110 0

4 1111 1111 0

Tabla 6.7E

AUTOR: JOS TORRES A. UNIAUTNOMA Pgina 9 de 15


Binario: Decimal:
A menos B = Diferencia A-B=D
A3A2A1A0 B3B2B1B0 C4 S3S2S1S0

1 1010 0101

2 1010 0011

3 1111 0110

4 1111 1111

5 0101 1010

Tabla 6.8E

4.RESULTADOS

4.1.Usando una lgica positiva, complete las siguientes tabla acorde con los datos
experimentales

1 2.5 volts, 0 0,5 volts

X Y C1 S CO X Y C1 S CO

0 0 0

0 0 +5

0 +5 0

0 +5 +5

+5 0 0

+5 0 +5

+5 +5 0

+5 +5 +5

Tabla 6.1R, 6.2R, 6.3R Tabla 6.4R

AUTOR: JOS TORRES A. UNIAUTNOMA Pgina 10 de 15


Complete la tabla 6.6R basado en los datos experimentales del paso 4.5.2

Notacin Binaria Decimal Equivalente


X 1X 0 Y 1Y 0 X 1X 0 CO1S1SO X 1X O Y 1Y O X 1X O
Ms Y1Y0 ms Y1YO
SC SE
Suma Suma
Calculada Experimental

Tabla 6.6.R

Nota: SC = Suma calculada


Se = Suma experimental

5. CONCLUSIONES

5.1.Compare los datos del sumador total obtenidos en los pasos 4.1, 4.2, 4,4,
contra la tabla de verdad para el sumador total. Explique el principio para la salida
en un sumador total en los circuitos de las figura 6.1, 6.2, 6.4

5.2.En el circuito de la figura 6.3. La salida del acarreo para el sumador total es el
correcto?
Explique la equivalencia de este circuito con la expresin booleana

CO = XYCi + XYCi + XYCi + XYCi

5.3.La salida del prstamo en el substractor total Bo (Barrow out) est dado por la
expresin:

BO = XYBi XYBi + XYBi + XYBi

Demuestre por medio de un mapa de Karnaugh que se puede reducir a: Bo = XY +


Ybi + Xbi

AUTOR: JOS TORRES A. UNIAUTNOMA Pgina 11 de 15


Dibuje el diagrama del circuito lgico para la reduccin, utilice la compuertas 7400
y 7410

5.4.Porqu en el paso 4.5.1. Tabla 6.5E la suma calculada (SC), debe ser igual a
la suma experimentado (SE)?

5.5.Explique como el interruptor suma/substraccin (fig. 6.6.). Controla que los IC


7483/7486 acten como sumadores o substractores en complemento a 2.

5.6. Explique de donde se obtiene el valor de C4 en la tabla 6.7E y circuito de la


figura 6.6.

5.7. Explique los valores obtenidos en la tabla 6.8E para C4, S3, S2, S1, So

AUTOR: JOS TORRES A. UNIAUTNOMA Pgina 12 de 15


LABORATORIO DE ELECTRONICA DIGITAL.
INFORME PRELIMINAR LABORATORIO N 6.
FECHA_____________

PARTICIPANTES _______________________________
_______________________________
_______________________________

RESPUESTAS:

Variable J K L M
Full Adder X Y C1 S
Full X Y B1 D
Substractor
0 0 0
0 0 +5
0 +5 0
0 +5 +5
+5 0 0
+5 0 +5
+5 +5 0
+5 +5 +5

TABLA 6.1E.

Variable J K L M
Full Adder X Y C1 S
Full X Y B1 D
Substractor
0 0 0
0 0 +5
0 +5 0
0 +5 +5
+5 0 0
+5 0 +5
+5 +5 0
+5 +5 +5
TABLA 6.2E.

AUTOR: JOS TORRES A. UNIAUTNOMA Pgina 13 de 15


X Y Ci S CO
X Y Ci Co
0 0 0
0 0 0
0 0 +5 0 0 +5
0 +5 0 0 +5 0
0 +5 +5 0 +5 +5
+5 0 0 +5 0 0
+5 0 +5 +5 0 +5
+5 +5 0 +5 +5 0
+5 +5 +5 +5 +5 +5

TABLA 6.3 E. TABLA 6.4E.

Dato experimental Binario Equivalente en notacin


Binaria
X 1X O CO1S1SO
X1 XO Y1 Y O C O S 1 SO X1X Y1YO + Y1 YO (Experimen-
1 O tal)
SC SE
0 0 0 0
+5 +5 +5 +5
+5 0 +5 +5
0 +5 +5 0

TABLA 6.5E.

X1 X0 Y1 Y0 C01 S1 S0
a 0 0 0 +5
b 0 +5 0 +5
c 0 +5 +5 +5
d +5 0 +5 0
e +5 0 +5 +5

TABLA 6.6.E.

AUTOR: JOS TORRES A. UNIAUTNOMA Pgina 14 de 15


Binario: Decimal:
A ms B ms Co = Sum A+B=s
A3A2A1A0 B3B2B1B0 C0 C4 S3S2S1S0

1 1010 0101 0

2 1010 0011 0

3 1111 0110 0

4 1111 1111 0

TABLA 6.7E.

Binario: Decimal:
A menos B = Diferencia A-B=D
A3A2A1A0 B3B2B1B0 C4 S3S2S1S0
1 1010 0101
2 1010 0011
3 1111 0110
4 1111 1111
5 0101 1010

TABLA 6.8E.

AUTOR: JOS TORRES A. UNIAUTNOMA Pgina 15 de 15

Você também pode gostar