Escolar Documentos
Profissional Documentos
Cultura Documentos
INGENIERIA ELECTRICA
NOMBRE: ALVAREZ PASTUA JORGE ENRIQUE
CURSO: QUINTO A
MATERIA: CONTROL INDUSTRIAL
1. En un cierto proceso en el cual intervienen tres sustancias A, B y C, un operario
debe trasportarlas desde una mesada hacia el horno de una por vez, segn una
serie de pasos que l conoce. Ahora bien, cuando las sustancias A y C o B y C se
encuentran juntas ya sea en el horno o en la mesada deben ser agitadas
continuamente. Suponiendo que cuando el operario est presente agita dicha
substancias y que existe la forma de determinar la presencia de las tres sustancias,
se necesita realizar un circuito que avise al operador si por error dejo solas sin
agitar en la mesada o en el horno algunos de los pares de substancias mencionadas.
TABLA DE VERDAD
D A B C S
0 0 0 0 0
0 0 0 1 0
0 0 1 0 0
0 0 1 1 1
0 1 0 0 0
0 1 0 1 1
0 1 1 0 0
0 1 1 1 1
1 0 0 0 1
1 0 0 1 0
1 0 1 0 1
1 0 1 1 0
1 1 0 0 1
1 1 0 1 0
1 1 1 0 0
1 1 1 1 0
SIMPLIFICACION
= + + + + +
= + +
= ( + ) + ( + )
= + + + +
MAPA K
CD
AB
1
1 1
= + +
1
+ +
1 1
CIRCUITO
2. Disee un circuito que realice la suma aritmtica de dos nmeros binarios, uno de
un bit (A) y otro de dos bits (B1 B0), cuyo resultado tambin este dado en binario.
TABLA DE VERDAD
B1 B0 A S1 S0
0 0 0 0 0
0 0 1 0 1
0 1 0 0 1
0 1 1 1 0
1 0 0 0 1
1 0 1 1 0
1 1 0 1 0
1 1 1 1 1
SIMPLIFICACION
Funciones cannicas
= B BA + B B A + B BA + B B A
= + A + A
= B B A + B BA + B B A + B B A
B )A
= (B B + B B)A + (BB + B
= (B B )A + (B B ) A
= A
MAPAS K
S1
AB
C
1 1 1 = + A + A
S0
AB
C
1 1
SIMPLIFICACION
= + + +
= ( + ) ( + ) + ( + )
= (1) () + ()
= + +
= + + + + +
= ( + ) ( + ) + ( + ) ( + ) + ( + )(
+ )
= + +
MAPA K
BC
A
1 1 1 = + +
BC
A
1 1 1
1 1 1 = + +
CIRCUITO
4. Disee un comparador de magnitud para nmeros de dos bits
A B C D S0 S1 S3
0 0 0 0 0 1 0
0 0 0 1 0 0 1
0 0 1 0 0 0 1
0 0 1 1 0 0 1
0 1 0 0 1 0 0
0 1 0 1 0 1 0
0 1 1 0 0 0 1
0 1 1 1 0 0 1
1 0 0 0 1 0 0
1 0 0 1 1 0 0
1 0 1 0 0 1 0
1 0 1 1 0 0 1
1 1 0 0 1 0 0
1 1 0 1 1 0 0
1 1 1 0 1 0 0
1 1 1 1 0 1 0
SIMPLIFICACIN
0 = + + + + +
0 = + + +
0 = ( + ) + +
0 = ( + ) + ( + )
= + +
= + + +
2 = + + + + +
2 = + + +
2 = ( + ) +
= + +
MAPA K
CD
AB
1
= + +
1 1 1
1 1 CD
AB
1
1
1 = + + +
CD
AB
= + 1 1 1
+ 1 1
CIRCUITO
1
SIMPLIFICACION
= + +
= + ( + )
= +
MAPA K
AB
C
1
1 1 = +
CIRCUITO
BIBLIOGRAFIA
Jose, G. (2004). Sistemas Digitales. Riobamba.
https://www.google.com/url?sa=t&rct=j&q=&esrc=s&source=web&cd=1&cad=rja&uact=8&ve
d=0ahUKEwjtssGQzODPAhUE7B4KHUFFD6MQFgghMAA&url=http%3A%2F%2Fes.slideshare.ne
t%2Fccardelo%2Fproblemas-resueltos-electrnica-digital&usg=AFQjCNF7wht627j8oygs7tTj6I9B-
A6MXg&sig2=-bYO6h56ROHFmBjD29PnvA
Ilustracin 1Tomado del libro Problemas resueltos de Electrnica Digital de Machado Snchez Felipe
DR
0 1 11 10
0 0 0 0 0
VS 1 1 1 0 1
11 0 0 0 0
10 0 0 0 0
= +
(
= + )
Ilustracin 2 Tomado del libro Problemas resueltos de Electrnica Digital de Machado Snchez Felipe
2.- Se quiere realizar un circuito para activar la alarma de incendios (A) para la
evacuacin de un edificio. Para ello se tiene un sensor de gases (G), un sensor de humos
(H), y dos seales procedentes de un termmetro que indican si la temperatura es mayor
de 45C (T45) y si la temperatura es mayor de 60C (T60).
Debido a que a veces los sensores detectan humos y gases que no siempre proceden
de incendios (por ejemplo de los cigarrillos o las cocinas), para evitar falsas alarmas, la
seal A se activar cuando se cumplan las siguientes condiciones:
Si la temperatura es mayor de 60C siempre se activar la alarma
Si la temperatura est entre 45C y 60C se activar la alarma slo si han detectado
gases o humos (o ambos).
Si la temperatura es menor de 45C se activar la alarma slo si se detectan gases y
humos
Resumiendo, las 4 seales binarias de entrada y la salida:
G: vale '1' si se detecta GAS resultante de la combustin.
H: vale '1' si se detecta HUMO.
T45: vale '1' si la temperatura es superior a 45C
T60: vale '1' si la temperatura es superior a 60C
La seal de salida A (alarma) se activar a nivel alto
Se pide
a) Realizar la tabla de verdad de la seal de alarma (A) a partir de las seales de
entrada (G, H, T45, T60) .
b) Obtener la expresin reducida en suma de productos y producto de sumas
c) Dibujar el esquema en puertas de estas expresiones
Solucin:
a)
G T45 T60 H A
0 0 0 0 0 Condiciones normales: NO Alarma
0 0 0 1 0 Slo humo: NO Alarma
0 0 1 0 X La temperatura no puede ser mayor que 60 y menor que 45
0 0 1 1 X
0 1 0 0 0 temperatura mayor que 45, sin humo ni gas: NO Alarma
0 1 0 1 1 Hay humo y temperatura mayor que 45 : Alarma
0 1 1 0 1 Ms de 60: alarma
0 1 1 1 1
0 0 0 0 0 Slo gas: NO Alarma
0 0 0 1 1 Gas y Humo aunque temperatura sea menor que 45: alarma
0 0 1 0 X La temperatura no puede ser mayor que 60 y menor que 45
0 0 1 1 X
0 1 0 0 1 Hay gas y temperatura mayor que 45 : Alarma
0 1 0 1 1
0 1 1 0 1 Ms de 60: alarma
0 1 1 1 1
B)
T60-H
0 1 11 10
0 0 0 x x
G-T45 1 0 1 1 1
11 1 1 1 1
10 0 1 x x
= 60 + 45 + + 45
= ( + 60 + ) (45 + ) (45 + )
C)
Ilustracin 4Tomado del libro Problemas resueltos de Electrnica Digital de Machado Snchez Felipe
= + + +
= + + + + +
B-C B-C
0 1 11 10 0 1 11 10
A 0 1 A 0 1 1 1
1 1 1 1 1 1 1 1
= + +
= + +
a b c d S
0 0 0 0 1
0 0 0 1 1
0 0 1 0 1
0 0 1 1 0
0 1 0 0 1
0 1 0 1 0
0 1 1 0 0
0 1 1 1 0
1 0 0 0 0
1 0 0 1 0
1 0 1 0 0
1 0 1 1 0
1 1 0 0 0
1 1 0 1 0
1 1 1 0 0
1 1 1 1 0
C-D
0 1 11 10
0 1 1 0 1
A-B 1 1 0 0 0
11 0 0 0 0
10 0 0 0 0
=
+
+
= +
+
+ +
. + +
+
c-d
c-d
0 1 11 10
0 1 11 10
0 0 0 0 0
0 0 1 1 0
a-b 1 0 0 0 0
a-b 1 0 1 1 0
11 1 1 1 1
11 0 1 1 0
10 0 0 1 1
10 0 1 1 0
= + = ( + ) =
(Selectividad andaluza junio - 99)
https://sanchoamigo.wordpress.com/2011/08/29/importancia-del-conocimiento-de-las-
diferencias- hombre- mujer-para- la-convivencia/
PARALELO: A
LATACUNGA ECUADOR 2016
D i L D I
0 0 0 0 0
0 0 1 0 0
0 1 1 0 1
1 0 0 1 0
1 0 1 1 0
1 1 0 0 1
1 1 1 1 0
De las funciones deducidas de la tabla, situamos sus trminos sobre las cuadrculas
correspondientes de tres variables y la simplificacion por karnaugh.
A B C M L
0 0 0 0 0
0 0 1 0 0
0 1 1 0 1
1 0 0 1 0
1 0 1 1 0
1 1 0 0 1
1 1 1 1 0
A B C F
0 0 0 0
0 0 1 1
0 1 1 1
1 0 0 0
1 0 1 1
1 1 0 0
1 1 1 1
Situamos los trminos que hacen verdadera la funcin sobre la cuadricula de tres
variables para simplificar por el mtodo de Karnaugh.
La funcin obtenida es
A B C D S
0 0 0 0 1
0 0 0 1 1
0 0 1 0 1
0 0 1 1 0
0 1 0 0 1
0 1 0 1 0
0 1 1 0 0
0 1 1 1 0
1 0 0 0 0
1 0 0 1 0
1 0 1 0 0
1 0 1 1 0
1 1 0 0 0
1 1 0 1 0
1 1 1 0 0
1 1 1 1 0
Obtenemos la funcin.
El esquema del circuito con puertas lgicas.
55
A B C D S1 S2
0 0 0 0 1 0
0 0 0 1 1 1
0 0 1 0 1 0
0 0 1 1 0 1
0 1 0 0 1 0
0 1 0 1 0 1
0 1 1 0 0 0
0 1 1 1 0 1
1 0 0 0 0 0
1 0 0 1 0 1
1 0 1 0 1 0
1 0 1 1 1 1
1 1 0 0 1 0
1 1 0 1 1 1
1 1 1 0 1 0
1 1 1 1 1 1
EJERCICIO 1
Disear un circuito combinacional que detecte cuando un nmero binario de 4 bits es
mltiplo de 2
TABLA DE VERDAD
A B C D S 00 01 11
10
0 0 0 0 0 1
0 0 0 1 0 00
0 0 1 0 1
0 0 1 1 0 01
0 1 0 0 1
0 1 0 1 0 11
0 1 1 0 1
0 1 1 1 0 1
10
1 0 0 0 1
1 0 0 1 0
1 1
1 0 1 0 1
1 0 1 1 0
1 1 0 0 1 1 1
1 1 0 1 0
1 1 1 0 1
1 1 1 1 0 1 1
S=CD+AD+BD
CIRCUITO
A B C D
EJERCICIO 2
Disear un circuito combinacional cuya entrada sea un nmero menor o igual que 15 y
cuya salida sea la parte entera de su raz cuadrada debidamente codificada. Dicho
circuito debe tener tambin una lnea de salida que indique si el nmero introducido
era o no cuadrado perfecto.
TABLA DE VERDAD
A B C D N1 N0 P
0 0 0 0 0 0 1
0 0 0 1 0 1 1
0 0 1 0 0 1 0
0 0 1 1 0 1 0
0 1 0 0 1 0 1
0 1 0 1 1 0 0
0 1 1 0 1 0 0
0 1 1 1 1 0 0
1 0 0 0 1 0 0
1 0 0 1 1 1 1
1 0 1 0 1 1 0
1 0 1 1 1 1 0
1 1 0 0 1 1 0
1 1 0 1 1 1 0
1 1 1 0 1 1 0
1 1 1 1 1 1 0
MAPAS K
00 01 11 10 00 01 11 10 00 01 11 10
00 00 1 1 1 00 1 1
01 1 1 1 1 01 01 1
11 1 1 1 1 11 1 1 1 1 11
10 1 1 1 1 10 1 1 1 10 1
N1= A+B
N0= AB+BC+BD P= ACD+BCD
CIRCUITO
A B C D N1
N0
EJERCICIO 3
Supongamos que hay un nudo de tuberas, 4 de entrada y 4 de salidas. La tubera A
aporta de media 5 litros por minuto, la B 15 litros/minuto, la C 25 litros/minuto y la D 30
litros/minuto. Cuatro sensores, uno por tubera de entrada, nos indican por qu tubera
est circulando el agua. Las tuberas de salida son SA, SB, SC y SD y pueden recoger
5, 10, 20 y 40 litros por minuto respectivamente. Cada tubera de salida est regulada
por una vlvula que nicamente tiene dos estados: cerrada (un cero lgico) o abierta
(un uno lgico). Teniendo en cuenta que slo puede circular agua en dos tuberas de
entrada simultneamente, activar las vlvulas de las tuberas de salida necesarias
para que salga tanto caudal de agua como entra.
a) Representar la tabla de verdad de la funcin.
b) Obtener las funciones lgicas simplificadas para las cuatro vlvulas.
c) Implementar el circuito de control de la vlvula de la tubera SB utilizando slo
puertas NAND.
d) Implementar el circuito de control de la vlvula de la tubera SC empleando
decodificadores de 3 a 8.
TABLA DE VERDAD
MAPAS K
CIRCUITO
Nos piden realizar el diseo con decodificadores de 3 a 8. Como tenemos 4 entradas, en realidad
necesitamos un decodificador de 4 a 16. El diseo con decodificadores se realiza los trminos
mnimos de la funcin lgica y unindolos con una puerta OR.:
Se pide realizar el diagrama de bloques del circuito: Para el diseo se podr emplear
cualquiera de los siguientes bloques sin necesidad de describirlos en puertas (no todos
son necesarios): multiplexores, sumadores, codificadores, decodificadores,
demultiplexores, comparadores y decodificadores de 7 segmentos. Todos ellos de uno
o varios bits. Adems se podr emplear cualquier tipo de puertas lgicas. Cualquier otro
bloque deber ser descrito en funcin de los bloques citados o en puertas. Es muy
importante indicar todos los nombres de cada seal y su ndice (o peso lgico). Se
valorar la reduccin de componentes del circuito y la sencillez.
TABLA DE VERDAD
CIRCUITO
EJERCICIO 5
Disee un circuito combinacional que tome como entrada una seal de 4 bits y genere
como nica salida 1 cuando la mayora de entrada sean 0
TABLA DE VERDAD
00 01 11 10
A B C D S
0 0 0 0 1
0 0 0 1 1
0 0 1 0 1
0 0 1 1 0
0 1 0 0 1
0 1 0 1 0
0 1 1 0 0
0 1 1 1 0
1 0 0 0 1
1 0 0 1 0
1 0 1 0 0
1 0 1 1 0
1 1 0 0 0
1 1 0 1 0
1 1 1 0 0
1 1 1 1 0
00
01
11 1 1 1
10
1
S= ABC+ABD+BCD
CIRCUITO
A B C D
INGENIERA ELCTRICA
AUTOR:
CURSO:
QUINTO ELCTRICA A
TEMA:
CONTROL INDUSTRIAL
DOCENTE:
Ing. Rommel Suarez
FECHA
18/07/2016
LATACUNGA ECUADO
Circuitos combi nacionales
:
Problema 1:
AB/CD 00 01 11 10
00
01 1 X X
11 1 1 1
10 1 X X
Simplificacin:
F= AB/CD 00 01 11 10
Circuito : 00 X 1 X X
01 1 1 1
11 X 1 1 1
10 X 1 1 1
Ejemplo 2:
Construya mediante un circuito combinatorio una maquina elemental laser que reconozca
emitiendo la seal de salida (1) si algunos de los siguientes hechos acurre. En el
procedimiento de corte y dobles de latn para la Elaboracin de muebles inmobiliar ios
Mapas de karnaugh:
AB/CD 00 01 11 10
00 1 1
01 1 1
11
10 1 1
AB/CD 00 01 11 10
00 1
01 1 1
11
10 1 1
Circuito
Ejemplo 3
Una mquina expendedora automtica proporciona productos con diversos precios:
botella de agua 0,50 , lata de refresco 1,00 , paquete de galletas 1,50 y caja de
bombones 2,00 . Slo admite una moneda de 0,50 , 1,00 2,00 para adquirir el
producto y slo devuelve cambio de 1 moneda, caso de que tuviera que devolver
cambio. Habr casos en los que, al no poder proporcionar el cambio correcto, devolver
la moneda introducida, sin proporcionar el producto.
Variables:
Entradas
Codif. moneda (m1,m0) Codificacin producto (p1,p0)
00: Ninguna 00: botella de agua
01: moneda de 0,50 01: lata de refresco
10: moneda de 1,00 10: paquete de galletas
11: moneda de 2,00 11: caja de bombones.
SALIDAS
Codif. devolucin (c1,c0) Codificacin suministro (S)
00: Ninguna 0: NO da el producto seleccionado
01: moneda de 0,50 1: SI da el producto seleccionado
10: moneda de 1,00
11: moneda de 2,00
Tablas de verdad :
Tabla de verdad:
0 0 0 0 0 0
1 0 0 0 1 0
2 0 0 1 0 0
3 0 0 1 1 0
4 0 1 0 0 0
5 0 1 0 1 1
6 0 1 1 0 0
7 0 1 1 1 1
8 1 0 0 0 0
9 1 0 0 1 0
10 1 0 1 0 0
11 1 0 1 1 1
12 1 1 0 0 0
13 1 1 0 1 1
14 1 1 1 0 0
15 1 1 1 0 0
Mapa de karnaugh
AB 00 01 11 10
/CD
00 0
01 0 1 1
11 0 1
10 0 1
F= B+D+A-BCD
CIRCUITO SIMPLIFICADO
Ejemplo 4:
Disear un circuito combi nacional cuya entrada sea un nmero menor o igual que 15 y
cuya salida sea la parte entera de su raz cuadrada debidamente codificada. Dicho circuito
debe tener tambin una lnea de salida que indique si el nmero introducido era o no
cuadrado perfecto.
A B C D N1 N0 P
0 0 0 0 0 0 0 1
1 0 0 0 1 0 1 1
2 0 0 1 0 0 1 0
3 0 0 1 1 0 1 0
4 0 1 0 0 1 0 1
5 0 1 0 1 1 0 0
6 0 1 1 0 1 0 0
7 0 1 1 1 1 0 0
8 1 0 0 0 1 0 0
9 1 0 0 1 1 1 1
10 1 0 1 0 1 1 0
11 1 0 1 1 1 1 0
12 1 1 0 0 1 1 0
13 1 1 0 1 1 1 0
14 1 1 1 0 1 1 0
15 1 1 1 0 1 1 0
Mapas de karnaut
N1
00 01 11 10
00
01 1 1 1 1
11 1 1 1 1
10 1 1 1 1
N1= A+B
00 01 11 10
00 1 1 1
01
11 1 1 1 1
10 1 1 1
N2= (A+B) (B+C+D)
P=
AB/CD 00 01 11 10
00 1 1
01 1
11
10 1
P= -A-D
GRAFICO CIRCUITAL
Ejemplo 5
Disear un circuito al que se le introducen los 4 bits de un cdigo hexadecimal y cuya
salida es la excitacin para activar un desplaye de 7 segmentos, de acuerdo con la figura
adjunta. Que imprima CONTROL UTC
DISPLEY DE 7 SEGMENTOS
Tabla de verdad:
A B C D S0 S1 S2 S3 S4 S5 S6
0 0 0 0 0 0 1 1 1 0 1 C
1 0 0 0 1 0 1 1 1 1 1 1 O
2 0 0 1 0 1 0 1 0 1 0 0 n
3 0 0 1 1 1 1 1 1 0 0 0 t
4 0 1 0 0 1 1 1 0 1 0 1 R
5 0 1 0 1 0 1 1 1 1 1 1 O
6 0 1 1 0 0 1 1 1 0 0 0 L
7 0 1 1 1 0 1 1 1 1 1 0 U
8 1 0 0 0 1 1 1 1 0 0 0 t
9 1 0 0 1 0 1 1 1 0 0 1 C
10 1 0 1 0 0 0 0 0 0 0 0 0
11 1 0 1 1 0 0 0 0 0 0 0 0
12 1 1 0 0 0 0 0 0 0 0 0 0
13 1 1 0 1 0 0 0 0 0 0 0 0
14 1 1 1 0 0 0 0 0 0 0 0 0
15 1 1 1 0 0 0 0 0 0 0 0 0
GRAFICO:
C O n t R O L
U t C
DOCENTE:
Rommel Suarez
Nombre Estudiante:
Darwin David Snchez Mamarandi
Nivel:
Quinto electrica A.
Materia
Control Industrial
LATACUNGA- ECUADOR
2016-2017
C. el circuito sera:
3. Un circuito digital posee una entrada de seal, E, otra entrada de seleccin, S, y
dos salidas de seal Y1 e Y2, siendo su funcionamiento el siguiente:
Si S = 1, Y1= E y Y2= 0
Si S = 0, Y2= E y Y1= 0
Obtenga un circuito lgico Que realice dicha funcin.
Resulta W= I0 S+ I1 S
El circuito ser
Y su circuito
UNIVERSIDAD TCNICA DE COTOPAXI
A B C D M m l
0 0 0 0 0 0 1
0 0 0 1 0 1 0
0 0 1 0 0 1 0
0 0 1 1 0 1 0
0 1 0 0 1 0 0
0 1 0 1 0 0 1
0 1 1 0 0 1 0
0 1 1 1 0 1 0
1 0 0 0 1 0 0
1 0 0 1 1 0 0
1 0 1 0 0 0 1
1 0 1 1 0 1 0
1 1 0 0 1 0 0
1 1 0 1 1 0 1
1 1 1 0 1 0 1
M= BC'D'+AC'+ABD' 1 1 1 1 0 0 1 m= A'B'D+A'C+B'CD
l= A'B'C'D'+BC'D+ACD'+ABD
D
2.- Disee un circuito combinacional que realice la suma aritmtica de dos nmeros binarios,
uno de un bit (A) y otro de dos bits (B1 B0), y cuyo resultado tambin est dado en binario (S1
S0).
B1 B0 A S1 S2
0 0 0 0 0
0 0 1 0 1
0 1 0 0 1
0 1 1 1 0 S1= B1B0+B1A+B0A S2= B1'0'A+B1'B0A'+B1B0'A'+B1B0A
1 0 0 0 1
1 0 1 1 0
1 1 0 1 0
1 1 1 1 1
3.- La figura adjunta representa un comparador binario de dos nmeros (A y B), de dos bits cada
uno. La salida toma el valor lgico 1 cuando se cumple que A B.
A1 A0 B1 B0 S
0 0 0 0 0
0 0 0 1 0
0 0 1 0 0
0 0 1 1 0
0 1 0 0 1
0 1 0 1 0
0 1 1 0 0
0 1 1 1 0
1 0 0 0 1
1 0 0 1 1
1 0 1 0 0
1 0 1 1 0
1 1 0 0 1
1 1 0 1 1
1 1 1 0 1
1 1 1 1 0
S= A0B1'B0'+A1B1'+A1A0B0'
4.- Un circuito combinacional consta de dos entradas de datos A y B, dos entradas de seleccin
de operacin S1 y S0 y una salida Y de un solo bit. Funciona del siguiente modo con l as seales
S1 y S0, puede seleccionarse la funcin lgica Y, segn la siguiente tabla:
A B S1 S0 Y
0 0 0 0 0
0 0 0 1 0
0 0 1 0 1
0 0 1 1 1
0 1 0 0 1
0 1 0 1 0
0 1 1 0 1
0 1 1 1 0
1 0 0 0 1
1 0 0 1 0
1 0 1 0 0
1 0 1 1 1
1 1 0 0 0
1 1 0 1 1
1 1 1 0 0
1 1 1 1 0
Y= A'B'S1+A'BS0'+AB'S1'S0'+B'S1S0+ABS1'S0
A B S1 S0
5.- Un circuito digital tiene dos entradas de seal, E0 y E1, una entrada de seleccin, S, y una
salida, F, siendo su funcionamiento el siguiente: si S = 0, F toma el mismo valor que E0; si S = 1,
F toma el mismo valor que E1.
E1 E0 S F
0 0 0 0
0 0 1 0
0 1 0 1 F= E0C'+E1S
0 1 1 0
1 0 0 0
1 0 1 1
1 1 0 1
1 1 1 1
FECHA: 17-10-2016
LATACUNGA-ECUADOR
ABRIL-AGOSTO 2016
Ejercicio N1
Construir la tabla de funciones de salida f 1, f 2, f 3, f 4, para un circuito que convierte
seales de entrada en el cdigo 8, 4, -2, -1 a seales en el cdigo Gray. Minimizar f 1
mediante mapas de Karnaugh haciendo uso de condiciones irrelevantes. Implementar f 1
en dos etapas por medio de compuertas NO-O (NOR).
Solucin
Tabla de verdad:
Si los estados [1], [2], [3], [12], [13], [14] se presentan a la entrada, a la salida hay error
y se presenta por 1111. Por lo tanto las condiciones irrelevantes son: 1, 2, 3, 12, 13, 14.
Funciones:
f1 = (8, 15)
f2 = (4, 11, 10, 9, 8, 15)
f3 = (6, 5, 4, 11)
f4 = (6, 7, 10, 11, 15)
Cambio a forma :
f1 = (8, 15) = (0, 4, 5, 6, 7, 9, 10, 11)
Mapa de Karnaugh:
Ecuacin Simplificada:
Diagrama de Compuertas Lgicas:
Ejercicio N2
Obtenga el logigrama lgico mnimo del conversor de cdigo de Exceso 3 (BCD) a un
cdigo BCD cuyas combinaciones 0, 1, 2, 3, 4 estn excedidas en 2 y las restantes estn
disminuidas en 9.
Solucin
Tabla de Verdad:
Funciones:
Y1 (A, B, C, D) = (3, 4, 5)
Y2 (A, B, C, D) = (0, 1, 2, 5)
Y3 (A, B, C, D) = (1, 2, 8, 9)
Y4 (A, B, C, D) = (0, 2, 4, 7, 9)
Mapas de Karnaugh:
Funciones Simplificadas:
Solucin
Tabla de verdad:
Mapas de Karnaugh:
Funciones Simplificadas:
Tabla de verdad:
Mapa de Karnaugh:
Funcin Simplificada:
Mapas de Karnaugh:
Funciones Simplificadas:
Diagrama de Compuertas Lgicas:
INTEGRANTE:
Fernando Tacle
DOCENTE:
Control Industrial
Latacunga Ecuador
1. Utilizando el menor nmero de compuertas y un multiplexor de 4x1 impleme nte
la siguiente funcin booleana (1,2,3,4,5,8,9,12,14,15)
D 0 1
A B C D F C
0 0 0 0 0 0 0 1
C+D
1 0 0 0 1 1 1 1 1
2 0 0 1 0 1 D 0 1
3 0 0 1 1 1 C
4 0 1 0 0 1 0 1 1
C`
5 0 1 0 1 1 1
6 0 1 1 0 0
7 0 1 1 1 0
D 0 1
C
C`
8 1 0 0 0 1 0 1 1
9 1 0 0 1 1 1
10 1 0 1 0 0 D 0 1
11 1 0 1 1 0 C
C+D`
12 1 1 0 0 1 0 1
13 1 1 0 1 0 1 1 1
14 1 1 1 0 1
15 1 1 1 1 1 A B S0
0 0 0 C+D
1 0 1 C`
2 1 0 C`
3 1 1 C+D`
2. Disee un circuito combinacional que permita identificar cuando un nmero
binario de cuatros bits es mltiplo de 3, utilice para el efecto un demultiplexor de
1 a 4 y el menor nmero de compuertas adicionales.
A B C D F D 0 1
C
0 0 0 0 0 0
1 0 0 0 1 0 0
CD 1 1
2 0 0 1 0 0
3 0 0 1 1 1 D 0 1
4 0 1 0 0 0 C
5 0 1 0 1 0 CD` 0
6 0 1 1 0 1 1 1
7 0 1 1 1 0 D 0 1
8 1 0 0 0 0 C
9 1 0 0 1 1 0 1
10 1 0 1 0 0 C`D 1
11 1 0 1 1 0
12 1 1 0 0 1
D 0 1
C
13 1 1 0 1 0 (CD)`
0 1
14 1 1 1 0 0 1 1
15 1 1 1 1 1
A B S0
0 1 0 CD
1 1 1 CD`
2 1 0 C`D
3 1 1 (CD)`
3. Disee un circuito secuencial que permita contar ascendente o desendente
nmeros de 2 bits para el efecto utilice flip flops tipo D.
X=1 X=1
X=0 X=0
E1/00 E1/10
X QA QB Qa(n+1) Qb(n+1) DA DB
0 0 0 0 0 1 0 1
1 0 0 1 1 0 1 0
2 0 1 0 1 1 1 1
3 0 1 1 0
E1/11 0 0 0
4 1 0 0 1 1 1 1
5 1 0 1 0 0 0 0
QA QB 00
6 101 1 011 100 1 QA QB 0 1 01
X 00 11 10
7 1 1 1 1 0 X 1 0
0 1 1
0 1 1
1 1 1
1 1 1
DA=QA`(XQB`+X`QB)+ QA
DB=QB`
000/010 010/100
E1/010
E0/000 E2/100
110/000 100/110
E3/110
QB QC 00 01 11 10 QB QC 00 01 11 10
QA QA
0 1 x x 0 x x 1
1 1 x x 1 x x 1
JB = QB` KB = QB
QB QC 00 01 11 10 QB QC 00 01 11 10
QA QA
0 x x 0 x x
1 x x 1 x x
JC = 0
KC= 0
5. Disee un contador de tres bits en gray ascendente utilice para el efecto flip flops
tipo T.
100/000 000/001
E0/000
101/100 E7/100 E1/001 001/011
111/101E6/101 011/010
E2/011
110/111 010/110
BC 00 01 11 10
A
TC = QC` 0 1 1
1 1 1
Informe trabajo # 1
Silva Jonathan.
jonathan.silva4@utc.edu.ec
Universidad Tcnica de Cotopaxi
I. INTRODUCCIN
En este informe se mostrara sobre el anlisis y el desarrollo de los problemas sobre circuitos
combinacionales y secuenciales mediante la elaboracin de las tablas de verdad, los mapas de
karnaugh con su funcin simplificada y realizando el circuito final.
II. DESARROLLO
Una de las actividades a resaltar es la concentracin que se debe utilizar para entender los
problemas y poder realizar la tabla de verdad con xito ya que es el paso ms importante para
poder realizar el mapa de karnaugh con xito y as poder sacar la formula y realizar el circuito con
xito y correctamente.
A. Problemas 1.
Una alarma de tres interruptores se tiene q activar cuando este solo b en off o solo b este on,
si solo est el interruptor c en on o solo est en off es indiferente la activacin del sistema,
tambin si estn todos en off es indiferente.
Tabla de verdad
A B C F
0
0 0 0 X
1
0 0 1 X
2
0 1 0 1
3
0 1 1 0
4
1 0 0 0
5
1 0 1 1
6
1 1 0 X
7
1 1 1 0
Mapas de karnaugh
A BC 00 01 11 10
0 0 X 0 1
1 X 1 0 X
Circuito final
B. Problema 2.
Teniendo en cuenta solo las entradas A B C D realizar un programa que Q=1 si el nmero de
interruptores activando superan o igualan al nmero de interruptor de desactivados realizarlo
con puertos NAND de dos entradas 7400
TABLA DE VERDAD:
A B C D Q
0 0 0 0 0 0
1 0 0 0 1 0
2 0 0 1 0 0
3 0 0 1 1 0
4 0 1 0 0 1
5 0 1 0 1 0
6 0 1 1 0 1
7 0 1 1 1 1
8 1 0 0 0 1
9 1 0 0 1 0
10 1 0 1 0 1
11 1 0 1 1 1
12 1 1 0 0 1
13 1 1 0 1 1
14 1 1 1 0 1
15 1 1 1 1 1
MAPA DE KARNAUGH:
CD 00 01 11 10
AB
00 0 0 1 0
01 0 1 1 1
11 1 1 1 1
10 0 1 1 1
FUNCION:
Q= CD + AB + BC + BD + AC + AD
Q=CD + B(A+C) + BD + A(C+D)
Q=CD + B(A+C) +BD + A(C+D)
Q=D(C+B)+ B(A+C) + A(C+D)
CIRCUITO ELECTRICO:
TABLA DE VERDAD:
A B C R D
0 0 0 0 0 0
1 0 0 1 1 0
2 0 1 0 0 0
3 0 1 1 1 0
4 1 0 0 0 0
5 1 0 1 1 0
6 1 1 0 1 0
7 1 1 1 0 1
AB 00 01 11 10
C
0 0 0 1 0
1 1 1 0 1
AB 00 01 11 10
C
0 0 0 1 0
1 1 1 0 1
FUNCIONES:
R= AC + ABC + BC
D= ABC
CIRCUITO ELECTRICO:
Fig. 3. Circuito del problema 3.
D. Problema 4.
En un proceso en el cual se usas sustancias A B C son transportadas por un operario desde la
mescladora a un horno segn una serie de pasos.
Cuando las sustancias A y C B y C se encuentran juntas ya sea en el horno o en la mesa deben
ser agitadas continuamente suponiendo que cuando el operario est presente agita las sustancias
y que existe la forma de determinar la presencia de las tres sustancias se necesita realizar un
circuito que avise al operador si por error dejo solas sin agitar en la mescladora o en el horno
algunas de los pares de sustancias mencionadas.
TABLA DE VERDAD:
A B C D F
0 0 0 0 0 0
1 0 0 0 1 0
2 0 0 1 0 0
3 0 0 1 1 1
4 0 1 0 0 0
5 0 1 0 1 1
6 0 1 1 0 0
7 0 1 1 1 1
8 1 0 0 0 1
9 1 0 0 1 0
10 1 0 1 0 1
11 1 0 1 1 0
12 1 1 0 0 1
13 1 1 0 1 0
14 1 1 1 0 0
15 1 1 1 1 0
MAPA DE KARNAUGH:
CD 00 01 11 10
AB
00 1
01 1 1
11 1
10 1 1
FUNCION:
CIRCUITO ELECTRICO:
E. Problema 5.
Disear un circuito que tome como entrada un digito BCD y obte ner a la salida el nmero por
cinco
TABLA DE VERDAD:
A B C D S0 S1 S2 S3 S4 S5 S6 S7
0 0 0 0 0 0 0 0 0 0 0 0 0
1 0 0 0 1 1 0 1 0 0 0 0 0
2 0 0 1 0 0 0 0 0 1 0 0 0
3 0 0 1 1 1 0 1 0 1 0 0 0
4 0 1 0 0 0 0 0 0 0 1 0 0
5 0 1 0 1 1 0 1 0 0 1 0 0
6 0 1 1 0 0 0 0 0 1 1 0 0
7 0 1 1 1 1 0 1 0 1 1 0 0
8 1 0 0 0 0 0 0 0 0 0 1 0
9 1 0 0 1 1 0 1 0 0 0 1 0
10 1 0 1 0 0 0 0 0 0 0 0 0
11 1 0 1 1 0 0 0 0 0 0 0 0
12 1 1 0 0 0 0 0 0 0 0 0 0
13 1 1 0 1 0 0 0 0 0 0 0 0
14 1 1 1 0 0 0 0 0 0 0 0 0
15 1 1 1 1 0 0 0 0 0 0 0 0
FUNCION S2:
S2 = AD + BCD
FUNCION S4:
S4 = AC
FUNCION S5:
S5 = AB
FUNCION S6:
S6 = ABC
III. Conclusin
En este informe hemos observado la dificultad que contraen cada problema propuesto en los
cuales observado la importancia de comprenderle y aplicarla en la tabla de verdad para as poder
efectuar el circuito ideal.
IV. Referencias
[1] R. Muhammad, Electrnica de potencia, Mexico: Prentice Hall Hispanoamerica S.A., 2000.
[2] R. Boylestar, Electrnica: Teora de Circuitos, Mxico: Pearson Educacin, 2000.
Autor
Silva Pilaguano Jonathan Stalin.
NOMBRE:
JOHANNA GRANDES ZAMBRANO
MATERIA:
CONTROL INDUSTRIAL
CICLO:
QUINTO ELCTRICA A
FECHA:
17 DE OCTUBRE DEL 2016
DOCENTE:
EJERCICIO # 1
Se desea disear un circuito combinacional que permita activar una sirena en respuesta a
tres sensores de movimiento ubicados en la sala, la cochera y la entrada principal, segn las
siguientes condiciones:
a) La alarma se podr activar y desactiva a control remoto luego de salir todos de casa
b) Para que una persona entre a la sala o cochera pasara obligadamente por la entrada
principal
c) La sirena se activa siempre y cuando se activen por lo menos dos sensores
d) Cuando el sensor de la sala es activado, el circuito adicionalmente encender un foco
que estar ubicado en la puerta principal.
Disee el diseo utilizando un multiplexor de 4x1 y compuertas adicionales.
Considerando:
A= Alarma activada = 1
B= sensor de entrada principal (activado=1)
C= sensor de la sala (activado=1)
SO= Sirena (suena = 1)
S1= foco (prendido=1)
Figura 1.1 Tabla de estados de una alarma con respuesta a tres sensores
Fuente: Realizado en Excel 2013
Figura 2.1 Grfico de un sistema combinacional que permite activar una sirena u tilizando un Mux 4x1
Fuente: Realizado en Logic simulator
EJERCICIO # 2
Disear un circuito de cuatro entradas (u, v, x, y) y una salida z que aparece de la siguie nte
forma:
a) Z es 0 si 3 o ms entradas son 1 salvo que u sea 0.
b) Si u es cero y otras dos entradas son 1, entonces z es 0
c) Si una sola entrada que no sea v es 1, entonces z es 1
d) Si u es 1 y otra entrada es 1, z es 0
e) Z es uno si u = v = x = y = 0.
PASO 2: MAPA K
uv xy
Figura 2.2 Mapa de Karnaugh de cuatro variables
Fuente: Realizado en el programa Karnaugh Map
EJERCICIO # 3
Disear un circuito lgico que controle el encendido de la luz de carretera (larga) de un
automvil, de acuerdo con las siguientes especificaciones:
La luz debe encenderse cuando la luminosidad ambiental est por debajo de un
determinado nivel, a menos que exista niebla o se detecte un cruce con otro vehculo.
Igualmente debe encenderse, incluso con luminosidad ambienta elevada, si existe un
obstculo en la trayectoria, aunque exista niebla, pero no, si se detecta un cruce con
otro vehculo.
Representacin:
S= Encendido de luces
A= Luminosidad ambiental (1= mayor, 0= menor)
B= Niebla (1=existe; 0= no existe)
D= Obstculo trayectoria (1= existe; 0= no existe)
Figura3.1 Tabla de estados de un circuito lgico que controle el encendido de la luz de carretera
Fuente: Realizado en Excel 2013
PASO 2: MAPA K
AB CD
DISEO SECUENCIAL
EJERCICIO # 4
Disear un sistema secuencial sncrono, que permita detectar la secuencia de entrada en
binario: 101 utilizando Flip Flips JK.
X=1 /S0
X=0/S0
X=1/S0
E1
I X=0 /S0
X=0 /S0 1E0 E2
00
E3 X=1/S1
Figura4.1 Diagrama de estados de un sistema secuencial sncrono
Fuente: Realizado en Excel 2013
Qt Qt+1 J K
0 0 0 X
0 1 1 X
1 0 X 1
1 1 X 0
Figura 4.3 Tabla de excitacin del FF-Jk
Fuente: Realizado en Excel 2013
K0
Q0 X 00 01 11 10
Q1
0 X X 1
1 X X 1 1 K0 = Q1 + X
S
Q0 X 00 01 11 10
Q1
0
1 1 S= Q1 Q0 X
EJERCICIO # 5
Disear un sistema secuencial sncrono, que posea las siguientes dos funciones controladas
por una variable externa:
1.- Mostrar ascendentemente los nmeros en binario del 0 al 3
2.- Mostrar descendentemente los nmeros en binario del 3 al 0
X= 0 X=0
E1/01
I
E2/10
E0/00
X=0 X=0
E3/11
Figura 5.1 Diagrama de estados de un sistema secuencial sncrono
Fuente: Realizado en Excel 2013
Qt Qt+1 J K
0 0 0 X
0 1 1 X
1 0 X 1
1 1 X 0
Figura 5.3 Tabla de excitacin del FF-Jk
Fuente: Realizado en Excel 2013
J1
Q0 X 00 01 11 10
Q1
0 1 1
1 X X X X J1= Q0X + Q0X
J1=QO X X
K1
Q0 X 00 01 11 10
Q1
0 X X X X
1 1 1 K1=Q0X + Q0X
K1= Q0 X X
J0
Q0 X 00 01 11 10
Q1
0 1 1 X X
1 1 1 X X J0= X + X
JO= 1
JO= Vcc
K0
Q0 X 00 01 11 10
Q1
0 X X 1 1
1 X X 1 1 K0 = X + X
K0= 1
K0= +Vcc
S1
Q0 X 00 01 11 10
Q1
0
1 1 1 1 1 S1= Q1
S2
Q0 X 00 01 11 10
Q1
0 1 1
1 1 1 S2= Q0
PASO 7: GRAFICAR LA FUNCIN
Figura 5.5 Grfico de la funcin simplificada en forma ascendente (1)
Fuente: Realizado en el programa Proteus 8
CONTROL INDUSTRIAL
TEMA:
NOMBRE:
LAGLA CHASILUISA DIEGO
CURSO:
5A ELCTRICA
Funcin cannica:
S A.B.C A.B.C A.B.C A.BC A.B.C
Mapa de karnaugh:
AB 00 01 11 10
C
0 0 0 0 2 1 6 1 4
1 1 1 0 3 1 7 1 5
Mapa de karnaugh:
Forma Cannica Simplificada:
S B.C A.B B.C
Circuito simplificado
3 0 0 1 1 0 1
4 0 1 0 0 0 1 01 1 5 13 8
5 0 1 0 1 0 1
6 0 1 1 0 0 1 11 3 7 15 10
7 0 1 1 1 0 1
8 1 0 0 0 0 0 10 2 6 14 11
9 1 0 0 1 1 0
10 1 0 1 0 1 0
11 1 0 1 1 0 1
12 1 1 0 0 1 0
13 1 1 0 1 0 1
14 1 1 1 0 0 1
15 1 1 1 1 0 1
Mapas karnaugh
4.- construir un
circuito combinacional
implementando
un multiplexor
para un sistema que
devuelva una salida con
valor 1 si el nmero introducido pertenece a la sucesin de Fibonacci y que este
devuelva el valor contrario si no pertenece a la secuencia:
a. Realice con un a. multiplexor 3 a 8.
b. obtenga su funcion cannica y su circuito combinacional
a.- Multiplexor 3 a 8.
Tabla de verdad Mapa karnaugh;
Decimal Entradas Salida
A B C S
0 0 0 0 1
1 0 0 1 1
2 0 1 0 1
3 0 1 1 1
4 1 0 0 0
5 1 0 1 1
6 1 1 0 0
7 1 1 1 0
S .B.C A
Circuito simplificado
Mapas k:
DA .QA DB .QB
Circuito secuencial:
UNIVERSIDAD TECNICA DE COTOPAXI
FACULTAD DE CIENCIAS DE LA INGENIERIA Y
APLICADAS
INGENIERIA ELECTRICA
ASIGNATURA:
CONTROL INDUSTRIAL
NOMBRE:
LUIS PILATAXI
CICLO:
QUINTO A
INGENIERO:
ROMMEL SUAREZ
1. Un motor elctrico puede girar en los dos sentidos por medio de dos contactos
(D) derecha y (I) izquierda es dos contactos son comandados por dos pulsadore s
del mismo nombre y un interruptor de reposo (L) de acuerdo con las siguientes
condiciones:
Si solo se pulsa uno de los dos botones de giro, el motor gira en el sentido
correspondiente.
Si se pulsan los dos botones de giro simultneamente, el sentido de giro
depende del estado del interruptor L de forma que:
Si L esta activado el motor gira a la derecha.
Si L esta en reposo el motor gira a la izquierda.
a) Tabla de verdad
b) Funcin y simplificacin
c) Circuito con compuertas
a)
d i L D I
0 0 0 0 0
0 0 1 0 0
0 1 0 0 1
0 1 1 0 1
1 0 0 1 0
1 0 1 1 0
1 1 0 0 1
1 1 1 1 0
2. Construir un circuito conbinacional implementando un multiplexor para un
sistema que devuelva una salida con valor 1 si el nmero introducido pertenece
a los 5 primeros nmeros de la serie de fibonacci y que devuelva un valor
contrario sino pertenece a la secuencia. Hacerlo de la siguiente forma.
a) Con un multiplexor de 3 a 8
b) Con un multiplexor de 2 a 4
a)
N A B C X
X0 0 0 0 1
X1 0 0 1 1
X2 0 1 0 1
X3 0 1 1 1
X4 1 0 0 0
X5 1 0 1 1
X6 1 1 0 0
X7 1 1 1 0
b)
N A B C Y
D0 0 0 0 1
D1 0 0 1 1
D0
D2 0 1 0 1 D1
D3 0 1 1 1 D0
D4 1 0 0 0 D0
D5 1 0 1 1
D6 1 1 0 0
D7 1 1 1 0
4. Disear un circuito que permita controlar una maquina (M) desde tres
interruptores de forma que se active (M) mientras que A Y B estn pulsados o
si solo C esta pulsado.
TABLA DE VERDAD
A B C M M= ABC+ABC+ABC+ABC+ABC
0 0 0 0 SIMPLIFICACION
0 0 1 1 BC
0 1 0 0 A 00 01 11 10
0 1 1
0 1 1 1
M=AB+C 1 1 1 1
1 0 0 0
1 0 1 1
1 1 0 1
1 1 1 1
1) Se desea hacer un circuito de riego automtico. El circuito deber accionar la bomba en las
siguientes condiciones:
El circuito accionar la bomba solamente cuando la tierra est seca, pero antes debe
comprobar las siguientes condiciones:
Para evitar que la bomba se estropee por funcionar en vaco, nunca se accionar la
bomba cuando el depsito de agua est vaco.
Si hay restricciones en el riego (poca de verano), slo se podr regar de noche.
En el resto del ao (si no hay restricciones) se podr regar de da y de noche (si la
tierra est seca).
VL SM DN VI BO
VL SM
0 0 0 0 0 0
1 0 0 0 1 0
DN VI 00 01 11 10
2 0 0 1 0 0 1
3 0 0 1 1 0
00
4 0 1 0 0 1
5 0 1 0 1 1
01 1
6 0 1 1 0 1
7 0 1 1 1 0
11
8 1 0 0 0 0
9 1 0 0 1 0
10 1
10 1 0 1 0 0
. .
= +
. .
11 1 0 1 1 0
12 1 1 0 0 0
13 1 1 0 1 0
14 1 1 1 0 0
15 1 1 1 1 0
4) En un aserradero existen 4 accesos por cuales entran los troncos, en los mismos accesos
existen sensores que detectan cuando entra un tronco, el funcionamiento de las maquinas
vienen condicionado por el nmero de troncos que ingresan: Cuando ingresa un tronco el
sistema abre una escotilla y lo desva al CUARTO 1 para fabricar palillos de dientes, cuando
ingresan dos troncos el sistema abre una escotilla y los desva al CUARTO 2 para fabricar
palos de escoba, cuando ingresan 3 o 4 troncos el sistema abre una escotilla y los desva al
CUARTO 3 para fabricar pales.
A B C D C1 C2 C3
0 0 0 0 0 0 0 0
1 0 0 0 1 1 0 0
2 0 0 1 0 1 0 0 AB
3 0 0 1 1 0 1 0 CD 00 01 11 10
4 0 1 0 0 1 0 0
1 1
5 0 1 0 1 0 1 0 00
6 0 1 1 0 0 1 0 1
7 0 1 1 1 0 0 1 01
8 1 0 0 0 1 0 0
9 1 0 0 1 0 1 0 11
10 1 0 1 0 0 1 0
10 1
11 1 0 1 1 0 0 1
12 1 1 0 0 0 1 0
13 1 1 0 1 0 0 1
14 1 1 1 0 0 0 1
15 1 1 1 1 0 0 1
+
1 = + +
AB
AB
CD 00 01 11 10
CD 00 01 11 10
1
00
00
1 1
01 1
01
1 2 =
11 + 1
11 1 1
1 1 +
10 + 10 1
3 = + +
+
+ +
5) Se desea realizar un circuito de control para el toldo de una terraza de una vivienda. El toldo
tiene la funcin tanto de dar sombra como de proteger del viento y de la lluvia. As que es
un toldo resistente al viento y a la lluvia, manteniendo la terraza seca en los das de lluvia.
El circuito que acciona el toldo que debe funcionar segn las siguientes caractersticas:
Independientemente del resto de seales de entrada, siempre que llueva se debe de
extender el toldo para evitar que se moje la terraza. No se considerar posible que
simultneamente llueva y haga sol.
Si hace viento se debe extender el toldo para evitar que el viento moleste. Sin
embargo, hay una excepcin: aun cuando haya viento, si el da est soleado y hace
fro en la casa, se recoger el toldo para que el sol caliente la casa.
Por ltimo, si no hace viento ni llueve, slo se bajar el toldo en los das de sol y
cuando haga calor en el interior, para evitar que se caliente mucho la casa.
L V S F ET
0 0 0 0 0 0
1 0 0 0 1 0
2 0 0 1 0 1
3 0 0 1 1 0 LV
4 0 1 0 0 1 SF 00 01 11 10
5 0 1 0 1 1
6 0 1 1 0 1 00 1 1 1
7 0 1 1 1 0
8 1 0 0 0 1 01 1 1 1
9 1 0 0 1 1
10 1 0 1 0 X 11 X X
11 1 0 1 1 X
12 1 1 0 0 1 10 1 1 X X
13 1 1 0 1 1 = + +
14 1 1 1 0 X
15 1 1 1 1 X
INGENIERIA ELECTRICA
Temas:
Ejercicios referentes a la asignatura de Sistemas Digitales (5)
Nombre:
Nstor Andrade
Curso:
Quinto A
Octubre, 2016
LATACUNGA ECUADOR
1. Disear un circuito lgico para generar una salida a nivel ALTO si y solo si la
entrada representada por un numero binario de 4 bits es mayor o igual que
doce, o menor o igual que tres. Desarrolle primero la tabla de verdad.
Tabla de verdad:
A B C D S
0 0 0 0 0 1
1 0 0 0 1 1
2 0 0 1 0 1
3 0 0 1 1 1
4 0 1 0 0 0
5 0 1 0 1 0
6 0 1 1 0 0
7 0 1 1 1 0
8 1 0 0 0 0
9 1 0 0 1 0
10 1 0 1 0 0
11 1 0 1 1 0
12 1 1 0 0 1
13 1 1 0 1 1
14 1 1 1 0 1
15 1 1 1 1 1
Mapa de karnaugh:
A
C B 00 01 11 10
1 1
1 1
D
00 1 1
01 1 1
11
10
Diagrama:
0 A B C S
0 0 0 0 0 1
1 0 0 0 1 1
2 0 0 1 0 1
3 0 0 1 1 0
4 0 1 0 0 1
5 0 1 0 1 1
6 0 1 1 0 0
7 0 1 1 1 0
8 1 0 0 0 1
9 1 0 0 1 1
10 1 0 1 0 1
11 1 0 1 1 0
12 1 1 0 0 1
13 1 1 0 1 1
14 1 1 1 0 0
15 1 1 1 1 0
S= 0, 1, 2, 4, 5, 8, 9, 10, 12,13
Mapa de karnaugh:
0
B A 00 01 11 10
C
00
1 1 1 1
01
1 1 1 1
11
10 1 1
S = B+ AC
Diagrama:
Figura 2.Diagrama correspondiente al ejercicio 2.
Vlvulas
V1 (aditivo qumico)
V2 (aire refrigerante)
A, B, C (Sustancias qumicas)
ALTO = 1 - BAJO = 0
Tabla de verdad:
A B C D V1 V2
0 0 0 0 0 1 0
1 0 0 0 1 0 0
2 0 0 1 0 1 0
3 0 0 1 1 0 0
4 0 1 0 0 1 0
5 0 1 0 1 0 0
6 0 1 1 0 0 0
7 0 1 1 1 0 1
8 1 0 0 0 1 0
9 1 0 0 1 0 0
10 1 0 1 0 0 0
11 1 0 1 1 0 1
12 1 1 0 0 0 0
13 1 1 0 1 0 1
14 1 1 1 0 0 0
15 1 1 1 1 0 1
V1 = 0, 2, 4,8
V2 = 7, 11, 13,15
Mapa de karnaugh:
A
C B 00 01 11 10
D
1
00
1 1
01
11
10 1
A
C B 00 01 11 10
D
00
01
1
11 1 1 1
10
Tabla de verdad:
Entradas Segmentos
A B C A B C D E F G
0 0 0 0 0 1 1 1 1 1 0
1 0 0 1 0 0 0 0 1 1 1
2 0 1 0 1 0 0 1 1 1 0
3 0 1 1 1 0 0 1 1 1 1
4 1 0 0 0 0 0 1 1 1 0
5 1 0 1 1 0 0 1 1 1 1
6 0 1 0 1 0 0 1 1 1 0
7 1 1 1 0 0 0 0 1 1 1
A = 2, 3, 5,6
B=0
C=0
D = 0, 2, 3, 4, 5,6
E = 0, 1, 2, 3, 4, 5, 6,7
F = 0, 1, 2, 3, 4, 5, 6,7
G = 1, 3, 5,7
Mapa de karnaugh:
A
C B 00 01 11 10
0
1 1
1
1
Tabla 5. M apa K correspondiente al ejercicio 4.
A = AB + BC+ ABC
A
C B 00 01 11 10
0
1
1
1
0
1
1
1
0
1 1 1 1
1
1 1
A
C B 00 01 11 10
0
1 1 1 1
1
1 1 1 1
A
C B 00 01 11 10
1 1 1 1
0 1 1 1 1
A
C B 00 01 11 10
1
1 1 1 1
G=C
Diagrama:
Tabla de verdad:
QA QB QC
QA QB QC QA+1 QB+1 QC+1 S R S R S R
0 0 0 0 1 1 1 1 0 1 0 1 0
1 0 0 1 1 1 0 1 0 1 0 0 1
2 0 1 0 1 0 1 1 0 0 1 1 0
3 0 1 1 0 1 1 0 X X 0 X 0
4 1 0 0 1 0 0 X 0 0 X 0 X
5 1 0 1 1 0 1 X 0 0 X X 0
6 0 1 0 1 0 0 X 0 0 1 0 x
7 1 1 1 0 1 1 0 1 x 0 x 1
Mapa de karnaugh:
QA
QC QB 00 01 11 10
0
1 1 X X
1
1 X
Tabla 12. M apa K correspondiente al ejercicio 5.
SA = QC+ QB
A
C B 00 01 11 10
0
1
1
1 X X
SB = QAQB
A
C B 00 01 11 10
1 1
0 X X X
A
C B 00 01 11 10
1
X 1
A
C B 00 01 11 10
0
1 1 X
1
X
A
C B 00 01 11 10
0
X X
1
1
Diagrama:
Figura 5.Diagrama correspondiente al ejercicio 5.
EJEMPLO 1:
Enunciado
Se desea realizar un circuito de control para el toldo de una terraza de una vivienda. El
toldo tiene la funcin tanto de dar sombra como de proteger del viento y de la lluvia. As
que es un toldo resistente al viento y a la lluvia, manteniendo la terraza seca en los das
de lluvia.
Para el circuito de control tenemos las siguientes entradas:
Seal S: Indica si
hay sol Seal L:
Indica si llueve
Seal V: Indica si hay mucho viento
Seal F: Indica si hace fro en el interior de la casa.
Segn los valores de estas entradas se bajar o subir el toldo. Esto se realizar mediante
la seales de salida BT (Bajar Toldo). Si BT='1' indica que el toldo debe estar extendido
(bajado) y si BT='0' indica que el toldo debe estar recogido (subido).
El sistema se muestra en la figura.
BT S Seal L:
Seal F: I ndica si lueve:
El circuito que acciona el toldo que debe funcionar segn las siguientes caractersticas:
Independientemente del resto de seales de entrada, siempre que llueva se
debe de extender el toldo para evitar que se moje la terraza. No se considerar
posible que simultneamente llueva y haga sol.
Si hace viento se debe extender el toldo para evitar que el viento moleste. Sin
embargo, hay una excepcin: aun cuando haya viento, si el da est soleado y
hace fro en la casa, se recoger el toldo para que el sol caliente la casa.
Por ltimo, si no hace viento ni llueve, slo se bajar el toldo en los das de sol
y cuando haga calor en el interior, para evitar que se caliente mucho la casa.
Realice lo siguiente:
Realizar la tabla de verdad de la seal que controla el toldo (BT) a partir de las seales
S, L, V y F.
Obtener la expresin reducida en suma de productos, y producto de sumas.
Dibujar el esquema en puertas de estas expresiones.
Dibujar el diagrama de bloques para una variante del circuito en el que mediante un
interruptor seleccionemos que el control del toldo sea manual o automtico. De modo
que:
- Cuando el control sea automtico, funcionar como se ha descrito hasta ahora.
- Cuando el control sea manual, podremos hacer que el toldo suba o baje por medio
de dos pulsadores. Un pulsador dar la orden de recoger el toldo y el otro de bajarlo.
En este modo manual, el circuito deber mantener la ltima orden pulsada despus
de soltarlos pulsadores. Si se pulsan ambos pulsadores a la vez el comportamiento
no ser predecible.
SOLUCIN
a) Tabla de verdad.
LVS F BT
No llueve ni hace viento: slo se baja el toldo cua ndo haga
0 0 00 0 calor (F) y
haya sol (S), entonces en el resto de casos se sube el toldo
0 0 01 0 (BT=0)
No llueve ni hay viento, hace calor y hay sol: se baja el toldo
0 0 10 1 (BT=1)
0 0 11 0
0 1 00 1
Hace viento, se baja el toldo
0 1 01 1
(menos cuando hace fro y haya sol)
0 1 10 1
0 1 11 0 Hace fro y sol, se sube el toldo (BT=0)
1 0 00 1
1 0 01 1
1 0 10 X
Lluvia y sol: no se considera posible
1 0 11 X
Llueve: se baja el toldo (BT=1)
1 1 00 1
1 1 01 1
1 1 10 X Lluvia y sol:
1 1 11 X no se considera posible
VS L
+
BT= L+VS SF BT= (L+V+S)(S+F)
d) Esquema en puertas
SOP
POS
L F
S
V BT
BT
S L
F VS
EJEMPLO 2:
ENUNCIADO.
Se desea hacer un circuito de riego automtico como el mostrado en la figura. El circuito
deber accionar la bomba en las siguientes condiciones. El circuito accionar la bomba
solamente cuando la tierra est seca, pero antes debe comprobar las siguientes
condiciones:
Para evitar que la bomba se estropee por funcionar en vaco, nunca se accionar la bomba
cuando el depsito de agua est vaco. Si hay restricciones en el riego (poca de verano),
slo se podr regar de noche.
En el resto del ao (si no hay restricciones) se podr regar de da y de noche (si la tierra
est seca).
Depsito
de agua
Bomba
Sensor de Manguera
depsito vaco
vaco:1 / agua:0 Sensor de
humedad
Accionador bomba seco: 1
humedad:
On: 1 / Off: 0 0
Clula
fotoelctrca V B
da:1 /
noche:0 D S
R
Circuito de Circuito de control de riego
calendario
Indica si es
verano:
restricciones en el
riego
Restricciones:1 / Sin restricciones: 0
SOLUCIN.
VS DR B
0 0 00 0
Tanque con
0 0 01 0
agua, tierra no
0 0 10 0 est seca: no se
0 0 11 0 riega
0 1 00 1
Tanque con 0 1 01 1 De noche: se riega
(independientemente de la 1FN: m4 + m5 + m6:
agua, 0 1 10 1
tierra
poca)
0 1 11 0 B= VSDR +VSDR+VSDR
seca De da en invierno: se riega
1 0 00 0
1 0 01 0 De da en verano: no se
riega
1 0 10 0
1 0 11 0
1 1 00 0
1 1 01 0
1 1 10 0 Tanque vaco: no se riega
1 1 11 0
01 1 1 0 1 VSR 01 1 1 0 1
VS VS
11 0 0 0 0 11 0 0 0 0
VSD
10 0 0 0 0 10 0 0 0 0 V
S D+R
ENUNCIADO.
Se quiere realizar un circuito que reciba un nmero BCD-XS3 (4 bits) y devuelva '1' si el
nmero recibido es primo, y devuelva '0' si no lo es.
Se considerar el nmero 1 como nmero primo. El cero no es un nmero primo.
En ningn caso el circuito recibir nmeros que no estn codificados en BCD-XS3.
Se pide:
a) Realizar la tabla de verdad de la seal de salida.
b) Obtener la expresin reducida en suma de productos, y producto de sumas
c) Dibujar el esquema en puertas de estas expresiones
SOLUCIN.
Como los BCD-XS3 van de 0 a 9, los
nmeros primos son: 1,2,3,5,7 (ya nmero que
que se especifica que el uno se representa
considera como primo). A3 A2 A1 A0 Num P
0 0 0 0 - X No son posibles, ya
Entonces la tabla de verdad para la 0 0 0 1 - X que no son un
seal de salida P es 0 0 1 0 - X nmeros BCD-XS3
0 0 1 1 0 0
0 1 0 0 1 1
0 1 0 1 2 1
0 1 1 0 3 1
0 1 1 1 4 0
1 0 0 0 5 1
1 0 0 1 6 0
1 0 1 0 7 1
1 0 1 1 8 0
1 1 0 0 9 0
1 1 0 1 - X No son posibles, ya
1 1 1 0 - X que no son un
1 1 1 1 - X nmeros BCD-XS3
SOP POS
A1-A0 A3 A1 A1-A0
00 01 11 10 00 01 11 10
00 X X 0 X 00 X X 0 X
01 1 1 0 1 01 1 1 0 1
A1 A0
A3-A2 A3-A2
11 0 X X X 11 0 X X X
A3 + A2
10 1 0 0 1 10 1 0 0 1
A2 A0 A3 + A0 A1 + A0
A0 A0
A1 A1
P
P A2
A2
A3 A3
EJERCICIO 4.
ENUNCIADO.
Se quiere realizar un circuito para activar la alarma de incendios (A) para la evacuacin
de un edificio. Para ello se tiene un sensor de gases (G), un sensor de humos (H), y dos
seales procedentes de un termmetro que indican si la temperatura es mayor de 45C
(T45) y si la temperatura es mayor de 60C (T60).
Debido a que a veces los sensores detectan humos y gases que no siempre proceden de
incendios (por ejemplo de los cigarrillos o las cocinas), para evitar falsas alarmas, la seal
A se activar cuando se cumplan las siguientes condiciones:
Si la temperatura es mayor de 60C siempre se activar la alarma.
Si la temperatura est entre 45C y 60C se activar la alarma slo si han detectado
gases o humos (o ambos). Si la temperatura es menor de 45C se activar la alarma
slo si se detectan gases y humos.
G T45 T60 H A
0 0 0 0 0 Condiciones normales: NO Alarma
0 0 0 1 0 Slo humo: NO Alarma
0 0 1 0 X La temperatura no puede ser mayor que 60 y menor
que 45
0 0 1 1 X
temperatura mayor que 45, sin humo ni gas: NO
0 1 0 0 0 Alarma
0 1 0 1 1 Hay humo y temperatura mayor que 45 : Alarma
0 1 1 0 1
Ms de 60: alarma
0 1 1 1 1
1 0 0 0 0 Slo gas: NO Alarma
Gas y Humo aunque temperatura sea menor que 45:
1 0 0 1 1 alarma
1 0 1 0 X La temperatura no puede ser mayor que 60 y menor
que 45
1 0 1 1 X
1 1 0 0 1
Hay gas y temperatura mayor que 45 : Alarma
1 1 0 1 1
1 1 1 0 1
Ms de 60: alarma
1 1 1 1 1
POS
SOP T60-H T 60+H+G T60-H
00 01 11 10 00 01 11 10
00 0 0 X X 00 0 0 X X G+T45
01 0 1 1 1 01 0 1 1 1
G-T45 T 45H G-T45
11 1 1 1 1 11 1 1 1 1
GT 45
10 0 1 X X 10 0 1 X X
GH T 60 T 45+H
SOP
POS
T60
H
G
H
G
A
A
T45
T45
T60
EJERCICIO 5.
ENUNCIADO.
Para disminuir la ingesta de cafena durante el periodo de exmenes, un grupo de alumnos
de 1 de Ingeniera de Telecomunicacin de la URJC deciden realizar el "caf electrnico".
Lo que quieren hacer es detectar si el alumno se queda dormido mientras estudia por la noche,
en tal caso y segn la hora que sea, hacer sonar una alarma para despertarle.
Para detectar si est dormido ponen un circuito detector de movimiento en su mueca, de modo
que si la mueca est quieta durante ms de 10 minutos, se activar la seal Q10 (Quieto 10
minutos). Esto ser una seal inequvoca de que se ha quedado dormido, ya que durante 10
minutos el alumno no ha movido la mano para escribir, ni para de pasar de pgina, ni para
rascarse.
Sin embargo, la seal Q10 no siempre se usar para despertar al alumno. Si estamos entre
las 4am y las 6am, no le despertaremos para que descanse un poco.
Por otro lado, independientemente de la hora, si el usuario lleva media hora durmiendo,
siempre se le despertar para que decida si quiere seguir estudiando o realmente quiere irse
a dormir en la cama y no en la mesa. La seal que indica que lleva media hora quieto se
llamarQ30 (Quieto 30 minutos).
Resumiendo, las seales que entran a nuestro sistema son:
Q10: vale '1' si el alumno lleva 10 minutos o ms quieto, si
no Q10='0'; Q30: vale '1' si el alumno lleva 30 minutos o ms
quieto, si no Q30='0';
M4: vale '1' si son ms de las 4am, si no
M4='0'; M6: vale '1' si son ms de las 6am, si
no M6='0'; La seal de salida A (alarma) se
activar a nivel alto.
Se pide
a) Realizar la tabla de verdad de la seal que controla la alarma (A) a partir de las seales
de entrada Q30,
Q10, M4 y M6.
b) Obtener la expresin reducida en suma de productos, y producto de sumas
c) Dibujar el esquema en puertas de estas expresiones
SOLUCIN.
a) Tabla de verdad
(Otro orden de las variables en la tabla de verdad es igualmente vlido)
Q30 Q10 M4 M6 A
0 0 0 0 0
0 0 0 1 X No pueden ser menos de las 4am y ms de las 6am
0 0 1 0 0 Est movindose: no est dormido: no hay alarma
0 0 1 1 0
0 1 0 0 1 Se ha quedado dormido, son menos de las 4am: se le despierta
0 1 0 1 X No pueden ser menos de las 4am y ms de las 6am
10 minutos quieto, pero son ms de las 4am y menosde las 6am: se le deja
0 1 1 0 0 dormir un poco
0 1 1 1 1 Se ha quedado dormido, son ms de las 6am: se le despierta
1 0 0 0 X
1 0 0 1 X No es posible, si lleva 30 minutos quieto,
1 0 1 0 X tambin llevar 10 minutos quieto
1 0 1 1 X
1 1 0 0 1
1 1 0 1 X No pueden ser menos de las 4am y ms de las 6am
SOP POS
M4
M4
Q10
M6
Q30
A A
M6
Q10
Q30
Deber Nmero 1
Paneluisa Erik.
erik.paneluisa4@utc.edu.ec
Universidad Tcnica de Cotopaxi
ResumenEste documento presenta el desarrollo de cinco ejercicios sobre sistemas digitales para los cuales se
tomaran problemas de la vida cotidiana para su planteamiento.
ndice de Trminos Mapas de Karnaugh (Mapas K), Tabla de verdad.
I. INTRODUCCIN
Los sistemas digitales son de gran utilidad en la actualidad y que nos permite realizar circuitos
bsicos para el control de diferentes problemas de la vida cotidiana, una de ellas es en la
industria ya que el control industrial es de gran utilidad para las grandes empresas en las cuales
existe gran cantidad de maquinaria y equipos instalados en las mismas, y es necesario tener un
control de las mismas ya que eso garantizara un adecuado funcionamie nto y adems garantizara
la seguridad de las personas que manipulen este tipo de mquinas.
Objetivo general
Desarrollar ejercicios sobre sistemas digitales mediante la investigacin bibliogrfica y el
conocimiento adquirido el ciclo pasado para aplicarlos a la vida cotidiana.
1) Ejercicio uno.
Realizar un circuito combinacional, el cual detecte que tipo de moneda se inserta en una
mquina expendedora. Las monedas que se aceptan son de $0.10, $0.25, $0.50. Para ello
se colocan tres fotoceldas (A, B, C) a distancia conveniente, de manera que la moneda de
$0.10 solo cubra la fotocelda C; la moneda de $0.25 slo cubra las fotoceldas B y C; y la
moneda de $0.50 slo las tres fotoceldas A, B, C.
Para realizar este ejercicio se empezar colocando las variables de entrada y salida en la Tabla
1.
TABLA DE VERDAD
2 = $0.10
1 = $0.25
0 = $0.50
Tabla I
MAPAS K
Tabla II
Tabla III
Tabla IV
CIRCUITO FINAL
Para el diseo del circuito final se lo realizara en el software Multisim ya que ofrece una gama
de componentes necesarios para el diseo de circuitos (Vase Fig. 1).
Figura 8. Circuito final del ejercicio 1, el cual detecta el tipo de moneda que se inserte en una mquina, S0 es la moneda ms
grande.
2) Ejercicio dos.
Para la solucin de este problema se utilizara 3 FLIP-FLOP JK. Comenzamos colocando los
cdigos binarios desde el cual vamos a comenzar y al cual vamos a ir estos son el estado ACTUAL
y el estado SIGUIENTE, tal y como se puede observar en la Tabla 5, y se procede a obtener los
datos de salida para cada uno de los FLIP-FLOPS.
TABLA DE VERDAD
Tabla V
8 1 0 0 0 0 0 1 0 X 0 X 1 X
9 1 0 0 1 0 1 0 0 X 1 X X 1
1 1 0 1 0 0 1 1 0 X X 0 1 X
0
1 1 0 1 1 1 0 0 1 X X 1 X 1
1
1 1 1 0 0 1 0 1 X 0 0 X 1 X
2
1 1 1 0 1 1 1 0 X 0 1 X X 1
3
1 1 1 1 0 1 1 1 X 0 X 0 1 X
4
1 1 1 1 1 0 0 0 X 1 x 1 x 1
5
7 0 1 1 1 1 1 0 X 0 X 0 X 1
6 0 1 1 0 1 0 1 X 0 X 1 1 X
5 0 1 0 1 1 0 0 X 0 0 X X 1
4 0 1 0 0 0 1 1 X 1 1 X 1 X
3 0 0 1 1 0 1 0 0 X X 1 X 1
2 0 0 1 0 0 0 1 0 X X 1 1 X
1 0 0 0 1 0 0 0 0 X 0 X X 1
0 0 0 0 0 1 1 1 1 X 1 X 1 X
MAPAS K
La simplificacin para cada uno de los FLIP-FLOPS se presenta en los mapas K de las Tablas
6 a 8.
Tabla VI
Tabla VII
1
2 = 0 = 1 0
Tabla VIII
1 =
0 + 0
1 = 0
Tabla IX
1 =
0 + 0
1 =
0
,
Tabla X
0 = 0 = 1
CIRCUITO FINAL
La Figura 2 muestra el circuito terminado el cual es capaz de contar los primeros 6 dgitos
decimales de manera ascendente cuando se enva un 1 lgico a la lnea de control S y de manera
descendente cuando se enva un 0 lgico a la misma lnea de control.
Figura 9. Circuito final del ejercicio 2, se muestra tres FLIP-FLOP JK los cuales hacen de contador mdulo 7 ascendente y
descendente, controlado por una lnea S, en donde X1 ,X2, X3 son las salidas del contador.
3) Ejercicio tres.
En este ejercicio tenemos 5 casos en los cuales se va a cumplir la condicin requerida para el
funcionamiento de los motores los cuales se muestran en la Tabla 11.
TABLA DE VERDAD
Tabla XI
MAPAS K
Para este caso debemos tomar en cuenta que solo se puede tomar un grupo de 1 digito para
realizar la simplificacin ya que si agrupamos varios trminos nos dar un resultado errneo,
esto debido a la gran cantidad de condiciones no importa (X), esto se muestran en las Tablas 12
y 13.
M1
Tabla XII
1 =
M2
Tabla XIII
2 =
CIRCUITO FINAL
Figura 10. Circuito final del ejercicio 3, aplicando los valores obtenidos en la simplificacin con los mapas K.
4) Ejercicio cuatro.
La construccin de este circuito muestra uno de las bastas aplicaciones que poseen los
multiplexores, se utilizara 7 multiplexores los cuales irn conectados uno a uno a las lneas de
entrada del display que en este caso ser un display ctodo comn, la tabla de verdad del circuito
se muestra en la Tabla 14.
TABLA DE VERDAD
Tabla XIV
INTRODUCCIN DE VARIABLES
Tabla XV
Introduccin de la variable D (entrada) con respecto a cada una de las variables de salida.
A B C S6 S5 S4 S3 S2 S1 S0
0 0 0
0 1 1 0
CIRCUITO FINAL 1 0 0 1 0 1 1 1 1
2 0 1 0 1 1 0 1
El circuito final se puede observar en
3 0 1
1 1 1
las Figuras 4 y 5, el cual muestra que el
multiplexor 7 4 1 0 0 1 1 1 1 1 1
segmentos funciona
de una manera adecuada, esto muestra que se pueden utilizar barios multiplexores para el
diseo de este circuito lo cual resulta muy tedioso ya que se podra remplazar toda esa circuitera
por un decodificador BCD 7 segmentos que nos ahorrara todo este trabajo, sin embargo es la
aplicacin la que nos interesa ya que nos muestra lo tiles que son los multiplexores.
Figura 11. Circuito final del ejercicio 4, las lneas de color verde son las lneas de seleccin, las lneas de color amarillo son de
entrada y la lnea de color rosa es la salida la cual va conectada al display de 7 segmentos KC.
Figura 12. Circuito final del ejercicio 4 al cual se ingres el digito 2 en binario y se obtuvo el mismo nmero en decimal a la
salida del display.
5) Ejercicio cinco.
Disee un circuito digital denominado restador completo, el cual est diseado por dos
semirestadores.
Este circuito es de alguna manera anlogo al sumado completo ya conocido, por lo que en la
Tabla 16 se muestra como debe funcionar ya que este tiene un acarreo de entrada y un acarreo
de salida.
TABLA DE VERDAD
Tabla XVI
MAPAS K
R
Tabla XVII
Tabla XVIII
= + +
= ( + ) +
= ( ) +
CIRCUITO FINAL
E la Figura 6 se muestra el circuito final de restador completo, el cual funciona corre ctamente.
Figura 13. Circuito final del ejercicio 5 denominado restador completo el cual es anlogo al sumador completo ya conocido.
III. Conclusin
Los sistemas digitales ayudan a simplificar problemas complejos de la vida cotidiana utilizando
conocimientos de electrnica bsica y de sistemas digitales, esto lo hemos demostrado con el
planteamiento y resolucin de estos 5 ejercicios los cuales han sido de gran ayuda para
fortalecer mi conocimiento.
IV. Reconocimiento
El presente informe va dirigido con una expresin de gratitud hacia el docente Ingenie ro
Rommel Suarez, por los conocimientos impartidos en clases, lo cual me ha permitido
realizar el presente informe.
V. Bibliografa
Floyd, T. (2000). Fundamentos de Sistemas Digitales. Madrid: PEARSON EDUCACIN, S.A.
Palmer. (1995). Introduccion a los Sistemas Digitales. Mexio DC: McGraw-Hill.
Palmer, J., & Perlman, D. (2010). Introduccin a los sistems digitales. McGraw-Hill
Interamericana.
Wakwrly, J. (2001). Diseo Digital. Mexico: Editorial Mexican.
Autor
Estudiante de quinto nivel en la carrera de Ingeniera Elctrica.
FECHA: 17/10/2016
LATACUNGA ECUADOR
1.- Un motor elctrico puede girar en ambos sentidos por medio de dos Contactores:
D para el giro a derecha y I para el giro a izquierda. Estos dos contactores son
comandados por dos pulsadores de giro d (derecha) e i (izquierda) y un interruptor
de seleccin L de acuerdo con las siguientes condiciones:
Si solo se pulsa uno de los dos botones de giro, el motor gira en el sentido
correspondiente.
Si se pulsa los dos botones simultneamente, el sentido de giro depende del estado del
interruptor L de forma que.
Si L est activado, el motor gira a la derecha.
Si L est en reposo, el motor gira a la izquierda.
d i L D I
0 0 0 0 0
0 0 1 0 0
0 1 0 0 1
0 1 1 0 1
1 0 0 1 0
1 0 1 1 0
1 1 0 0 1
1 1 1 1 0
iL iL
d 00 01 11 10 d 00 01 11 10
1 1
0 0
1 1 1 D= . + . 1 I=
1 . + . 1
D= . ( + ) I=
. ( + )
cd cd
00 01 11 10 ab 00 01 11 10
ab
00 00 1 1 1
01 1 01 1 1
11 1 1 1 11
0 =
10 1 1 1 .
1 + 10 1
0 .
1 .
0 + 1 . 0 .
0 1 =
1 . 1 +
0 . 1 . 0 +
1 .
0 . 0
cd
00 01 11 10
ab
00 1
01 1
11 1
10 1
1 =
1 .
0 .
1 .
0 +
1 . 0 .
1 . 0 + 1 .
0 . 1 .
0 + 1 . 0 . 1 . 0
cd
ab 00 01 11 10
00 1 x
01 x 1 X
11 x 1 1 1
S= d + a.b
10 x 1 x
4.- Un circuito digital acepta en su entrada un nmero binario, N, de cuatro bits y da, a
su salida, dos seales, S1 y S2. S1 se activa si 9 < N 15. S2 permanece desactivado si N
es cero o mltiplo de 2. Obtenga las tablas de verdad y las funciones lgicas para cada
una de sus salidas.
a b c d S1 S2
0 0 0 0 0 0
0 0 0 1 0 1
0 0 1 0 0 0
0 0 1 1 0 1
0 1 0 0 0 0
0 1 0 1 0 1
0 1 1 0 0 0
0 1 1 1 0 1
1 0 0 0 0 0
1 0 0 1 0 1
1 0 1 0 1 0
1 0 1 1 1 1
1 1 0 0 1 0
1 1 0 1 1 1
1 1 1 0 1 0
1 1 1 1 1 1
cd
ab 00 01 11 10
00 1 1
cd
01 1 1
00 01 11 10
ab
11 1 1
00
10 1 1
01
1 1 1 1
M= B.C + A.C + A.B L=
. + . + .
UNIVERSIDAD TCNICA DE COTOPAXI
FACULTAD DE CIENCIAS DE LA INGENIERA Y APLICADAS
PARALELO: A
S=0
1 = 1 + 2 + 3
2 = 0 + 3
3 = 0 +2
Grafico:
B.- Realizar un programa que contenga 4 sensores (luz, niebla, cruce, obstculo) y cada sensor
tenga la salida (encendido, apagado) segn cada funcin que se quiera obtener de cada
sensor.
Tabla de verdad.
L N C O S
0 0 0 0 0
0 0 0 1 1
0 0 1 0 0
0 0 1 1 0
0 1 0 0 0
0 1 0 1 1
0 1 1 0 0
0 1 1 1 0
1 0 0 0 1
1 0 0 1 1
1 0 1 0 0
1 0 1 1 0
1 1 0 0 0
1 1 0 1 1
1 1 1 0 0
1 1 1 1 0
Mapas karnaugh
CO 00 01 11 10
LN 00 1
01
11 1
10 1
1 1 Funciones
+
Grafica:
C.- Un circuito digital tiene dos entradas de seal, E0 y E1, una entrada de seleccin, S, y una
salida, F, siendo su funcionamiento el siguiente: si S = 0, F toma el mismo valor que E0; si S = 1,
F toma el mismo valor que E1.
a) Obtenga la tabla de verdad de F. b) Simplifquela por Karnaugh.
c) Obtenga un circuito lgico que realice dicha funcin con el mnimo nmero de puertas
lgicas.
Tabla de verdad:
1 0 S F
0 0 0 0
0 0 1 0
0 1 0 1
0 1 1 0
1 0 0 0
1 0 1 1
1 1 0 1
1 1 1 1
Funcin:
0 1 0 1 0
1 0 1
Mapa de karnaugh
1 0
S 00 01 11 10
0 1 1
Grafico:
1 1 1
= 0 1
D.-Un estudiante consulta el boletn de la
universidad y encuentra que puede
matricularse en un determinado curso de electrnica solo si satisface las siguie ntes
condiciones:
A. Tiene un mnimo de 60 crditos y un buen expediente acadmico.
B. Obtiene como minino 60 crditos y estudia ingeniera y tiene el apoyo del
departamento.
C. O tiene un buen expediente y tiene apoyo del departamento.
A=crditos
B=buen expediente
C=estudia ingeniera
D=apoyo del departamento
Tabla de verdad
A B C D F
0 0 0 0 0
0 0 0 1 0
0 0 1 0 0
0 0 1 1 0
0 1 0 0 0
0 1 0 1 1
0 1 1 0 0
0 1 1 1 1
1 0 0 0 0
1 0 0 1 0
1 0 1 0 0
1 0 1 1 1
1 1 0 0 1
1 1 0 1 1
1 1 1 0 1
1 1 1 1 1
Mapas karnaugh
Funcin.
= + +
= ( + ) +
Grafica.
E.- Un hospital dar habitacin a un paciente si cumple con algunas de estas condiciones :
A. Lleva ms de un mes de espera, y necesita neurociruga y el postoperatorio es
largo.
B. Lleva menos de un mes de espera y necesita ciruga coronaria y neurociruga.
C. Lleva ms de un mes de espera, necesita ciruga coronaria y el post operatorio es
corto.
D. Lleva ms de un mes de espera, el post operatorio es corto, no necesita
neurociruga.
E. Lleva menos de un mes de espera, necesita ambas cirugas y el post operatorio es
corto.
Grafica
INGENIERIA ELCTRICA
CONTROL INDUSTRIAL
DEBER N 1
NOMBRE:
SIMBA LAGLA STALIN ALEXANDER
CICLO:
QUINTO A
INGENIERO:
ROMMEL SUAREZ
LATACUNGA ECUADOR
QUE SON SISTEMAS DIGITALES:
Los circuitos digitales operan con dos niveles de seal, la mayora de las veces una tensin
baja y otra alta. Desde el punto de vista matemtico decimos que operan con seales
binarias y los dos niveles se representan mediante 0 y 1. Toda la informacin que ha de
procesar un sistema digital ha de expresarse mediante combinaciones de esos dos valores.
En consecuencia, hay que describir cmo se representan los entes mediante 0 y 1
(codificacin binaria) y, ms especficamente, por ser esencial en el clculo, cmo se
representan los nmeros. (Garza Garza, 2006, pg. 4)
PROBLEMA 1.
Un sistema de aire acondicionado se pone en marcha mediante un interruptor manual,
este se encender de forma automtica, aun estando el interruptor apagado solo cuando
un termostato haya detectado que la temperatura exterior sobrepase los 30 C, tambin
existe un detector que desconecta el sistema, incluso estando el interruptor encendido,
cuando la ventana est abierta. Disear el circuito lgico simplificado para este dicho
sistema.
Solucin:
Entradas:
A: Interruptor: 0 = apagado; 1 = encendido
B: Termostato: 0 si Temp. < 30 C, 1 si Temp. > 30 C
C: Detector: 0 = Ventanas cerradas, 1 = Ventanas cerradas
Salidas:
S: Encendido y apagado del aire acondicionado.
TABLA DE VERDAD
A B C S
0 0 0 0
0 0 1 0
0 1 0 1
0 1 1 0
1 0 0 1
1 0 1 0
1 1 0 1
1 1 1 0
MAPA K
AB
00 01 11 10
0 0 1 1 1
C
1 0 0 0 0
+
=
CIRCUITO LOGICO
PROBLEMA 2.
TABLA DE VERDAD
ENTRADAS SALIDAS
A B C M L
0 0 0 0 0
0 0 1 0 1
0 1 0 0 1
0 1 1 1 1
1 0 0 0 1
1 0 1 1 1
1 1 0 1 1
1 1 1 1 0
MAPAS K
MAPA K MOTOR
AB
00 01 11 10
0 0 0 1 0
C
1 0 1 1 1
= + +
+
= +
CIRCUITO LOGICO MOTOR
PROBLEMA 3.
Para el accionamiento de un motor elctrico, un contactor R est gobernado por la
accin combinada de tres finales de carrera A, B y C, que deben reunir las siguientes
condiciones para que el motor pueda funcionar:
1) A accionado, B y C en reposo. 3) C accionado, A y B en reposo.
2) B y C accionados, A en reposo. 4) A y C accionados, B en reposo.
Disear el circuito con el menor nmero de puertas lgicas que cumple con dichas
condiciones tambin realizar con compuertas lgicas NAND.
Solucin:
ENTRADAS: pulsadores A, B y C.
Pulsadores: 1 = Encendido 0 = Apagado
SALIDAS:
Contactor R que acciona el motor: 1 = encendido 0 = apagado
TABLA DE VERDAD
ENTRADAS SALIDAS
A B C S
0 0 0 0
0 0 1 1
0 1 0 0
0 1 1 1
1 0 0 1
1 0 1 1
1 1 0 0
1 1 1 0
MAPA K
AB
0 1 11 10
0 0 0 0 1
C
1 1 1 0 1
+
=
CIRCUITOS LOGICOS
PROBLEMA 4.
Disee un contador que tiene una lnea de control de tal manera si dicha lnea de control
toma un valor lgico igual a 0 tenemos un contador mdulo 8 ascendente y si es igual a
1 un contador mdulo 6 descendente realice utilizando flip-flops RS.
TABLA DE VERDAD
T A B C QA n+1 QB n+1 QC n+1 KA SA RB SB RC SC
0 0 0 0 0 0 1 0 X 0 X 1 0
0 0 0 1 0 1 0 0 X 1 0 0 1
0 0 1 0 0 1 1 0 X X 0 1 0
0 0 1 1 1 0 0 1 0 0 1 0 1
0 1 0 0 1 0 1 X 0 0 X 1 0
0 1 0 1 1 1 0 X 0 1 0 0 1
0 1 1 0 1 1 1 X 0 X 0 1 0
0 1 1 1 0 0 0 0 1 0 1 0 1
1 0 0 0 1 0 1 1 0 0 X 1 0
1 0 0 1 1 0 0 1 0 0 X 0 1
1 0 1 0 0 1 1 0 X X 0 1 0
1 0 1 1 0 1 0 0 X X 0 0 1
1 1 0 0 0 0 1 0 1 0 X 1 0
1 1 0 1 0 0 0 0 1 0 X 0 1
1 1 1 0 X X X X X X X X X
1 1 1 1 X X X X X X X X X
RA=
RB=
RC=
RA= RB=0
RC=
CIRCUITO LOGICO
PROBLEMA 5.
Una mquina registradora dispondr de cuatro ranuras de 25, 25 10 y 5 ctvs., en las que cabe solo una
nica moneda. En la salida dispondr de un mecanismo para ofrecer el producto y para dar el vuelto
tendr varios dispensadores de monedas de 10 y 5 ctvs. Disear el circuito lgico capaz de entregar el
producto cuando el valor de la entrada iguale o supere los 40 ctvs. Este tendr que devolver correctamente
los cambios al usuario.
TABLA DE VERDAD
UNIVERSIDAD TCNICA DE COTOPAXI
A B C D P D5 D10A D10B
0 0 0 0 0 0 0 0
0 0 0 1 0 0 0 0
0 0 1 0 0 0 0 0
0 0 1 1 0 0 0 0
0 1 0 0 0 0 0 0
0 1 0 1 0 0 0 0
0 1 1 0 0 0 0 0
0 1 1 1 0 0 0 0
1 0 0 0 1 0 0 0
1 0 0 1 0 0 0 0
1 0 1 0 0 0 0 0
1 0 1 1 0 0 0 0
1 1 0 0 1 0 1 0
1 1 0 1 1 1 1 0
1 1 1 0 1 0 1 1
1 1 1 1 1 1 1 1
MAPAS DE KARNAUGH
P= AB+BCD+ACD D5=ABD
D10A=AB D10B=ABC
CIRCUITO LOGICO
UNIVERSIDAD TCNICA DE COTOPAXI
Bibliografa
Garza Garza, J. G. (2006). Sistemas digitales y electrnica digital,. Mexico: PEARSON EDUCACIN,.
Tocci, R. J., Neals, W., & Moss, G. (2007). Sistemas digitales. Mexico: Pearson Educacion.
CICLO: QUINTO A
LATACUNGA ECUADOR
EJERCICIOS
1. Se desea realizar un circuito de control para el toldo de una terraza de una vivienda. El toldo
tiene la funcin tanto de dar sombra como de proteger del viento y de la lluvia. As que es un
toldo resistente al viento y a la lluvia, manteniendo la terraza seca en los das de lluvia.
Se pide
a) Realizar la tabla de verdad
b) Obtener la expresin reducida por medio de mapas k
c) Dibujar el esquema en puertas lgicas de estas expresiones.
a) L V S F BT
0 0 0 0 0
0 0 0 1 0
0 0 1 0 1
0 0 1 1 0
0 1 0 0 1
0 1 0 1 1
0 1 1 0 1
0 1 1 1 0
1 0 0 0 1
1 0 0 1 1
1 0 1 0 X
1 0 1 1 X
1 1 0 0 1
1 1 0 1 1
1 1 1 0 X
1 1 1 1 X
b)
SF
00 01 11 10
00 0 0 0 1
01 1 1 0 1
LV
UNIVERSIDAD TCNICA DE COTOPAXI
11 1 1 X X
10 1 1 X X
BT= L+V.S+S.F
c)
2. Se desea hacer un circuito de riego automtico. El circuito deber accionar la bomba en las siguientes
condiciones
El circuito accionara la bomba solamente cuando la tierra este seca, pero antes debe comprobar
las siguientes condiciones
Para evitar que la bomba se estropee por funcionar en vaci, nunca se accionara la bomba
cuando el depsito de agua este vaci.
Si hay restricciones en el riego (poca de verano), solo se podr regar de noche.
En el resto del ao (si no hay restricciones) se podr regar de da y de noche (si la tierra esta
seca).
a) V S D R B
0 0 0 0 0
0 0 0 1 0
0 0 1 0 0
0 0 1 1 0
0 1 0 0 1
0 1 0 1 1
0 1 1 0 1
0 1 1 1 0
1 0 0 0 0
1 0 0 1 0
1 0 1 0 0
1 0 1 1 0
1 1 0 0 0
1 1 0 1 0
1 1 1 0 0
1 1 1 1 0
b)
DR
00 01 11 10
00 0 0 0 0
VS 01 1 1 0 1
11 0 0 0 0
10 0 0 0 0
B= v.S.D+V.S.R
c)
UNIVERSIDAD TCNICA DE COTOPAXI
3. Supongamos que hay un nudo de tuberas, 4 de entrada y 4 de salidas. La tubera A aporta de media 5
litros por minuto, la B 15 litros/minuto, la C 25 litros/minuto y la D 30 litros/minuto. Cuatro sensores,
uno por tubera de entrada, nos indican por qu tubera est circulando el agua.
Las tuberas de salida son SA, SB, SC y SD y pueden recoger 5, 10, 20 y 40 litros por minuto
respectivamente. Cada tubera de salida est regulada por una vlvula que nicamente tiene dos
estados: cerrada (un cero lgico) o abierta (un uno lgico). Teniendo en cuenta que slo puede circular
agua en dos tuberas de entrada simultneamente, activar las vlvulas de las tuberas de salida necesarias
para que salga tanto caudal de agua como entra.
Se pide
a) Realizar la tabla de verdad
b) Obtener la expresin reducida por medio de mapas k
c) Dibujar el esquema en puertas lgicas de estas expresiones.
a)
5 10 25 30 5 10 20 40
A B C D SA SB SC SD SALE
ENTRA
-- 0 0 0 0 0 0 0 0 --
30 0 0 0 1 0 1 1 0 30
25 0 0 1 0 1 0 1 0 25
55 0 0 1 1 1 1 0 1 55
10 0 1 0 0 0 1 0 0 10
40 0 1 0 1 0 0 0 1 40
UNIVERSIDAD TCNICA DE COTOPAXI
35 0 1 1 0 1 1 1 0 35
-- 0 1 1 1 X X X X --
5 1 0 0 0 1 0 0 0 5
35 1 0 0 1 1 1 1 0 35
30 1 0 1 0 0 1 1 0 30
-- 1 0 1 1 X X X X --
13 1 1 0 0 1 1 0 0 13
-- 1 1 0 1 X X X X --
-- 1 1 1 0 X X X X --
-- 1 1 1 1 X X X X --
b)
CD
00 01 11 10
00 0 0 1 1
AB 01 0 0 x 1
11 1 1 x X
10 1 X x 0
SA= A.C+A.C
CD
00 01 11 10
00 0 1 1 0
01 1 0 x 1
AB
11 1 x x x
10 0 1 X 1
SB= B.D+B.D+A.C
CD
00 01 11 10
00 0 1 0 1
AB
UNIVERSIDAD TCNICA DE COTOPAXI
01 0 0 x 1
11 0 x X X
10 0 1 x 1
CD
00 01 11 10
00 0 0 1 0
AB 01 0 1 x 0
11 0 X X X
10 0 0 x 0
SD= A.D+C.D
c)
UNIVERSIDAD TCNICA DE COTOPAXI
4. Se quiere realizar un circuito para activar la alarma de incendios (A) para la evacuacin de un edificio.
Para ello se tiene un sensor de gases (G), un sensor de humos (H), y dos seales procedentes de un
termmetro que indican si la temperatura es mayor de 45C (T45) y si la temperatura es mayor de 60C
(T60).Debido a que a veces los sensores detectan humos y gases que no siempre proceden de incendios
(por ejemplo de los cigarrillos o las cocinas), para evitar falsas alarmas, la seal A se activar cuando se
cumplan las siguientes condiciones:
Si la temperatura es mayor de 60C siempre se activar la alarma
Si la temperatura est entre 45C y 60C se activar la alarma slo si han detectado gases
o humos (o ambos).
Si la temperatura es menor de 45C se activar la alarma slo si se detectan gases y humos
a)
G T45 T60 H A
0 0 0 0 0
0 0 0 1 0
0 0 1 0 X
0 0 1 1 X
0 1 0 0 0
0 1 0 1 1
0 1 1 0 1
0 1 1 1 1
1 0 0 0 0
1 0 0 1 1
1 0 1 0 X
1 0 1 1 X
1 1 0 0 1
1 1 0 1 1
1 1 1 0 1
1 1 1 1 1
b)
T60-H
00 01 11 10
00 0 0 x x
G-T45
UNIVERSIDAD TCNICA DE COTOPAXI
01 0 1 1 1
11 1 1 1 1
10 0 1 x x
A= T60+T45.H+G.T45+G.H
c)
5. Se quiere implementar un sistema con dos luces de alarma (diodos LED) y tres sensores (entradas
digitales). Llamaremos A y B a las luces de alarma, y x2, x1 y x0 a los sensores digitales. El sistema deber
funcionar de la siguiente manera:
a)
X2 X1 X0 A B
0 0 0 0 0
0 0 1 0 1
0 1 0 0 0
0 1 1 1 1
1 0 0 1 0
1 0 1 1 1
1 1 0 1 1
1 1 1 1 1
b)
X0
0 1
00 0 0
X2 X1 01 0 1
11 1 1
10 1 1
UNIVERSIDAD TCNICA DE COTOPAXI
A= X2+X1.X0
X0
0 1
00 0 1
X2 X1 01 0 1
11 1 1
10 0 1
B= X0+X2.X1
c)
UNIVERSIDAD TCNICA DE COTOPAXI