Você está na página 1de 7

Fase 3 Trabajo Colaborativo 2

Arquitectura De Computadores 301302A_360

Johan Elvis Lasso Galeano 80919291

Grupo 301302_38

Tutor: Anyelo Gerley Quintero

Universidad Nacional Abierta Y A Distancia UNAD


Escuela De Ciencias Bsicas Tecnologa E Ingenieria
Ingenieria De Sistemas
11 de Abril 2017
INTRODUCCION

En el siguiente trabajo desarrollaremos los temas de la unidad 3 en donde se realiz la


creacin de un cuadro sinptico de los sistemas numricos, conversiones entre estos,
operaciones lgicas, sistema hexadecimal, sistema binario, sistema decimal, (conversiones
entre hexadecimal y decimal, conversin entre hexadecimal y binario), un grfico que
resuma los registros de un procesador 8086, para finalizar mediante un cuadro comparativo
explicar los progresos y avances de la tecnologa de semiconductores en relacin a los
microprocesadores tipo CISC RISC.
1. Cuadro Sinptico Es un sistema de Conversin a Decimal: Se
numeracin en el que inicia por el lado derecho y
los nmeros se cada cifra se multiplica por
representan utilizando 2 elevado a la potencia
SISTEM solamente las cifras
A cero y uno (0,1). Este
BINARI es utilizado en los Conversin a Hexadecimal:
computadores, debido Agrupamos la cantidad
a que trabajan binaria en grupos de 4 en 4
internamente con dos iniciando desde la derecha,
si al final no completa los 4
se agregan ceros. Luego

Es un sistema de
numeracin posicional Conversin a Hexadecimal: Se
en el que las divide el nmero decimal
2SISTEMAS
Desarrollar un grfico (no puedecantidades
SISTEMA ser copiadose de la web) enentre
el cual muestre
2, cuyo los
resultado entero
registros de un procesadorDECIMAL 8086. se vuelve a dividir entre 2
NUMERIC representan utilizando
como base aritmtica
OS las potencias del
Registros de propsito general nmero diez y estn Conversin a Binario: Se
AH AL AX (Acumulador) compuesto por 10 divide el nmero decimal
entre 2, cuyo resultado
BH BL BX (Base)
entero se vuelve a dividir
CH CL CX (Contador)
DH DL DX (Datos) El sistema Hexadecimal
est en base 16, sus Conversin a Binario:
Registros ndices
nmeros estn Como en la conversin de
SI Source Index (ndice origen) representados por los 10 binario a hexadecimal, a
SISTEMA
DI Destination Index (ndice Destino)
primeros dgitos de la cada nmero hexa se
HEXADECIM reemplaza por su valor en
BP Base Pointer numeracin decimal, y el
AL (Puntero Base)
intervalo que va del
SP Stack Pointer (Puntero de Pila)
nmero 10 al 15 estn
Registro de Bandera Conversin a Decimal: Se
representados por las
- - - - O D I T S Z - A - P - C Flags (Banderas) multiplica cada digito por la
letras del alfabeto de la
potencia correspondiente y
Registros de Segmentos A a la F (A=10, B=11,
C=12, D=13, E=14 y
CS Code Segment (Segmento de Cdigo)
D
S Data Segment (Segmento de Datos)
ES ExtraSegment (Segmento Extra)
SS Stack Segment (Segmento de Pila)
Registro apuntador de instrucciones
IP Instruction Pointer
3. Explicar mediante un cuadro comparativo las caractersticas de las
arquitecturas CISC y RISC.

CARACTERSTICAS DE LAS ARQUITECTURAS CISC y RISC.

CISC (complex instruction set RISC (reduced instruction set


computer) computer)
1. La microprogramacin es una 1. un procesador RISC tpico tiene
caracterstica importante y una capacidad de procesamiento
esencial de casi todas las de dos a cuatro veces mayor que
arquitecturas CISC. significa que la de un CISC. Esto hace suponer
cada instruccin de mquina es que RISC reemplazar al CISC
interpretada por un 2. Buscando aumentar la velocidad
microprograma localizado en una del procesamiento se descubri en
memoria base a experimentos que, con una
2. nfasis en el hardware. determinada arquitectura de base,
3. Solo-Reloj, instrucciones la ejecucin de programas
complejas. resultaban ser ms eficientes.
4. Memoria a memoria: Carga y 3. Las caractersticas de una
Almacen son las instrucciones arquitectura RISC. siguen tomando
independientes. el esquema de Von Neumann. Las
5. Instrucciones Multiciclo. instrucciones, aunque con otras
6. Reduce la dificultad de caractersticas, siguen divididas en
implementar compiladores. tres grupos: Transferencia,
7. Lenta ejecucin de la instruccin. Operaciones y Control de flujo.
8. Permite reducir el costo total del 4. Reduccin del conjunto de
sistema. instrucciones.
9. Las instrucciones compuestas son 5. Arquitectura del tipo load-
decodificadas internamente y store(Las nicas instrucciones
ejecutadas con una serie de que tienen acceso a la
microinstrucciones almacenadas memoria son 'load' y
en una ROM interna. 'store'; registro a registro)
10.Facilita la depuracin de errores. 6. El hecho de que la estructura
simple de un procesador RISC
conduzca a una notable reduccin
de la superficie del circuito
integrado, se aprovecha con
frecuencia para ubicar en el
mismo, funciones adicionales.
7. La relativa sencillez de la
arquitectura de los procesadores
RISC conduce a ciclos de diseo
ms cortos.
CONCLUSIONES

Se fortalecieron los conocimientos que se tenan sobre los sistemas de numeracin y la


forma de realizar conversiones entre ellos.

Se realiz una investigacin detallada de los procesos del procesador 8086, el cual se
plasm de forma grfica.

Se cre un cuadro comparativo entre las caractersticas que presentan las arquitecturas
CISC y RISC.
BIBLIOGRAFIA

Muro Garca, L. (21 de Noviembre de 2007). Monografias.com. Obtenido de


Arquitectura de microprocesadores RISC y CISC:
http://www.monografias.com/trabajos55/microprocesadores-cisc-
risc/microprocesadores-cisc-risc2.shtml
VEGA Jos, S. R. (10 de Abril de 2017). UNIVERSIDAD AUTONOMA
METROPOLITANA. Obtenido de Arquitectura RISC vs CISC:
http://www.azc.uam.mx/publicaciones/enlinea2/num1/1-2.htm
Wikipedia. (16 de Febrero de 2017). Wikipedia. Obtenido de Intel 8086 y 8088:
https://es.wikipedia.org/wiki/Intel_8086_y_8088#Registros

Você também pode gostar