Você está na página 1de 4

Anlisis del circuito integrado temporizador LM555

El circuito temporizador LM555, tiene una gran versatilidad en aplicaciones que


involucran variables de tiempo, dentro de varias aplicaciones, sus 2 principales
usos son en la generacin de una ventana de tiempo determinada y en un tren de
pulsos con frecuencia y ciclo de trabajo predeterminados.

Arquitectura Interna

Como podemos observar la arquitectura interna consta de una serie de 3


resistencias de 5K, de ah su designacin, las cuales nos sirven de divisores de
voltajes y de esta forma el nivel ms bajo del divisor de tensin est situado en el
valor de 1/3 Vcc [V], a este nivel se le designa nivel del gatillo, el siguiente nivel se
sita en 2/3 Vcc, a este nivel se le denomina nivel del umbral. Ambos niveles se
conectan a comparadores de voltajes, que estarn conectados a 2 terminales:
gatillo (terminal 2) y umbral (terminal 6), las salidas de estos comparadores estn
conectados a las entradas de un flip-flop del tipo R-S, con lo cual cuando la
tensin en la terminal del umbral es superior al nivel del umbral, el flip-flop
ejecutar un Reset. Por otro lado, si la tensin aplicada a la terminal gatillo es
menor al nivel de gatillo, el flip-flop ejecutar un Set. La salida del flip-flop se
conecta la salida (terminal 3), y tambin se invierte lgicamente para accionar un
transistor, de cuyo colector se conectar la descarga (terminal 7). Adicionalmente
el LM555 ofrece las terminales de Reset (terminal 4) la cual ejecutar un Reset en
el Flip-flop cuando esta se conecte a un nivel lgico bajo. La terminal del voltaje de
control (terminal 5) se conecta directamente a la red de 3 resistencias, en el nivel
del umbral, con lo cual podemos variar este nivel mediante una fuente de voltaje
externa, de esta forma variaremos el nivel de umbral y bajo estas condiciones el
nivel del gatillo tambin variar a la mitad del nivel del umbral, dado el arreglo de
resistencias.
La polarizacin se lleva a cabo mediante las terminales de Vcc (terminal 8) y Gnd
(terminal 1), el voltaje aplicado en estas terminales est dentro del rango de +3
hasta +18V.

Configuracin Monoestable

El principal uso de la configuracin monoestable es la generacin de ventanas de


tiempo, con una duracin predefinida. Su conexin se muestra a continuacin.

Como podemos observar, tenemos una red RC, siendo nuestro elemento de
control el capacitor, que va conectado a las terminales descarga y umbral,
adicionalmente se emplea la terminal gatillo. El funcionamiento es el siguiente,
bajo condiciones normales, nuestro capacitor estar a 0V, dado que en estado de
reposo est conectado a la terminal de descarga, mientras no se active el gatillo,
el transistor de descarga permanecer activo, asegurando un voltaje de inicio en el
capacitor de 0V. Para iniciar el proceso, se necesita aplicar un voltaje en la
terminal gatillo, que sea menor a Vcc/3, con esto el flip-flop, ejecuta un set, lo cual
provoca que el transistor de descarga se desconecte y lo cual permite que el
capacitor se comience a cargar, cabe recalcar que el tiempo que se acte sobre el
gatillo deber ser menor al tiempo de la ventana de tiempo, porque si mantenemos
el gatillo activo por un tiempo superior a la ventana de tiempo, la salida estar
activa hasta que se termine la accin del gatillo.

Una vez que la carga comienza a fluir el capacitor ira de 0V hasta 2/3 de Vcc.
Resolviendo la ecuacin de la red RC tenemos lo siguiente:

Donde es RC.

Aplicando Laplace obtenemos que:

Aplicando la transformada inversa de Laplace obtenemos:


Esta es la ecuacin que nos describe el comportamiento de un capacitor en una
red RC.
Lo que buscamos ahora es cunto tarda el capacitor para llegar a un voltaje de
2/3 de Vcc?, para este caso tenemos ahora que:

Con lo cual:

Dividiendo ambos trminos de la ecuacin entre Vcc obtenemos:

Finalmente obtenemos que:

Você também pode gostar