Explorar E-books
Categorias
Explorar Audiolivros
Categorias
Explorar Revistas
Categorias
Explorar Documentos
Categorias
AMPLIFICADOR OPERACIONAL
1.1 Objetivo:
1
- slew sate(SR)
- largura de banda (BW)
- corrente polarizao (Ib) 0
- corrente de offset (Ios) 0
- tenso de offset (Vos) 0
- rudo eltrico (VN e IN) 0
- variao de fase () 0
- rejeio de modo comum (CMRR)
1.4 Smbolo:
1.5 Equao:
Sendo o amp. op. um circuito desenvolvido para amplificao diferencial das tenses
aplicadas a sua entrada, nada mais obvio do que dizer que a equao da tenso de sada dada
pela equao 1.1.
(1.1) V0 = (V + V ). Ad
onde: Ad o ganho diferencial do amp. op.
V + e V so as entradas do amp. op.
Sempre que o amp. op. estiver saturado (sada igual a tenso de alimentao), ento
esta regra no pode mais ser aplicado pois a equao 1 no mais vlida, ou seja, o
operacional no est trabalhando em uma regio linear.
2
1.6 Configuraes Mais Comuns:
A figura 1.2 mostra o circuito bsico de um amplificador inversor a base de amp. ops..
Neste caso, levando-se em conta que o amp. op ideal, para resolvermos o problema,
basta equacionar uma nica corrente fluindo atravs de R1 e R2, levando-se em conta que o
potencial na entrada negativa igual ao potencial na entrada positiva (neste caso igual a zero).
A soluo para o problema a equao 1.2 (direto).
V1 V
Como i1 = e i1 = 0 , ento
R1 R2
R
(1.2) V0 = 2 Vi
R1
Por outro lado, se levarmos em conta que o ganho do amp. op. no infinito, devemos
utilizar a equao 1.1 e isto nos leva a soluo mostrada na equao 1.3.
Vi R2 + V0 R1
V =
R1 + R2
V
(V + V ) = 0 = V , pois a entrada positiva tem potencial zero.
Ad
V0 Vi R2 + V0 R1
=
Ad R1 + R2
V
Vi R2 + V0 R1 = 0 ( R1 + R2 )
Ad
R2
(1.3) V0 = Vi,
R1 + R2
R1 +
Ad
Obs.: quando consideramos Ad estamos afirmando de fato que V+= V-, j que V0 possui
um valor finito.
3
A equao 1.2 mostra o resultado final do equacionamento, para ganho infinito, que
pode ser obtido a partir da equao 1.3. Estas equaes mostram que a rede de realimentao
determina o ganho do circuito amplificador, mesmo quando o ganho no infinito. Convm
notar, tambm, que a influncia do ganho diferencial no infinito, tanto menor quanto menor
for o ganho dado ao amplificador inversor.
Note tambm que apesar de a entrada inversora estar a um potencial igual zero, ela no
esta diretamente conectada a terra e no h circulao de corrente entre terra e este terminal.
Por este motivo, o terminal inversor, nesta configurao, chamado de terra virtual.
Supondo que o amp. op. seja ideal, a soluo do problema encontrada fazendo-se a
tenso na entrada negativa (divisor de tenso formado por R1 e R2) igual a tenso de entrada.
Neste caso a equao 1.4 a soluo do problema.
R1
V0 = Vi
R1 + R2
R + R2 R
(1.4) V0 = 1 Vi = (1 + 2 )Vi
R1 R1
Se considerarmos que o ganho do amp. op. no infinito, a equao 1.1 deve ser
utilizada e desta forma a equao 1.5 a soluo para o problema. Note que este circuito tem
realimentao negativa.
V+= Vi
R1
V = V0
R1 + R2
V
V + V = 0
Ad
R1 V
Vi V0 = 0
R1 + R2 Ad
4
R1 + R2
(1.4) V0 = Vi
R1 + R2
R1 +
Ad
Como podemos observar pela figura 1.4, o amplificador somador na verdade uma
srie de amplificadores inversores, ligados em paralelo. Isto nos leva a aplicar a tcnica de
superposio de fontes para equacionar a tenso de sada deste circuito. Aqui tambm levamos
em conta que o amp. op. possui caractersticas ideais de funcionamento, logo, a sada ser
dada pela equao 1.6 ou, no caso particular de todas as resistncias serem iguais, pela
equao 1.7.
5
Figura 1.5: Circuito do amplificador subtrator bsico.
O clculo torna-se mais cmodo se feito por superposio, utilizando-se o que j foi
calculado para o amplificador inversor e no inversor, aliado a considerao de que os amp.
op. ideal. A equao 1.8 mostra equao da tenso de sada deste circuito.
R2
(1.8) V0 = ( V V1 )
R1 2
a) Anlise do circuito:
A2 : forma um amplificador de ganho unitrio (BUFFER)
A3 : forma um subtrator junto com R3 , R4 .
A1 : fornece a corrente de sada e realimentado pelo subtrator atravs de R1 , R2 .
6
- Anlise das realimentaes de A1 :
A1 recebe realimentao negativa (RN) atravs da entrada no inversora de A3 e
realimentao positiva (RP) atravs de A2 e da entrada inversora de A3 .
Como o ganho dos dois caminhos do subtrator (entradas inv. e no-inv) so iguais em
mdulo, a RN mais forte porque a RP ainda passa pelo divisor resistivo R-RL. Como
resultado disto o circuito possui realimentao negativa resultante, o que permite o uso das
tcnicas estudadas.
R4
ei R2 + R1 R i0
R3
a) e A1 = =0
R1 + R2
R R
logo i0 = 2 3 ei
R1 R4 R
c) Para simplificar o problema o subtrator foi calculado e substituido por um bloco subtrator
SUB.
R1 R +
VOS1 = 4 R i0 i0 = i R I B 2
R1 + R2 R3
( R + R2 ) R3 R1 R
i0 (V0 S1 ) = 1 V0 S1 e A1 = 4 R iR = iR =
R1 R4 R R1 + R2 R3
+
i0 = ( I B 2 ) = I B+2
7
1.7 Concluso:
Como j foi dito no incio deste texto, o amp. op. nada mais do que um amplificador
transistorizado com acoplamento direto e elevado ganho. A figura 1.6 mostra um esquema
simplificado de um amp. op. de trs estgios de amplificao.
8
2. Limitaes de Corrente Contnua
1) I B 0 (corrente de bias)
Esta a corrente DC necessria, em cada entrada, para produzir uma sada de zero
Volts, quando no h sinal nas entradas do amp. op.. A corrente IB a corrente de base dos
transistores bipolares ou a corrente de fuga no gate dos FETs, utilizados no primeiro estgio
de um amp. op.. Para medir estas correntes utiliza-se um circuito simples de ganho inversor
com resistores bastante elevados.
4) I OS = / I B + I B / 0
5) Z IN
7
2.2 Modelo para Corrente Contnua:
A figura 2.1 mostra o equivalente eltrico de um amp. op. onde esto representadas
suas principais limitaes para DC. Cada uma destas limitaes ser descrita nas prximas
sees.
Figura 2.1: Equivalente eltrico, DC, de um amplificador operacional no ideal. Cada tem
deste equivalente ser descrito nas prximas sees.
A tenso de offset ( Vas ) causada pelo desbalano do par diferencial (por exemplo,
devido diferena nas caractersticas entre os dois transistores do par diferencial de entrada) e
pela desigualdade dos transistores do 2 estgio. Esta tenso no constante com a
temperatura e pode ser representada pela equao 2.1.
dVOS
(2.1) VOS = VOS ( 25 C ) + T
dT
dVOS
onde a deriva trmica [ mV / oC] .
dT
8
2.2.1.1 Representao
A figura 2.2 mostra o equivalente eltrico de um amp. op. com VOS. A fonte pode ser
colocada na entrada no inversora caso sua polaridade seja invertida (positivo conectado a
entrada no inversora).
9
2.2.2 Correntes de polarizao, offset e deriva trmica:
Como o par diferencial composto por transistores, estes necessitam de uma corrente
de polarizao de base (I B ) para funcionar.
dI B
(2.2) I OS = I B+ I B e I B = I B (25 C ) + T
dT
Alguns manuais no citam a deriva trmica, mas indicam o T necessrio para dobrar
o valor de I B , o que j o suficiente para utilizar a equao 2.2, supondo que esta variao
seja constante com a temperatura.
2.2.2.1 Representao:
10
2.2.3.1 Impedncia Diferencial (Rid):
2VT
(2.3) Rid 2hie
IB
hfe
(2.4) Rcm =
hoe
Figura 2.4: Equivalente eltrico de um amplificador inversor com resistncia de sada diferente
de zero.
Supondo que a resistncia de sada dos operacionais seja representada pela resistncia
Ro, no circuito da figura 2.4 a influncia desta impedncia de sada, sobre a tenso Vo, :
RL / /( R + Rf )
Vo = Vo'
Ro + RL / /(R + Rf)
11
1
E o ganho de lao aberto efetivo fica reduzido de:
Ro Ro
1+ +
RL R + Rf
Da mesma forma que a impedncia de entrada, o ganho de um amp. op. pode ser
dividido em dois: Ganho diferencial e de Modo Comum. Desta forma, o amp. op classificado
quanto a sua habilidade de amplificar a diferena entre os sinais aplicados a suas entradas, e
rejeitar a parcela de sinal comum as duas entradas.
Alm destas distines feitas ao ganho dos amp. ops., vale a pena ressaltar que os
ganhos mudam em funo de uma srie de itens a saber:
- a carga
- a tenso de polarizao
- a temperatura
- relao outro operacional do mesmo tipo
- Ganho de Modo Comum (Acm): funo de 1 hoe do transistor que faz a fonte de
corrente do par diferencial de entrada e das resistncias de coletor deste par diferencial.
Nos manuais, uma informao importante o fator de rejeio de modo comum, que
definido como mostrado nas equaes 2.5, 2.6 e 2.7.
Ad
(2.5) CMRR = ou
ACM
Vo Vo V
(2.7) ACM AD = o
ViCM V+ V ViD
A figura 2.5 mostra o circuito utilizado para medir o ganho de modo comum dos
amplificadores operacionais. Nele uma entrada comum aplicada a um amplificador sem
12
realimentao e a sada deste amp. op. medida. Com estas informaes, utiliza-se a equao
2.7 para conhecermos a taxa de rejeio de modo comum (CMRR).
Figura 2.5: Diagrama esquemtico do circuito utilizado para testar o ganho de modo comum
nos amplificadores operacionais.
A tenso de modo comum definida como sendo a media das tenses nas entradas dos
amp. ops. conforme mostrado na equao 2.8.
V+ + V
(2.9) ViCM =
2
2.2.5.1 Modelo
A sada V0 jamais (exceo feita aos modernos amplificadores do tipo rail to rail)
atinge os valores de alimentao devido quedas de tenso nos transistores do 2 e 3
estgios, e a prpria polarizao dos transistores faz com que o amp. op. no seja imune s
variaes de tenso na alimentao. O fator que caracteriza esta imunidade dado como:
VO
PSRR = ou PSR = 20log( PSRR )[dB].
VCC
13
Tabela 1: Comparao entre alguns operacionais
Amp. Op. 741C CA3140 OP07C AD5476 Unid.
Tipo TJB FET TJB alto desempenho FET alto desempenho X
Fabricante SID RCA Analog Devices Analog Devices -
Vos 1 8 0,06 0,25(Mx) mV
DRIFT/Vos 0,5 1,0(Mx) V/C
IB 80 0,01 1,8 0,01 nA
Ios 20 0,0005 0,8 0,002 nA
DRIFT/Ios 0,018 nA/C
Exemplo:
No circuito abaixo, utilizando o modelo sugerido, considere VOS1 e VOS 2 diferentes de zero e
Ad1 e Ad 2 finitos, para responder as questes abaixo.
14
como ed 2 + eO1 + VOS 2 = 0
ento ed 2 = VOS 2 eO1
Tambm: eO = Ad 2 ed 2
Logo eO = Ad 2 (VOS 2 + Ad1 (V X VOS1 ))
Sabendo que i + = 0, podemos estabelecer uma relao entre eO e V X :
R1
VX = eO
R1 + R2
Substituindo na relao anterior:
e R1
O = VOS 2 + Ad1 ( eO VOS1 )
Ad 2 R1 + R2
Isolando eO , temos:
V
VOS1 OS 2
eO = Ad1
R1 1
+
R1 + R2 Ad1 Ad 2
Como podemos observar pela expresso acima, a influncia de VOS 2 muito menor que a de
VOS 1 , pois a primeira aparece dividida por Ad1 , que tem um valor muito elevado. Assim,
concluimos que A2 no precisa ser to bom quanto indicava o artigo da ANALOG DEVICES.
O circuito da figura 2.7 mostra um amplificador inversor sob influncia das correntes
de polarizao.
Figura 2.7: Amplificador inversor com correntes de polarizao representadas pelas fontes de
corrente.
Podemos ver pela figura 2.7 que a corrente I B , ao passar pela rede de alimentao,
provoca uma tenso de erro. A soluo do problema feita por superposio:
Vi = 0 V01 = + R2 IB
15
R2
I B = 0 V02 = V
R1 i
R2
V0 = V + R2 I B
R1 i
Este erro pode ser reduzido pela incluso de um resistor (R 3 ) entre a entrada no
inversora e o terra.
I B+ , I B 0
R2
V01 = Vi
R1
I B + ,Vi 0
V02 = R2 I B
I B ,Vi 0
R3
V 03= ( R + R2 ) I B +
R1 1
R2 R3
V0 = Vi + R2 I B ( R1 + R2 ) I B +
R1 R1
se supormos I B+ = I B = I B
R2 R
V0 = Vi + I B ( R2 3 ( R1 + R2 ))
R1 R1
para que o segundo termo da equao seja nulo
R3
R2 ( R + R2 ) = 0
R1 1
( R + R2 ) RR
R3 1 = R2 R3 = 2 1
R1 R1 + R2
devemos ter R3 = R1 // R2. Quando isto acontece a sada depende apenas da entrada e da rede
de realimentao R1 e R2.
A tenso de offset produz um erro na sada aps ser multiplicada pela relao da rede
de realimentao. Este problema pode ser resolvido utilizando-se as entradas para correo de
offset, que alguns operacionais possuem, porm este mtodo no garante o drift indicado no
manual. Uma alternativa para resolver este problema consiste nos circuitos apresentados nas
figuras 2.8 e 2.9.
16
Obs.: Com o ajuste de offset, este circuito
modifica seu ganho, para minimizar estes
efeitos usamos um R de 10K para no
consumir corrente da fonte e um R de
100K pois 100K + uma parcela do R de
10K entram em paralelo com R 1 variando
o ganho. Se esta soma de resistncias for
bem maior do que R1, ento a variao no
ganho ser mnima.
Figura 2.8: Amplificador no inversor com
circuito para compensao de off-set.
R2
Vi = 0 V01 = (1 + )V
R1 0 s
R2
Vos = 0i V02 = V
R1 i
E para solucionar este problema, costumamos utilizar o circuito da figura 2.9, onde:
R3 = R1 // R2 para compensar I B
R3 >> 100
se Vx = -Vos o offset anulado
Exerccios:
7
1) Calcular a funo de transferncia supondo a existncia de Vos , I B+ e I B- para os seguintes
amplificadores:
a) inversor (com um resistor R3 ligado entre a entrada V+ do amp. op. e terra):
b) no-inversor (com um resistor R3 ligado entre Vin e a entrada V+ do amp. op):
15
3. Limitaes dinmicas
Quando o sistema atinge mdulo -1 e fase de 180 ele entra em uma regio de
instabilidade ( por isso que sistemas com at dois plos nunca so instveis). Por outro lado
os operacionais possuem ganhos elevados e mais de dois plos. Isto significa que os
operacionais so instveis por natureza. A equao 3.1 corresponde ao ganho do sistema no
compensado, mostrado na figura 3.1.
A0 p1 . p 2 . p3
(3.1) AVLA ( S ) =
( S + p1 )(S + p 2 )(S + p3 )
onde Ao o ganho em baixas freqncias, AVLA o ganho de tenso a lao aberto, 1, 2 e
3 so as freqncias de corte e p1,p2, e p3 so os plos.
Os efeitos dos plos individuais de cada estgio do amp. op. foram somados para
montar o grfico abaixo. Perceba que neste caso quando a fase do sinal 180 o amp. op. tem
ganho de 29dB. Se em malha fechada (quando o operacional recebe suas realimentaes
amplificador inversor, no inversor...) o ganho for maior que 29dB ento o sistema ser
estvel, caso contrrio entrar em oscilao. Isto explica porque alguns amp. ops. com grande
BW (produto ganho banda de passagem) s so estveis a partir de determinado AVLF (ganho
16
de tenso em lao fechado), ou seja, no so estveis para ganho unitrio. Como exemplo disto
temos o LF357 que estvel para AVLF > 5.
A0 p1 p 2 p 3
Para um operacional com ganho AVLA ( S ) =
( S + p1 )(S + p 2 )(S + p3 )
Na configurao inversora
17
R1
temos que a malha de realimentao leva para a entrada do amp. op. uma tenso F =
R1 + R2
portanto podemos redesenhar o circuito, em termos de diagrama de blocos e utilizar a teoria
de controle para determinar o ganho mnimo do amp. op.
+ Vo
AVLA
Vi
_
F
Exemplo:
18
A0 = 31622,7766 [90dB]
p1 = 100K rad / S
p2 = 1 K rad / S
p3 = 1 M rad / S
1
F (10,01 + 1100 + 0,101 + 2) = 3,5168 x10 2 para oscilar
A0
1
AVLF = 28,4349 29,077 dB para no oscilar.
F
A1 p1 1
A1 (S ) = sendo p1
S + p1 R1 (C1 + C m )
A p
e cm = c(1+A2(S)) ou seja cm = c(1+ 2 2 )
S + p2
onde A1 e A2 so os ganhos do primeiro e segundo estgios do amp. op.
19
Na figura acima, v-se os mesmos grficos da figura 3.1 e uma curva extra devido a
influncia do capacitor inserido no segundo estgio. Note que esta curva extra possui um zero
na mesma localizao do polo p2. O resultado deste grfico (quando somamos todas as curvas)
pode ser visto na figura abaixo.
A0 pi A p GBW
(3.2) AVLA ( S ) = 0 i =
S + pi S S
onde GBW o produto ganho-faixa do amp. op.
20
3.1.4 Anlise dos efeitos do capacitor de compensao C.
ento podemos selecionar a parte do circuito que nos interessa e redesenh-la em funo dos
seu modelo.
Ou seja, um sistema com dois plos. Sendo assim podemos reescrever o denominador da
funo de transferncia p(s) como sendo:
p(s) = S 2 + ( p1 + p 2 )S + p1 p 2
e assumindo-se que p2 >>p1 (uma hiptese bem razovel), temos que
p(s) = S2 + p2S + p1 . p2
sendo assim podemos determinar as duas razes da equao e portanto os plos do sistema.
21
C ( R1 (1 + A2 ) + R2 ) + R1C1 + R2 C 2 1
p2 p1
R1 R2 (C (C1 + C 2 ) + C1C 2 ) C ( R1 (1 + A2 ) + R2 ) + R1C1 + R2 C 2
C C>>0 C=0
P1 1 1
p1 = p1 <<
A2 .R1.C R1C1 + R2 C 2
P2 A2 .C / R2 1 1
p2 = p 2 >> +
C (C1 + C 2 ) + C1C 2 R1C1 R2 C 2
Exemplo:
R1=1M, R2=100K, C1=C2=10pF, A1=300, A2=200
Com C=0
p1=90910rad/s ou seja um plo em 14.5KHz
p2=1.1Mrad/s ou seja um plo em 175KHz.
Com C=30pF
p1=166rad/s ou seja um plo em 26,5Hz
p2=85Mrad/s ou seja um plo em 13,6MHz.
22
O slew - rate representa a mxima variao de tenso ( V0 ) que um amplificador
operacional pode apresentar na sada em um dado tempo t . A principal causa de limitao do
slew - rate o capacitor de compensao C, a tal ponto que, para A.O .S com compensao
externa, o S.R. proporcional ao valor de C. Esta caracterstica decorre do fato de a sada do
1estgio se dar na forma de fonte de corrente ( I C 2 ) e de se encontrar neste n o capacitor C
multiplicado pelo efeito Miller. Assim, para uma corrente I c2 constante (salto), teremos uma
I C2
tenso eC 2 ( eC 2 .t ) na forma de rampa ( I C 2 integrado por C m C. AV2 ).
Cm
LM 741 : SR = 0,5V / s (C = 30 pf )
LM 748 : SR = 40V / s
Para medir o slew - rate monta-se um buffer e aplica-se em sua entrada uma onda
quadrada. O sinal de sada medido conforme o indicado na figura 3.2. Para calcular o valor
correto para este parmetro, utiliza-se a equao que conduzir a um menor valor para o slew-
rate, entre as equaes 3.3 e 3.4.
Figura 3.2: Diagrama temporal com grficos da entrada (degrau) e sada de um amplificador
operacional, para medida do slew-rate.
90% Mx 10% Mx
(3.3) S RS =
ts
23
90% Mx 10% Mx
(3.4) S RD =
td
ndices: S R slewrate
s,r subida
d,D descida
o tempo necessrio para que ao sada do amp. op. fique dentro de uma faixa de seu
valor final, aps a aplicao de um salto em sua entrada. Normalmente entre 99,9% e 100,1%
do valor final ou uma faixa mais estreita. Dependendo das caractersticas do amplificador
operacional, da rede de realimentao e da compensao, o circuito apresentar um
determinado grau de amortecimento ( zeta: constante de amortecimento), podendo ser
considerado sobre, sub ou criticamente amortecido. Assim a sada levar algum tempo para se
acomodar no valor de regime estacionrio, devido ao transitrio. Este intervalo de tempo
definido como tempo de acomodao. A figura 3.3 mostra como identificar o tempo de
acomodao de um sistema a partir de uma excitao em degrau.
Em um amp. op., uma carga capacitiva pode quebrar a impedncia de sada e introduzir
mais um plo, no ganho de tenso de malha aberta, e isto pode provocar oscilao no circuito.
1
O plo induzido vale e sua determinao no fcil, pois ZO funo da freqncia
Zo C L
(ZO(s)). Normalmente cargas capacitivas aparecem quando tentamos compensar o amp. op.
com circuitos externos, estamos excitando algum transdutor ou estamos trabalhando Nestes
casos um capacitor , muitas vezes, colocado diretamente sobre a sada do amp. op. conforme
mostrado na figura 3.5 ou na figura 3.4, porm, neste caso, o capacitor apenas uma carga
para o amplificador inversor.
24
Figura 3.4: Circuito amplificador inversor com carga capacitiva.
1 1
(3.5)
(Ro + R3) C1 (R // Rf )
Exemplo:
Considere que os dois A. O. S. do circuito abaixo tm caracterstica dinmica do tipo plo
dominante.
a) Queremos que o circuito tenha uma resposta em freqncia como a determinada pelas
assntotas da curva acima. Determine o produto ganho - faixa (GBW) de cada um dos A.
O. S. para que esta especificao seja atendida.
b) O circuito deve fornecer uma sada (e0 ) senoidal de at 100KHZ e com 10Vp sem
distorc-la. Calcule o slew rate (SR) mnimo de cada amp. op. para atender a esta
especificao.
c) Considere o modelo DC dado abaixo. Calcule a tenso de sada e0 para ei = 0 , em funo
de VOS1 , Ad1 , VOS 2 , Ad 2 e dos resistores. Algum dos A O S tem mais influncia sobre este
valor de e0? Qual?
25
a) Em um amplificador realimentado, o plo resultante fica situado na freqncia em que o
ganho do elemento ativo (amp. op.) igual ao ganho da rede de realimentao.
Assim, para o amplificador A2, temos:
GBW2 GBW2
A2 ( s ) =
S + p2 S
GBW2
A2 ( f ) =
f
R3 + R4
O ganho da rede : G R =
R3
R3 + R4 10 K + 100 K
Assim: GBW2 = f2 = 1MHz = 11MHz
R3 10 K
GBW2= 11MHz.
Para A1 , temos:
GBW1 GBW1
A1 (s ) =
S + p1 S
GBW1
A1 ( f ) =
f
1 R1 + R2 1 1K + 100 K
O ganho da rede : G R = = = 10,1
10 R1 10 1K
(o fator 1/10 vem do ganho de A2)
Assim: GBW1 = G R f 1 = 10,1 100 KHz = 1,01MHz
GBW2= 1,01MHz.
b)
Para A2:
d d
SR2 [ e0 ] mx = (10 sen( 2ft )) t =0
dt dt
SR2 10 2 f cos(2ft ) t = 0 = 10 2 100.000
SR 6,283V/s
Para A1:
A sada de A1 necessita ter apenas 1/10 da amplitude de e0 .
26
d e0
SR1 [ [ ]]max = 2 f cos(2ft ) t =0
= 0,6283V / S
dt 10
c)
R1
e1 = Ad1 [V0 S1 + e0 ]
R1 + R2
e e R + e0 R3
V0 S 2 0 = 1 4
Ad 2 R3 + R4
27
3.5.1 Rudo Trmico:
Este rudo causado pela agitao trmica dos eltrons em uma resistncia. O rudo
trmico constante ao longo de todo o espectro de freqncias, e por isso chamado de
rudo branco. A tenso eficaz gerada pelo rudo trmico pode ser calculada com a equao
3.6.
Este rudo est associado com uma corrente fluindo atravs de uma barreira de
potencial. Na verdade, ele formado pela flutuao instantnea de corrente eltrica, causada
pela emisso aleatria de eltrons e lacunas. Schottky, em 1918, mostrou que este rudo gera
uma corrente eficaz, que pode ser quantizada de acordo com equao 3.7.
Tambm conhecido por Excess Noise, Flicker Noise, rudo 1/f e rudo de baixa
freqncia, causado pela variao da condutividade devido ao contato imperfeito entre dois
materiais (por exemplo, silcio e alumnio). Este tipo de rudo aparece sempre que existe
junes entre materiais de qualquer tipo, como nas chaves, pontos de solda etc.. A equao 3.8
mostra a intensidade da corrente pela qual pode ser modelado este rudo.
KI DC B
(3.8) I f RMS =
f
onde: K at, depende o material varia 3dB por oitava (decaimento).
28
IDC corrente mdia [A]
B banda passante [Hz]
F freqncia [Hz]
Este rudo responsvel pelo conhecido estalo que aparece, por exemplo, em
aparelhos de som. causado por defeitos de manufatura da juno (tal como uma impureza)
de componentes semicondutores. Este tipo de rudo depende do processo de fabricao dos
semicondutores. O Pop Corn tem a aparncia de um degrau de tenso de durao
aproximada de 10 ms e que aparece esporadicamente nos aparelhos. A figura 3.7 mostra a
aparncia destes rudo quando visto em osciloscpio.
(3.9) PT = P1 + P2 + ... + Pn
(3.10) VT = V12 + V22 + .....Vn2
29
Figura 3.8: Grfico de rudo para um transistor bipolar genrico.
Analisando o grfico da figura 3.8 podemos perceber que o nvel de rudo na sada de
um circuito a base de transistores depende da faixa de freqncia em que se est trabalhando:
1. de 0 at F1 temos: rudo trmico + contato + shot noise
2. de F1 at F2 temos: rudo trmico + shot noise
3. acima de F2 temos: rudo da juno do coletor associado diminuio do ganho do
transistor + shot noise.
Observaes:
1. Sempre que possvel devemos limitar ao mximo a banda de passagem.
2. Capacitores e indutores (idealmente) no possuem rudos associados.
30
4. Tipos de Amplificadores Operacionais
23
4.3 Amplificador Norton:
Este tipo de amplificador foi desenvolvido a muito tempo, e antes de ser um tipo de
amplificador ele mais uma tcnica para o uso de amplificadores operacionais, visando a
melhora da qualidade da amplificao. Este amplificador utiliza tcnicas de AC para desacoplar
erros devido a Vos e IB. A melhora mais notvel com relao ao drift com a temperatura de
Vos e Ios. O amplificador chopper pode introduzir um fator de reduo de 50 vezes no drift de
Vos. Desta forma, temos como principais caractersticas deste amplificador o baixssimo Vos a
alta estabilidade trmica e o baixo rudo. Estes amplificadores so estabilizados internamente
por um sistema de chaves e integradores de erro porm seu uso fica limitado a sinais de baixa
freqncia.
Na figura 4.4 as chaves Ch1 e Ch2 fecham juntos quando Ch3 e Ch4 abrem. A figura
4.5 mostra a seqncia correta para o acionamento de cada uma destas chaves. Neste diagrama
o sinal em nvel alto corresponde a chave fechada. As chaves Ch2 e Ch4 so ligadas aps Ch1
24
e Ch3 serem ligadas, e abertas antes que Ch1 e Ch3 sejam abertas. Assim, os transitrios
causados pelo chaveamento no so integrados pelo filtro passa-baixas da sada.
Figura 4.5: Seqncia de acionamento das chaves do amplificador Chopper mostrado na figura
4.4.
Neste exemplo, a tenso de entrada constante, e portanto, aps o sinal ser recortado
ganha a aparncia de uma onda quadrada. Se uma senide fosse amplificada por este tipo de
amplificador iria produzir pulsos de amplitudes diferentes a cada recorte do sinal de entrada,
mas na sada obteramos a mesma senide de entrada..
25
Figura 4.6: Formas de onda nos ns do amplificador chopper da figura 4.4
Como exemplo de amplificador Chopper podemos citar o LMC 668 com VOS < 5 V e
dVos
= 50nV / C
dT
26
Figura 4.8: Amplificador isolador chopper.
Note pelo diagrama em blocos do ISO 103 que este possui acoplamento capacitivo
para o sinal, que modulado e demodulado internamente (para poder ser transmitido atravs
dos capacitores), e fonte de tenso isolada, obtida a partir da fonte de alimentao do circuito
principal.
4.6 Buffer:
27
isolao galvnica mas uma elevada impedncia de entrada (o que no carrega etapas
anteriores de amplificao ou filtragem) e uma baixa impedncia de sada (o que no afeta os
etgios subsequentes de amplificao). Por estas caractersticas de impedncia este
amplificador possui elevado ganho de corrente e ganho unitrio de tenso. Seu smbolo pode
ser visto na figura 4.10.
28
Os amplificadores de instrumentao so circuitos que amplificam a diferena entre
duas tenses na entrada deste circuito, mantendo uma elevada impedncia de entrada, uma
elevada rejeio a sinais de modo comum e um ganho diferencial ajustvel (preferencialmente),
de forma similar ao prprio amp. op. porm com ganhos menores.
Uma primeira aproximao para este tipo de amplificador mostrado na figura 4.11.
Nela podemos ver um amplificador diferencial cujo ganho pode ser modificado (apesar de
termos que mudar mais de uma resistncia), porm, tem como problema o baixo valor da
impedncia de entrada, diferencial e de modo comum.
R4
e4 = (eCM + e2 )
R3 + R4
eCM + e1 e4 e 4 e0
=
R1 R2
R R R2 R3 R R 1 + R2 / R1
e0 = [ 1 4 ]eCM 2 e1 + 4 e2
R1 ( R3 + R4 ) R1 R3 1 + R4 / R3
R2 R3
Se =
R1 R4
R
ento e0 = 2 (e2 e1 )
R1
Exemplo:
Analise a influncia do desbalano de impedncias obtido com as relaes R2=100R1, e
R4=101R3 sobre o CMRR do circuito.
29
Uma alternativa para este circuito pode ser vista na figura 4.12. Nela continuamos com
o circuito de amplificao diferencial, porm, agora, com o ajuste de ganho dependente apenas
de uma nica resistncia. Neste circuito, a tenso de sada dada pela equao 4.1.
Figura 4.12: Amplificador diferencial com ganho selecionvel com um nico resistor.
e v e V R R
i1 = 1 V1 = V 1 .R2 = V (1 + 2 ) e1 2
R R1 R1 R1
e V R R
i2 = 2 V2 = V (1 + 2 ) e2 2
R1 R1 R1
V e 1 1 1 e0
i3 = 1 0 = V ( + ) e1
R2 R2 R1 R1 R2
V 1 1 1
i4 = 2 = V ( + ) e 2
R2 R2 R1 R1
Eqs. de Correlao
I) i = i1-i3
II) i = i4-i2
V V2
III) i = 1
R
e1 V 1 1 e e e e 2 1
I) i = V ( + ) + 1 + 0 = 0 + 2 1 ( + )V
R1 R1 R2 R1 R2 R2 R1 R1 R2
1 1 e e V e 2 1
II) i = V ( + ) 2 2 = 2 2 + ( + )V
R1 R2 R1 R1 R1 R1 R2
2 1 e
( + )V = i + 2 2
R1 R2 R1
e e e 1 e
II I) i = 0 + 2 1 i 2 2 i = (e1 e 2 ) + 0 (*)
R2 R1 R1 R1 2 R2
V V2 R R R R 1 R
III) i = 1 = [V (1 + 2 ) e1 2 V (1 + 2 ) + e 2 2 ] = (e2 e1 ) 2
R R1 R1 R1 R1 R R1 .R
30
1 e R
Combinando com (*): (e1 e2 ) + 0 = i = (e2 e1 ) 2
R1 2 R2 R1 .R
R 1
e0 = 2 R2 [ 2 + ](e2 e1 )
R1 .R R1
2 R2 R2
(4.1) e0 = [ + 1](e2 e1 ) ganho controlado por R.
R1 R
e1 V e0
I) V1 = ( + i ) R2
R1 R2
e V
II) V2 = ( 2 + i ) R2
R1
e V
III) V1 = V 1 .R2
R1
e V
IV) V2 = V 2 .R2
R1
V V2
V) i = 1
R
31
1 e1 V e0 e V R e e e
I, II, V) i = ( + i 2 i ) R2 = 2 ( 1 2 + 0 2i)
R R1 R2 R1 R R1 R2
R
(e1 e2 ) 2 + e0
R1
i= (*)
2 R2 + R
1 e V e V R
III, IV, V) i = (V i R2 V + 2 R2 ) = 2 (e 2 e1 )(**)
R R1 R1 R.R1
R2
(e1 e2 )
+ e0
R1 R
(*) + (**): = 2 (e 2 e1 )
2 R2 + R R.R1
R R
e0 = [ 2 (2 R2 + R) + 2 ](e2 e1 )
R.R1 R1
2 R2 R2
e0 = ( + 1)(e2 e1 )
R1 R
Esta segunda configurao, continua tendo o mesmo problema da anterior (as baixas
impedncias de entrada, diferencial e de modo comum). Para isto, a melhor soluo utilizar
entradas bufferizadas e, para modificar o ganho diferencial com apenas um resistor, inteliga-
se um resistor entre os dois buffers de entrada. O circuito final mostrado na figura 4.13.
entradas diferenciais.
alta rejeio a tenses de modo comum (se os R3 so diferentes, h um erro no ganho mas
no no CMRR).
ganho elevado.
ganho ajustvel apenas com R.
impedncia de entrada (diferencial e de modo comum) elevada em ambas as entradas.
32
se o amplificador tiver ganho unitrio, somente o offset dos amplificadores de entrada vo
ser significativos na determinao do offset de sada. desejvel que os amplificadores de
entrada tenham caractersticas de drift idnticas.
j existe encapsulado
primeiro estgio responsvel pelo ganho e o segundo estgio responsvel pelo CMRR.
e e ed R 1 R
V1 = e1 2 1 .R3 = ec = ed 3 = ec ed ( + 3 )
R 2 R 2 R
e 2 e1 ed R 1 R
V2 = e 2 + .R3 = eC + + ed 3 = ec + ed ( + 3 )
R 2 R 2 R
R2 R2 1 R 1 R
e0 = (v 2 v1 ) = [ec + ed ( + 3 ) ec + ed ( + 3 )]
R1 R1 2 R 2 R
R 2R
e0 = 2 (1 + 3 )(e 2 e1 )
R1 R
Exemplo:
Calcule a funo de transferncia da topologia abaixo:
por superposio:
com e+=0
e e
sendo = G
R R
R
e como eG = K e0
RG
R
K e0
e RG
ento =
R R
R
logo e0 = G e
RK
com e =0
33
RK
+
e0
e e RG
sendo = G =
2 2 2
R
e como e0 = G e +
RK
R
ento e0 = G (e e + )
RK
O ganho diretamente proporcional RG, mas a impedncia de entrada fica diminuida.
34
5. Circuitos Especiais
A figura 5.1 mostra uma ponte de resistores alimentada com fonte de tenso constante,
utilizada para realizar a medida de alguma grandeza fsica. Nos braos da pontes so colocadas
resistncias fixas e variveis, que so, na verdade, os sensores. Estes resistncias variveis iro
produzir uma tenso de sada que depende da variao desta resistncia com a grandeza que se
deseja medir. A equao 5.1 mostra como a tenso de sada, nesta ponte, se relaciona com os
componentes desta ponte.
R2 R3
(5.1) V0 = A V( )
R1 + R 2 R 3 + R 4
R1 = R2 = R3 = R, e
30
R4 = R + R.
Ento, substituindo estes valores na equao 5.1, e trabalhando esta equao, chega-se
a equao 5.2:
1 R
V0 = A V ( )
2 2 R + R
2 R + R 2 R
V0 = A V
4 R + 2 R
V R / R
(5.2) V0 = A( )
4 1 + R / 2 R
Como podemos ver pela equao 5.2, a relao entre a tenso de sada e a variao da
resistncia da ponte, no linear.
Se a ponte mostrada na figura 5.1 possuir dois elementos sensores, um em cada brao
da ponte, ento podemos dizer que:
R1 = R3 = R, e
R2 = R4 = R + R.
R + R R
V0 = A.V ( )
2 R + R 1R + R
R
V0 = AV ( )
2 R + R
V R / R
(5.3) V0 = . A( )
2 1 + R / 2 R
E mais uma vez, no h relao linear entre a variao das resistncias da ponte e a
tenso de sada do amplificador.
31
Neste caso, se duas resistncias variam no mesmo brao da ponte, ento podemos dizer
que a relao entre as resistncias :
R1 = R4 = R,
R2 = R + R, e
R3 = R - R.
R + R R R
V0 = AV ( )
2 R + R 2 R R
R
V R
(5.4) V0 = ( )
2 R 2
1 ( )
2R
R1 = R3 = R - R, e
R2 = R4 = R + R.
R + R R R
V0 = A V ( )
2R 2R
R
(5.5) V0 = V A
R
E com esta topologia para a ponte, a relao entre a tenso de sada e a variao das
resistncias da ponte linear.
32
Uma alternativa para o uso de pontes de resistores a alimentao com fonte de
corrente. A fora a diferena na fonte de alimentao e os resultados que podemos obter com
isto o restante do circuito permanece o mesmo.
R3 + R4 R1 + R 2
(5.6) V0 = A I( R 2 R3 )
R1 + R 2 + R 3 +R 4 R1 + R 2 + R 3 + R 4
onde: A: ganho do amplificador;
I: amplitude da fonte de corrente.
R1 = R2 = R3 = R, e
R4 = R + R.
Ento, substituindo estes valores na equao 5.6, e trabalhando esta equao, chega-se
a equao 5.7.
I R
(5.7) V0 = A( )
4 R
1+
4
E como podemos perceber, mais uma vez no h uma relao linear entre a variao da
resistncia na ponte e a variao da tenso de sada.
33
Neste caso, se duas resistncias variam em braos diferentes da ponte, ento podemos
dizer que a relao entre as resistncias :
R1 = R3 = R, e
R2 = R4 = R + R.
( 2 R + R ) (2 R + R)
V0 = AI (( R + R) R )
4 R + 2 R 4 R + 2 R
( R + R R)( 2 R + R)
V0 = AI (
4 R + 2 R
I
(5.8) V0 = R A
2
E desta vez percebemos que a relao entre a variao das resistncias dos sensores e a
variao da tenso de sada j linear mesmo com apenas dois sensores.
Este circuito de ponte, alimentada com fonte de corrente, pode ser implementado na
prtica como mostrado na figura 5.7.
Figura 5.7: Circuito em ponte de resistores alimentado com fonte de corrente. Implementao
prtica.
VREF
(5.9) I =
RI
34
5.1.3 Outras implementaes lineares
Outras implementaes para este circuito de medida podem ser implementadas com
resultados lineares, porm sua complexidade passa a ser cada vez maior. Dois exemplos destes
circuitos so mostrados nas figuras 5.8 e 5.9.
Figura 5.8: Topologia de ponte de resistores utilizada para medidas, com apenas um elemento
variando e relao linear entre a variao da resistncia e a tenso de sada do circuito.
R
(5.10) e0 =
2R
V0
Figura 5.9: Topologia de ponte de resistores utilizada para medidas, com apenas um elemento
variando e relao linear entre a variao da resistncia e a tenso de sada do circuito.
Esta outra ponte, similar a anterior, possui relao entre a tenso de sada e a variao
AR 2
do valor da resistncia dada pela equao 5.11 se fizermos R 1 =
2
V R
(5.11) V0 = A
4 R
35
Muitas vezes necessita-se de um amplificador operacional capaz de trabalhar com
circuitos potentes. A capacidade de fornecer ou absorver corrente passa a ser um fator muito
importante e muitas vezes encarecedor no projeto final. Para passar por cima destes problemas
podemos comprar amplificadores operacionais de potncia, normalmente utilizados para
aplicaes em udio ou utilizar circuitos transistorizados nas etapas finais de amplificao.
O circuito mostrado na figura 5.10 mostra como podemos suprir correntes elevadas
utilizando um nico transistor na sada do amplificador operacional. Note que neste circuito, o
transistor foi colocado dentro do elo de realimentao, isto faz com que o amp. op. compense
a queda de tenso entre base e emissor do transistor.
Este circuito apresenta a vantagem de trabalhar com correntes elevadas de sada (est
configurado em coletor comum) mas possui em contra partida o inconveniente de ter sua sada
assimtrica, ou seja, no permite variaes na tenso positiva e negativamente.
Este circuito, possui uma grande vantagem com relao ao anterior, que a sada
simtrica, porm, possui uma grande desvantagem: ele distorce a onda de sada do operacional
36
nos pontos de tenso baixa, onde os transistores no esto polarizados.Esta distoro
conhecida como cross-over. Quando os transistores no esto polarizados (tenso de sada
nula) o operacional fica sem realimentao. Neste caso a sada do operacional se eleva em 0,7
para fazer com que um dos transistores conduza, fechando a malha de realimentao. Por
exemplo, se aplicarmos uma senoide a entrada do operacional a sua sada possuir o semi-ciclo
positivo acrescido de 0,7V e o semi-ciclo negativo acrescido de 0,7V ao passo que a sada do
circuito ser uma senoide novamente. Veja a figura abaixo.
Este problema de Cross-Over tem uma soluo bastante simples, basta fazer uma pr
polarizao dos transistores com resistores e diodos. O circuito com estas correes
mostrado na figura 5.12. Note que da mesma forma que no circuito mostrado na figura 5.10 os
dois transistores desta configurao de sada simtrica esto em coletor comum, o que garante
um elevado ganho de corrente.
Figura 5.12: Reforo de corrente com sada simtrica e pr polarizao dos transistores de
sada.
37
5.3 Reforo de Tenso:
5.3.1 Reforo de tenso com etapa de sada alimentada pela sada do operacional
Neste circuito, convm notar que h dois transistores ligados em emissor comum (para
evitar um defasamento entre o sinal de sada do operacional e o sinal de sada do circuito),
fornecendo sinal para um estgio reforador de corrente em sada simtrica. Vcc para os
transistores no precisa igual a tenso de alimentao do operacional.
Outra tcnica muito utilizada para propiciar amplificadores com elevada tenso de
sada, usando amp. ops., consiste em ligar elementos sensores de corrente na alimentao do
operacional. Com isto possvel saber quando est sendo exigido mais corrente na sada do
amp. op. e portanto, se a carga for constante, tenses de sada mais elevadas. Isto usado para
alimentar um estgio de sada com elevada capacidade de tenso.
38
Nos operacionais, a corrente de alimentao dos operacionais usada para polarizar
seu circuito interno e para alimentar a carga ligada no operacional. Est tcnica mostrada
atravs de um exemplo que pode ser visto na figura 5.14.
R4
(5.12) VCCOperacional = VCC 0,7
R3 + R4
A tenso sobre o resistor R5, que ir polarizar o estgio de sada tambm deve ter
especial ateno sendo calculado conforme indicado na equao 5.13.
0,6V
(5.13) R5
IS
39
Vo
SRV 0 =
t
Io' Vo SRV 0
(5.14) SRIo' = = =
t R t R
De todos estes problemas o que pode trazer piores conseqncias so aqueles oriundos
de sobre correntes. Isto porm facilmente contornado com pequenos circuitos de proteo,
similares aqueles utilizados em fontes de alimentao.
O resistor Rs, ligado em srie com a sada do amplificador deve ser calculado de tal
forma que dispare o transistor cuja juno base emissor encontra-se em paralelo com este
resistor quando a corrente de sada estiver alm do limite permitido. A equao 5.15 mostra
como deve ser calculado este resistor.
40
0,7 V
(5.15) R S
I oM x
41
6. COMPARADORES
6.1. Caractersticas:
1) So circuitos diferentes do amplificador operacional (no podem ser usados como um);
2) Possuem ganho normalmente menor que o do amplificador operacional;
3) No garantida a linearidade deste componente, pois isto desnecessrio;
4) No possui compensao em freqncia, podendo se tornar instvel se usado como
amplificador;
5) Normalmente sua sada apresenta-se em coletor aberto (open colector), o que permite
que seja calculado o resistor de pull-up de acordo com as caractersticas do circuito que
se deseja montar (velocidade, consumo, capacidade de fornecer corrente...);
6) A corrente de polarizao I B menos preocupante que no amplificador operacional, ou
seja pode assumir valores bem maiores. Normalmente a entrada do comparador ligada a
circuitos de impedncia baixa;
7) Nos projetos a base de comparadores, devemos tomar cuidado com a tenso diferencial de
entrada (Vi), pois como o comparador trabalha muito em lao aberto, esta entrada
diferencial no tende a zero. Para evitar problemas que por ventura venham ocorrer devido
ao excessivo valor na tenso diferencial de entrada, o simples circuito de proteo
apresentado na figura 6.1 pode ser adotado;
8) Alguns comparadores possuem tenso de alimentao (VCC e/ou GND) diferentes para as
etapas de entrada e sada. Isto pode ser muito til como no caso do LM311 que possui
estgio de entrada alimentado com 15V e sada alimentada por +5V. Isto vai produzir
41
uma compatibilidade de sinal com os nveis TTL (circuitos digitais) facilitando assim a
interface entre circuitos analgicos e digitais;
6.2. Simbologia:
42
Figura 6.3: Detector por cruzamento de zero e os grficos que representam seu
comportamento.
Figura 6.4: Circuito limitador da tenso de sada e o grfico que representa seu
comportamento.
Como podemos ver, este circuito um detector de passagem por zero (a fonte ligada
na entrada no inversora zero) com uma realimentao negativa formada por um diodo
zener. Ora, sempre que o zener estiver conduzindo mudar sua resistncia interna para que a
43
tenso sobre ele fique constante (polarizado direta ou reversamente). Isto faz com que a
tenso na entrada negativa fique igual a tenso na entrada positiva (realimentao negativa).
Como a tenso na entrada positiva zero, ento a tenso de sada corresponde a tenso sobre
o zener.
Figura 6.5: Detector de nvel com limitao da tenso de sada e grfico que representa seu
comportamento.
Este detector funciona basicamente como o anterior (item 6.3.2) porm, agora, a
tenso de comparao se deve no apenas a uma tenso mas a um somatrio de tenses. O
resultado deste somatrio que ir mudar a sada do comparador.
44
Figura 6.6: Comparador em janela e um grfico demonstrando seu funcionamento.
Aqui pode ser visto um circuito bem interessante com comparadores. Diferente dos
demais circuitos vistos at agora, o comparador de declividade no compara nveis de tenso
mas sim a derivada do sinal de entrada ou seja a sua declividade.
VREF dv
i1 = i2 = C i
R dt
Por outro lado, se a corrente i2 > i1 tempos que o diodo zener est polarizado
diretamente, neste caso a tenso de sada aproximadamente igual 0,7V
45
Este circuito pode ser utilizado como o trigger em um osciloscpio.
Para evitar este tipo de problema foram criados os circuitos comparadores com
histerese. A histerese nada mais do que a mudana automtica do nvel de comparao logo
aps uma comparao bem sucedida, ou seja, quando se deseja fazer um detector de passagem
por zero, comparamos o sinal com um valor negativo de tenso (um valor baixo), assim que
ele for vencido, trocamos o valor de comparao para um valor positivo de teso (um valor
baixo), de forma que o rudo no seja capaz de atingir este novo valor de comparao. O
detector de passagem por zero, agora imune a rudo, fornece informao de passagem por
zero com uma pequena defasagem com relao ao sinal real, mas com muito menos
problemas de rudo. A figura 6.8 mostra o cicuito de um comparador com histerese e um
grfico mostrando o comportamento deste circuito.
46
histerese mostrado com um grfico que relaciona tenso de sada com tenso de entrada do
comparador, como o grfico da figura 6.9.
Figura 6.9: Grfico de histerese do circuito mostrado na figura 6.8 Nesta figura
P1=Vcc*R2/(R1+R2) e P2=-Vcc*R2/(R1+R2) correspondem as tenses de comparao.
O comparador com histerese e limitao de tenso uma mistura dos circuitos dos
itens 6.3.3 e 6.3.6. Nele, como o prprio nome j diz, teremos um comparador com histerese
adicionado ao j conhecido circuito de comparao com limitao da tenso de sada. Este
circuito pode ser visto na figura 6.10.
Se o zener estiver, ento a tenso do zener estar sobre o resistor R1, isto porque
temos realimentao negativa e o valor da entrada positiva igual ao valor da entrada
negativa. Um inconveniente desta realimentao consiste no fato de que a resistncia de
realimentao muda para manter constante a tenso sobre o zener.
47
VZ = VZenner
VZ
I1 =
R1
R1 + R2
V0 = .VZ
R1
Como podemos ver, a tenso de sada Vs pode apresentar dois valores, um quando o
zener esta polarizado diretamente (VS1 ) e outro quando o zener esta polarizado reversamente
(VS2) e portanto, teremos duas tenses de comparao (devido a histerese). Para calcular cada
uma destas tenses de comparao, igualamos a tenso na entrada negativa e positiva do
comparador.
R2 ( R + R2 ) V V
.(1) 1 .0,7 = REF + i
R1 + R2 R1 2 2
R2
.0,7.2 = VREF + Vi
R1
R
Vi VL = 2.0,7. 2 V REF
R1
48
R2 R1 + R 2 VREF Vi
. . VZ = +
R1 + R2 R1 2 2
R2
2 V = VREF + Vi
R1 Z
R2
Vi VH = 2 V VREF
R1 Z
Exemplos:
1) Trace a curva e0 ei do circuito abaixo, calculando e indicando no grfico todos os
pontos de quebra e de cruzamento dos eixos. Considere o A O ideal e 15Vei-15V,
EOM=15V, VD=0,6V.
R3 10 K
e + = (e0 VD ) = (+15 0,6) = 13,75V
R3 + R4 10 K + 0,47 K
e R + e0 R1
e = e+ = i 2
R1 + R2
R1 R + R2
ei = VH = (e + e0 ) 1 = +5,44V
R1 + R2 R2
49
Supondo ei muito positivo ento e0 ser negativo e o diodo D estar cortado. Neste
caso tambm temos dois tipos de realimentao e temos que estudar cada caso para
determinar o comportamento do circuito.
10 K
RN =
10 K + 1,5 K
10 K
RP =
10 K + 0,47 K + 3,3K
Logo, como a realimentao negativa predomina sobre a positiva, neste caso o circuito est
funcionando como um amplificador e portanto e+=e- sempre.
Clculo de ganho
R3
e + = e0
R3 + R4 + R5
e R + e0 R1
e- = i 2
R1 + R2
+ -
e =e
R3 R1 R2
e0 = ei
R3 + R4 + R5 R1 + R2 R1 + R2
e0
= 0,91
ei
50
Obs.: Com a inverso do diodo o clculo anlogo e a curva e0 ei idntica, mas invertida.
R1
RP =
R1 + R2
R3
RN =
R3 + R4
51
e como a realimentao positiva neste caso predominante, temos o circuito se comportando
como um comparador.
Supondo ei negativa ento eO muito negativa, logo o diodo D est cortado e o circuito
um amplificador no inversor e neste caso ( e + = e ).
R3
Sendo e = eO = 0,6 eO
R3 + R4
Como o diodo est cortado ento a corrente sobre R1 zero e como e + = e ento temos que
eO = 1,6667ei
Esta relao valida at que D entre em conduo, quando a R.P. passa a predominar!
Supondo ei positiva ento eO ser muito positiva e o diodo D conduz. Isto nos leva a uma
condio de realimentao positiva e portanto a tenso de sada ser mxima: eO = + EOM
O ponto de quebra ocorre quando: e + = e !
R e + (eO VD ) R1
e = 0,6 eO e+ = 2 i eO = + EOM = +15V
R1 + R2
Igualando as expresses: 9 = 0,282ei + 10,267 ei = VL = 4,49V
52
3) Considere o A.O. ideal, EOM = 15V , VD = 0,6V e 15V ei +15V .
Quando o diodo est cortado temos apenas realimentao negativa e o circuito se comportar
como um amplificador
Supondo ei muito negativo teremos e0 muito negativo e o diodo D cortado. Logo temos
realimentao negativa e o circuito se comportando como amplificador.
e0 R4 + R5
Assim temos = = 2 (vlido at o diodo entrar em conduo).
ei R4
VD = 0,6V e I D = 0
Se I D = 0 ento e + = e
V R3 + 2ei R2
eX =
R2 + R3
e X e + = 0,6V (pois o diodo est conduzindo)
53
V R3 + 2ei R2
ei = 0,6
R2 + R3
0,6( R2 + R3 ) R3 V
ei = = 0V
2 R2 1
logo VH=0V
Supondo ei muito positivo ento e0 ser muito positivo e o diodo D conduz. Isto nos leva a
uma condio de realimentao positiva e o circuito se comporta como um comparador com
histerese, logo e0 = +VCC .
ei R2 // R3 + (Veq 0,6) R1
e+ =
R1 + R2 // R3
R4 e
e = e0 = 0
R 4 + R5 2
e0
( R1 + R2 // R3 ) (Veq 0,6) R1
ei = VL = 2
R2 // R3
VL = 6,5V
54
Exerccio:
1 Como funciona o circuito abaixo?
R1
VH = (VCC VD ) Vref
R2
R1
VL = (VCC + VD ) Vref
R2
55
7. Amostradores
Sua aplicao em conjunto com conversores A/D se faz necessria para manter a
entrada do A/D fixa durante o perodo de converso, isto garante uma converso de melhor
qualidade. Os circuitos de amostragem simultnea so aqueles onde diversos sinais analgicos
devem passar por um nico conversor A/D, porm, nestes casos, interessante que todas as
medidas sejam feitas para o mesmo instante de tempo. Como isto no possvel utiliza-se um
S&H em cada canal (entrada analgica) retendo todos os sinais num nico instante de tempo e
fazendo a converso da tenso de cada canal como se todos estivessem sendo convertidos ao
simultaneamente. Nos detetores de pico, o S&H usado para manter a tenso mxima aps
um transitrio e isto permite que um simples multmetro seja utilizado para realizar a medida
da tenso.
49
Figura 7.2: Grficos da tenso de entrada e sada de um sample and hold em funo do sinal
de controle deste amplificador. S significa sample e h significa hold
50
ou com amplificador de transcondutncia
I O = K .I B .ed
CA3080 : I OFUGA 0, 2nA( I B = )
Este componente deve ter alta capacidade de fornecer e drenar corrente em sua sada
para que o capacitor, que ir armazenar a tenso de entrada, seja rapidamente carregado com o
valor da tenso correto, mesmo depois de transitorios. Tambm deve ser um componente de
baixa tenso de off-set para que ela no interfira no valor da tenso que ser armazenada no
capacitor, principalmente quando este sistema estiver trabalhando com ganho diferente do
unitrio.
51
7.1.2.3 Chave:
Levando-se em conta o circuito de controle, que ir acionar a chave, deseja-se que haja
pouca ou nenhuma transferncia de cargas eltricas do sinal de controle para a sada da chave.
Quando isto ocorre (em funo de capacitncias parasitas), a tenso sobre o capacitor de
armazenagem tambm ir sofrer influncia do sinal de controle.
7.1.2.4 Capacitor:
Nesta chave, a resistncia de sada deve ser bastante elevada para no descarregar o
capacitor do S&H.
52
7.1.4 Comparao entre Chaves Analgicas e Rels:
Figura 7.6: Os quadro momentos de um amplificador amostrador: Dois estados fixos e duas
transies.
53
Figura 7.7: Desenho representando todos os tipos de problemas existentes em cada um dos
momentos de um S&H.
O modo track est em operao sempre que a chave do S&H est fechada. Nesta
condio o S&H comporta-se como um amplificador comum, onde a velocidade do
amplificador vai depender, principalmente, do capacitor de Hold. Este capacitor colocado
como carga do amplificador do primeiro estgio insere mais um plo no amplificador e desta
forma piora a sua resposta em freqncia. Neste momento tambm so importantes todas as
caractersticas de freqncia dos amp. ops., tais como:
- offset;
- no linearidade;
- ganho;
- settling time;
- largura de banda (resistncia da chave);
- slew-rate;
-I B .
Esta transio se relaciona com a abertura da chave, que causa perturbaes no S&H, e
portanto, alterar o valor final armazenado no capacitor. A transio entre o modo track e o
modo hold da figura 7.7 mostrado com mais detalhes na figura 7.8. Nela podemos ver que
existe um atraso entre o acionamento do sinal de controle e o real fechamento da chave, este
atraso chamado de atraso de controle. O tempo de abertura da chave, transientes formados
por efeito indutivo durante a abertura da chave, a incerteza do exato momento em que a chave
54
estar fechada e um off-set por transferncia de carga do circuito de controle para o capacitor
so os principais problemas associados a este momento. Como podemos perceber, todos dizem
respeito a chave e so listados abaixo:
- atraso de controle.
- tempo de abertura (aperture time);
- atraso de abertura efetiva (efetive aperture de lay) - soma dos dois atrasos acima;
- transiente de chaveamento;
- offset de sample to hold - causado pela capacitncia parasita do circuito de controle
da chave. Quando a chave abre as cargas do gate do FET so transferidas para o
capacitor de Hold. Isto causa uma variao na tenso de Hold, chamada de offset
de Sample to Hold.
- incerteza na abertura (aperture uncertainty) - causado por rudo no circuito de
controle;
O modo hold est em operao sempre que a chave do S&H est aberta. Nesta
condio o S&H comporta-se como uma fonte DC. Os erros associados a este estado esto
ligados ao capacitor que deve reter cargas mantendo constante a tenso de sada do
amplficiador. Dos principais problemas associados com este modo cita-se o decaimento que
corresponde a perda de carga no capacitor devido fuga ou ciruitos a ele ligados (R de fuga
do capacitor, corrente de polariazao do operacional de sada e resistncia da chave diferente
de infinito);O feed through que uma perda causada pela capacitncia espria entre os dois
lados da chave; e a absoro do dieltrico (deve-se redistribuio das cargas no capacitor
aps ter sofrido trocas rpidas de tenso. Isto provoca uma variao da tenso sobre o
capacitor).
Est relacionada com o tempo de aquisio: tempo que o capacitor demora para
carregar a informao. Entretanto este modo no influencia nem causa nenhum tipo de erro
durante o modo hold que o modo principal de operao.
55
7.2 Detetor de pico:
Uma aplicao comum para este circuito consiste nos VUs de Leds existentes em
aparelhos de som. Um circuito bem simples pode ser implementado conforme mostrado na
figura 7.9, juntamente com um grfico da tenso de entrada e sada do circuito. Nele, sempre
que a tenso de entrada for maior que a tenso sobre o capacitor, o diodo conduz e o capacitor
se carrega com o valor presente na entrada. So dois os inconvenientes deste: 1) a queda de
tenso no diodo (impede o uso com sinais de baixa amplitude) e 2) o fato de no haver como
reinicializar o circuito com uma tenso baixa no capacitor.
Para solucionar o primeiro problema podemos usar detetores de pico ativos como os
mostrados na figura 7.10. Para o segundo problema podemos usar uma chave analgica para
descarregar o capacitor quando desejarmos.
Figura 7.10: Circuito do detetor de pico ativo: Topologia bsica e prtica respectivamente.
Outras topologias
56
8. Retificadores de preciso:
Para resolver este tipo de problema foram criados circuitos retificadores ativos, a base
de amplificadores operacionais. A vantagem destes circuitos que todas as deficincias do
diodo so compensadas pelo amp. op. sendo possvel montar um circuito com caractersticas
bem prximas da ideal.
Como o Amp. Op. possui um Slew Rate finito, o tempo de descida / subida no
semiciclo negativo maior que zero. Isto pode ser visto nos grficos B e C . Colocando os
componentes de realimentao o operacional no estar saturado em -Vcc durante o semiciclo
negativo da onda de entrada e portanto ser muito mais rpido para acompanhar o sinal de
entrada.
a)
b)
Vi V
idt
1
i= V V0 =
R C
1
RC
V V0 = (Vi V )dt porm V- = 0.
V dt
1
V0 =
RC i
0 0,25ms V0 M x = 1,25V
0,25ms 0,75ms V0 Mx = 2,5V
Integrador Prtico
Vos e IB impedem que a integrao seja feita por longos perodos de tempo, pois o
Amp. Op. saturaria. Podemos minimizar este problema usando Amp. Ops. com entrada FET
que reduzem a corrente IB e possuem baixo Vos. Seu inconveniente o custo elevado. Outra
soluo a apresentada no circuito abaixo. A insero de R1 no circuito diminui o ganho DC
do integrador (ganho infinito no integrador puro) para R1/R no circuito modificado. Isto reduz
R
sensivelmente a contribuio final de Vos na sada do integrador. Vos Vo Vos = 1 Vos
R
Para minimizar os erros com IB neste novo circuito podemos usar as tcnicas j
estudadas inserindo um resistor entre terra e a entrada no inversora do Amp. Op.
1
I B R B = R 1 // R , assim ficamos com erro reduzido a Ios dt
C
DIFERENCIADORES
dVC dV
ic = C mas VC = Vin ic = c i
dt dt
dVi
V0 = Ri c V0 = RC
dt
Exemplo:
R = 10k
diferenciador:
C = 0,1F
d
0 0,25m V0 = 1010 . 6
. 3 .0,110 (5.10 3 t )
dt
V0 = 5V
d
0,25m 0,75m V0 = 1010 . 6 .
. 3 .0,110 (....)
dt
* DIFERENCIADOR PRTICO
Teoricamente, em altas freqncias o ganho iria a pois:
V0 R
= = jRC
Vi 1 / jWC
porm:
Implementao Prtica
1
fC =
2R C C
Geradores de Funo:
Alm destas, os geradores ainda podem apresentar ondas derivadas das anteriores:
- pulsos;
- rampas;
- salva(burst)
- composio de funes.
A = 0 0 , R1 ( w0 ) = R 2 ( w0 )
oscila porque:
TOT = A + R1 ( w0 ) + R 2 ( w0 ) = 0 0 + = 0 0
Estabilidade de Amplitude
Quando tentamos variar a freqncia de oscilao de um oscilador harmnico normalmente,
modificamos tambm o ganho de lao de realimentao de forma que este pode parar de
oscilar ou distorcer o sinal gerado. Para corrigir este problema, precisamos de um controle
automtico de ganho (CAG).
v a : proporcional amplitude de C o .
vC : controla o ganho A.
A: pode ser usado um OTA.
No diagrama de blocos mostrado acima, a sada do integrador fornece uma onda triangular.
Desta onda tambm obtida a onda senoidal, bastando para isto a sua conformao, seja com
filtros variveis ou com circuitos de ganho varivel. Da triangular tambm obtm-se a onda
quadrada, quando esta aplicada a entrada de um comparador (normalmente com histerese).
Onda Retangular:
R1
VH = VOM
R1 + R 2
R1
VL = VOM
R1 + R 2
VH , L = VOM
onde
R1
=
R1 + R 2
No circuito:
V = VOM
R1
Vi = V0M
R1 + R 2
R1
VF = V0 M
R1 + R 2
R1
1
R 1 +R 2
T1 = ln( )
R1
1+
R1 + R 2
T1=T2
R2
T1 = ln( )
2R 1 + R 2
2R 1
T1 = ln( + 1) mas T1 = T2
R2
2R
ento : T = 2RC ln( 1 + 1)
R2
1
T = 2 ln( )
1+
Observaes:
a) Limitao de V0 M
V0M = VZ + 0,7
Rz deve estar entre 47 e 470 ohms, depende da constante de tempo RC e R2. Procurar fazer
Rz<<R2 e Rz<<R
b) Ciclos Assimtricos: T1 T2 .
1 = R a C 2 = R b C
= 1 + 2
= ( R a + R b )C
Note que so levadas em conta apenas as resistncias Ra e Rb, como se o diodo fosse ideal.
Onda Triangular:
a) Integrador:
1
Vo Tri (t ) = Vo Qua t + Vo Tri ( t 0 )
RC
1
T(s) = integrador puro (plo na origem)
RCS
b) Histerese:
1
Vo Tri (t ) = Vo Qua t + Vo Tri ( t 0 )
RC
R1 1 R
Vo Qua MAX = Vo Qua MAX T 1 + Vo Qua MAX 1
R2 RC R2
R1
T1 = 2 RC
R2
mas se T1 = T2
4R 1
portanto T = RC
R2
R2
ou f =
4 R 1 RC
Observao:
a) controle de freqncia:
0 x 1
R p << R
a) O Integrador
I R
e1 (t ) = I O t + e i (t O ) VH = E 2 M 1
C R2
R4 1 R
e1 (t ) = e 2 . AG. t + e1 (t O ) VL = E 2 M 1
R3 + R4 C R2
AG R 4 .e2
e1 (t ) = t + e 1 (t O )
( R3 + R4 )C
E o perodo da onda gerada, quanto vale?
R AG . R 4 . E 2M R1
E2 M 1 = T1 + E 2M
R2 ( R3 + R4 )C R2
2 R ( R + R4 )C
T1 = 1 3
AG . R2 . R4
AG . R2 . R4
fO =
4 R 1 ( R3 + R 4 ) C
R2 Vzener T
2 Vzener =
R1 Ri C 2
R2
T=4 Ri C
R1
Gerador de Rampa
V Re f 1
Vsubida = t
R C
t
Vdescida = V Re f 2 e Rchave C
I
Vsubida = t
C
V R3
VMAX =
R1 + R 2 + R 3
V (R 2 // R 3)
VMIN =
R 4 + (R 2 // R 3)
V R3
t
Vdescida = e Rchave C
R1 + R 2 + R 3
Permite valores de tenso de entrada maiores que 200mV. Distoro harmnica de 1 a 0,1%
IO
ic =
q
1 + exp ( ed )
RT
Circuitos extraidos dos manuais da National Instruments
(National , A N - 115) (National, A N -210)
Vi = eOi 0,6V
V1 = 2,4 V
V3 = 4,6 V
ei R
= 1+ a
eO Rb
Ra=R
Rb o paralelo dos resistores (R1,R2,R3,R4) que estiverem conduzindo no momento.
e i
r1 : = 1 significa que nenhum resistor Ri conduzindo ( Rb )
e O
e e e e i R
r2 : i = 2 1 = 1,167 =1+ R1 = 6 R
eO eO2 eO1 e O R1
ei e e2 e i R
r3 : = 3 = 1,6 = 1+ R1 // R2 = 1,67 R R2 = 2,31R
eO eO 3 eO 2 e O R1 // R2
e e e3 e i R
r4 : i = 4 = 2,5 = 1+ R1 // R2 // R3 = 0,667 R R3 = 1,11R
eO eO 4 eO 3 e O R1 // R2 // R3
e e e4 e i R
r5 : i = 5 = 7,5 = 1+ R1 // R2 // R3 // R4 = 0,154 R R 4 = 0,2 R
eO eO 5 eO 4 e O R1 // R2 // R3 // R4
R >> RF
Ver: National, AN - 263
Para melhorar os resultados da srie de Taylor truncada, podemos corrigir os valores da curva.
Se escolhermos a relao abaixo, teremos um erro 5 vezes menor do que na srie de Taylor
truncada.
x 2,827
sen x x
6,28
Para esta srie, o erro terico obtido da ordem de 0,23% para 0 x
2
O problema, agora, passa a ser a forma de implementar esta funo. Isto pode ser obtido com
a seguinte relao matemtica:
x 2 ,827
sen x x = x 0,15924 a log[2,827 log( x )]
6, 28
E esta relao pode ser implementada pois existem amplificadores logaritmos comerciais.
Este circuito vale apenas para a faixa de valores especificado acima. Estes valores so
positivos o que impede seu uso com uma triangular. Este problema pode ser contornado com
o uso de retificadores e amplificadores inversores. Abaixo pode ser visto o grfico da tenso
de sada do circuito em funo de sua tenso de entrada (uma onda triangular).
Modelo comercial com ganhos variveis selecionveis por resistores e diodos.
Existem CIs prontos para geradores de funo. Um deles o 8038 da Intersil. Este CI permite:
- ajuste de freqncia
- ajuste de linearidade.
-
Exemplos:
1) Analise o funcionamento do circuito abaixo.Considere os amp. ops. ideais e EOM = 15V
(Eom a mxima tenso de sada).
a) Analise o funcionamento do circuito abaixo e trace e1 , e2 , e 3 t , calculando e indicando
valores de tempo e tenso.
b) O circuito continuaria funcionando caso as duas entradas de A3 fossem trocadas entre si?
Justifique.
Soluo para entrada negativa A3 aterrada Soluo para entrada positiva A3 aterrada
Entrada positiva conectada a e2 Entrada negativa conectada a e2
1 15K 1 15K
e2 = +E2M, iR = (+15V 15V) = 1,33mA e 2 = + E2 M , iR = (+15V (15V ) ) = 1,66mA
10 K 15K + 120K
10K 15K +120K
e2 = E 2 M , i R = 1,66mA
e2 = E2 M , i R = 1,33mA
1,33mA 1,667mA
T1 : 10V = T1 + 13,33V T1 : 10V = T1 + 6,667V
56nF 56nF
T1 = 0,98mS T1 = 0,56mS
(1,33mA) (1,667 mA)
T2 : +10V = T2 + (13,33) T2 : +10V = T2 + (6,667V )
56nF 56nF
T2 = 0,98mS T2 = 0,56mS
T = 1,96mS f = 510,2 z T = 1,12mS f = 892,86 Hz
1 V3
e3 (t ) = iC t + e3 (t 0 ) T = C
C iC
e e
iC = (i1 + i 2 ) = ( 1 + 2 )
R1 R2
Entrada negativa de A2 aterrada Entrada positiva de A2 aterrada
Entrada positiva ligada a e3 Entrada negativa ligada a e3
caso i) o lao A2 , A3 inversor, fazendo com que A2 esteja sob R.N.. Assim, A2
ajusta o seu valor de e2 de forma que e + = e ( A2 ), ou e3 = 0. Este valor de e2 o que faz
R2
com que iC = 0, i.e., i2 = i1 . Conseqentemente e2 = e1 , dependendo do ponto de
R1
saturao de e1 (+ ou - E 1M ).
caso ii) o lao A2 , A3 no inversor, fazendo com que A2 esteja solo. R. P. isto faz
com que e2 sature em E3 M , e e1 em E1M . O sentido de saturao que as sadas vo
assumir indeterminvel, dependendo apenas de alguma tendncia inicial do circuito.
Concluso: nas duas situaes acima o circuito no funciona mais como um oscilador, tendo
suas sadas estabilizadas em valores constantes ( invariveis com o tempo).
Circuitos Analgicos de Transmisso de Dados
I) Introduo:
-Transmisso de Dados Analgicos:
Problemas Associados:
Normalmente nestes casos temos dois circuitos interligados por dois fios onde passa a
informao. Os terras destes dois circuitos normalmente esto interligados. Esta ligao faz
com que circule corrente de rudo pelo fio terra do sinal e esta ligao. A corrente de rudo
pode ter diversas causas: interferncias eletromagnticas, correntes de outros circuitos que
circulam nestas ligaes etc..
1) Lao de Corrente:
A informao transmitida por Corrente, e no por tenso. Esta tcnica reduz o efeito da
interferncia por campos eltricos e resolve o problema de queda de tenso nos fios. Note que
ainda existe a desvantagem dos terras do transmissor e receptor serem comuns.
VCC Vi
iE = iC
R
R L 250 500
r
Obs.: Resolve os problemas de resistncia eltrica dos fios de coneco e do campo E .
a) Fonte de corrente:
(V1 V)
V1 = V R 2
R1
( V V)
V2 = V R 2 2
R1
R2 R
V1 = V(1 + ) V1 2
R1 R1
R R
V2 = V (1 + 2 ) V2 2
R1 R1
V V2 1 R R R R
i0 = 1 = (V (1 + 2 ) V1 2 V(1 + 2 ) + V2 2 )
R R R1 R1 R1 R1
considerando que R << R2
R V V1
io = 2 ( 2 )
R1 R
Padres
Os circuitos podem ser do tipo SINK (drena corrente, sem fonte de alimentao
interna) ou do tipo SOURCE (fornece corrente, possui fonte de alimentao interna com
capacidade de fornecer 20mA).
polarizado com 4mA (possui um zenner que polariza o integrado); no necessria fonte de
alimentao, apenas de refncia.
R(T) termistor (polarizado pelo integrado)
vi < v0 mx
vi > 0
vi vc v 0 v c
Se v0 > 0 iC = +
R R
1
Ento iC = (vi + v0 2vC )
R
vi vC vC + v 0
Se v0 < 0 iC =
R R
1
Ento iC = (vi v0 2vC )
R
T independente de vi ; vi varia a largura dos semi - perodos (inclinao das exponenciais).
Aplicaes:
- modulao FM/PM;
- transmisso de sinais a distncia;
- isolamento galvnico (amplificadores isoladores);
- converso AD (precisa de um contador).
Exigncias de um VCO:
- estabilidade de f o com o C integrador;
- linearidade de f o ( Vi ) ;
-estabilidade trmica.
VCF 32 da BURR-BROWN:
Observao: No VCF 32 Vi/R deve ser menor do que 1mA que corresponde ao valor da fonte
de corrente interna.
Assim utilizaremos em nosso projeto: e2MX=12V e e1Min=5V (os valores utilizados esto
dentro da faixa de valores que podem ser obtidos com os componentes escolhidos)..
Fonte de Corrente:
R e E1
IO = 2 O
R1 R
mximo e2 ocorre quando o comparador que dispara o mono estvel acionado. Este
comparador est dentro do NE555 e disparado quando a tenso na entrada 2 (trigger) do
mono estvel alcana 2/3 de VCC ou seja 10V. Nesta situao temos:
e e 12 10
I O = 2 Mx 1Mx =
R R
Neste mesmo instante de tempo, a sada assume seu valor mximo, que depende dos zenners.
Escolhendo um zenner de 10V, teremos eo=10V. Para garantir que o circuito funcione com o
menor valor de tenso de entrada, temos que escolher Ei=1V. Nesta situao a corrente
fornecida pelo circuito :
R2 10 1
IO =
R1 R
Estes dois valores de corrente devem ser alcanados (pior caso). Sendo assim:
2 R2 9
=
R R1 R
logo
R2 2
= = 0, 222
R1 9
podemos escolher
R1=100K e
R2= 22K.
Arbitrando C=100nF e sabendo que
I
E1 = O t
C
CE1 C (e1Mx eTRIG )
ento I O = =
t TM
100nF 5V
logo I O = = 5mA
100 S
e portanto
R 9
R= 2 = 396 se escolhemos R=390 (valor comercial)
R1 I O
22 K 9
teremos I O = = 5,08mA
100 K 390
Freqncia de Funcionamento
1
Vc = It
C
E Ei R2 T1
T1 : E1 = OM
R R1 C
E R T
T2 : E1 = i 2 2
R R1 C
R R1 C
T2 = E1
E1 R2
R R1 C EOM Ei R2 T1 EOM Ei
T2 = = T1
E i R2 R R1 C Ei
E
T2 = ( OM 1)T1
Ei
E E
T = T1 + T2 : T = T1 + ( OM 1)T1 = OM T1
Ei Ei
1 1
fO = fO = Ei
T EOM T1
Conferindo os resultados:
e =0V Io =0,564mA
1KHz : Ei = 1V eo =10V I =5,08mA
o o
e =0V I =2,82mA
5 KHz : Ei = 5v eo =10V I o=2,82mA
o o
Clculo do mono-estvel:
Quando a tenso no pino 2 (TRIGGER) atingir um valor levemente inferior a 1/3 VCC, o
monoestvel dispara (sada vai de zero p/ ~VCC) e se mantm em nvel alto por um perodo
definido pelos elementos Rm e Cm ( Tm 1,1 Rm C m ), voltando para o nvel baixo.
OBS.: atravs da troca de 'C' de 100 nF para 200nF o circuito mostrou sua independncia
deste capacitor, pois a freqncia de oscilao manteve-se aprox. constante (variando apenas a
amplitude triangular).
VFO discreto (transistorizado):
Vi < 0
Vt
V0 = i (integrador enquanto Q1 e Q3 cortados)
RC
Q1 e Q3 conduzem quando V0 = VZ + VBE1
Q1 e Q3 acionam Q2 e Q4, acarretando a descarga de C
Q2 e Q4 cortam quando V0 = VC = VBEL + VCESAT4
V = VC1 VC 2
V = (VZ + VBZ1 ) (VBE 2 + VCESAT 4 )
V VZ VCESAT 4
- Vi
mas Q = CV deve ser igual a t
R
CR( VZ VCESAT 4 )
t = e conseqentemente:
Vi
Vi
f= (supondo tRESET 0)
RC( VZ + VCESAT )
Fontes de Erro:
1) tenso de offset;
2) corrente de offset;
3) slew-rate;
4) A vol finito.
b) Conversor freqncia-tenso:
Integrao de Pulsos
O circuito acima foi construido utilizando o prprio VCF 32. Os componentes externos
so modificados mas a estrutura interna do circuito ainda pode ser utilizada.
O circuito recebe um sinal Vi, passa por um circuito a base de resistores e capacitores,
que retiram o nvel DC do sinal (para que ele tenha parcela positiva e negativa e possa ser
comparado com 0V). O circuito RC no necessrio se Vi j um sinal simtrico. O sinal sem
nvel DC passa por um comparador por zero. Dependendo do nvel de sada o comparador
ativa um mono estvel que conecta uma fonte de corrente a um circuito integrador. Aps o
perodo de ligado do mono estvel, a fonte de corrente se desconecta do integrador e este
descarregado pelo resistor em paralelo com o capacitor.
Este circuito integrador est funcionando como um circuito capaz de calcular valor
mdio.
1 1 E T
T
eO = e1 (t )dt = ( E1M T1 + 0 T2 ) = 1M 1 = E1M T1 f
T 0 T1 + T2 T
eO = E1M T1 f
PLL
O sinal que entra no filtro passa baixas do circuito o produto entre eL e ei. O sinal de sada,
portanto, pode ser encontrado com ajuda da trigonometria:
1
sen x sen y = (cos( x y ) cos( x + y ))
2
Como resultado final, a sada do PLL um valor constante que tem sua amplitude variando em
funo da freqncia do sinal de entrada. Funciona como um demodulador de FM!
-Aplicaes:
demodulao , converte freqncia em tenso.
f
. sincronizao de um oscilador com um sinal de entrada.
. multiplicao de freqncia
Conversor Logartmico e Anti-Logartmico
1) Introduo:
A tenso VBE do transistor bipolar de Silcio uma funo logartmica da corrente de
coletor para correntes desde poucos pico amperes at 1 miliampere.
Essa caracterstica do transistor utilizada no construo de conversores logartmicos e
antilogartmicos, que possibilitam executar muitas funes teis, tais como:
-operaes matemticas (log, anti-log, multiplicao, diviso, raiz quadrada...)
-transmisso de informao, compresso e descompresso de sinais analgicos.
-A operao logartmo reduz valores elevados e amplifica os pequenosmximo
aproveitamento da faixa de amplitudes.
para o diodo:
V0
i D = I S (e 1)
mVT
KT
onde VT =
q
i c = F I ES (e mKT 1) I cs (e mKT
1)
I E = I ES (e 1) R I CS (e
qv BE / KT
1)
qvBC / KT
3) Conversor Logartmico:
Condio: Vi > 0
qVBE qVCB
V
i C = i = F I ES (e mkT 1) I CS (e mKT 1)
Ri
VCB = 0 do terra virtual em V.
VBE = -Vo
Consideraes
qVCB
I CS (e mKT
1) = I CS (e 0 1) = 0
VCB = 0
+ qV BE
qVBE 1,602.10 19.0,7
e mKT
>> 1 , logo = = 27,07
mKT 1.1,381.10 23.300
ento:
qV0
Vi
= FI ESe mKT .
Ri
Isolando Vo temos
mKT Vi
V0 = ln( )
q R i F I ES
V
V0 = K 1 . ln( i )
K2
onde:
mKT
K1 =
q
K 2 = Ri F I ES
v BE v BE
Efeitos da Temperatura
KT
a) Vo proporcional a
q
qVG
b) I ES = BT e 3 KT
, (vg=1,11V - onde vg: potencial de Band - goy; vg=1,11V, B cte
relacionada aos nveis de dopantes e geometria da funo)
c) V0 = K 3 T ln( K 2 Vi )
Circuito 1:
1) R(T)termistor
V = VBE2 VBE1
mas:
ic 2 I REF
qVBE 2
ic 2 F 2 I ES2 e mKT
m 2 k T2 I REF
ento: VBE 2 = ln( )
q F 2 I ES2
mas:
VBE1 = -Vo1
m kT Vi
Vo1 = 1 1 ln( )
q R 1 F1 I ES1
m kT Vi m kT I
V' = 1 1 ln( ) + 2 2 ln( REF )
q R 1 F1 I ES1 q F 2 I ES2
mkT Vi I
V' = ln ln REF
q R 1 F I ES F I ES
mkT Vi I
V' = ln F ES
q R 1 F I ES I REF
mkT Vi
V' = ln
q R 1 I REF
Analisando o estgio de sada:
R2
Vo = 1 + V ' se R 2 >> R (T)
R (T )
R2
Vo V'
R (T )
R 2 mkT Vi
Vo = ln
R (T) q R 1 I REF
R(T) deve ser ajustado.
v 0
OBS.: = 3,30 10 3 v0 / C
t
T0 300 K
O erro devido a IES fica eliminado desta forma. O erro devido a T compensado no
amplificador de sada que tem o ganho varivel com a temperatura. I ES e VT .
Circuito 2:
v1 = v BE 2 v BE1 = (v BE1 v BE 2 )
m kT ei m kT ER
v1 = 1 1 ln( ) 2 2 ln( )
q FI J est R1 q F 2 I ES 2 R2
mKT F 2 I e S 2 R2 ei
v1 = ln( )
q F 1 I ES1 R1 ER
mKT R e
v1 = ln( 2 i ) , Compensamos IES(T)
q R1 ER
Tambm:
R3 + R4 mKT R3 + R4 R e
eO = v1 = ln 2 i
R4 q R4 R1 ER
Como o amplificador (conversor) logaritmico unipolar (Vi > 0), caso Vi < 0 o amplificador
operacional passa a trabalhar em lao aberto devido perda da realimentao negativa que
havia atravs do transstor.
Neste caso, V0 = + VCC (saturao) e temos a juno BE do transstor reversamente polarizada
com aproximadamente VCC .
Quando a juno BE de um transstor reversamente polarizada com tenso suficiente, ocorre
o efeito avalanche, o qual provoca uma gradual degradao da juno reduzindo o ganho
direto e aumentando o rudo. Se este efeito for mantido por tempo suficiente, a juno pode
ser levada destruio, inutilizando o transistor. Assim, devemos providenciar uma proteo
para a juno.
L( s ) = K A( s )
e R R
K= = hfb
eO hib hib
Compensao: modelo:
eop
ie =
RC + hib
R
e = [eop C C S + hfb ie]
RC C S + 1
hfb
S+
C C ( RC + hib) S + Zc
e = eop =
1 S + pc
S+
R CC
hfb 1
Zc =
C c ( RC + hib) RC C C
1
pc =
R.C c
Se: R>RC ento pc<Zc
L(s)=-K(s)A(s)
Circuito 1 Completo
Circuito 2 Completo
mKT R3 + R4 R e
e0 = ln( 2 i )
q R4 R1 E R
RB << Ri ,
fazemos
R 3 << R 2
R3
VB Vi
R2
Vo = VB VBE IE RB
IE IC
Vi
IE
Ri
R3 RB
Vo = Vi VBE Vi
R2 Ri
R 3 RB
se = ento
R 2 Ri
Vo = VBE
4) Conversor Anti-logartmico:
Condio: Vi < 0
qVBE qVBE
V0
iC = i C = F I ES (e mkT 1) I ES (e mkT 1)
R
VCB = 0
VBE = -Vi
qVi
mas e mkT >> 1
qVi
V0
= F I ES (e mkT
)
R
qVi
V0 = R F I ES e
mkT
Compensao:
iC
v1 = (v BE 2 v BE1 ) , v BE = m VT ln( )
F I ES
e0 / R0 E /R
v1 = mVT [ln( ) ln( R 3 )]
F 2 I ES 2 F 1 I ES1
I R e
v1 = mVT ln( F1 ES1 3 0 ) . Compensando IES(T)
F 2 I ES 2 R0 E R
R e
v1 = mVT ln( 3 0 )
R0 E R
R1 + R2 R + R2 R e
ei = v1 = 1 mVT ln( 3 0 )
R2 R2 R0 E R
E R R2 1
e0 = R 0 exp (- ei )
R3 R1 + R2 mVT
KT
Se: R2 = ST T compensa-se VT (T ) =
q
tambm: e = 10 log( e )
I) Multiplicador:
XY
frmula: V0 =
K
a) Ideal:
impedncia de entrada infinita;
Impedncia de sada nula;
Freqncia de corte infinita.
b) Real:
K = X MAX YMAX = 10 10 = 10
Com este valor de K, a sada pode assumir o valor mximo de 10V quando X=Y=10V.
Mas o multiplicador real tambm apresenta uma srie de erros que so causados por
offsets e no linearidades.
Comportamento DC:
(VX + y os )(Vy + y os )
V0 = (1 + ke) + Vos + h (x , y)
10
onde:
ke: erro de ganho
h (x,y): no linearidades (termos como x2, y2, x2y, xy2, ...)
xos e yos: correspondem a tenso de offset das entradas (multiplicadores reais apresentam
uma sada diferente de zero quando uma das entradas est em zero volts e a outra possui uma
tenso aplicada a ela. Este valor na sada chamado de FEEDTHROUGH)
Vos: a tenso de offset na sada quando x=y=0.
a ltima parcela desta frmula, referencia um elemento genrico no linearidades. Este termo
pode ser quantizado se deixarmos uma das entradas do multiplicador fixa e variarmos a tenso
na outra entrada. Se levantarmos a curva Vo x Entrada no teremos uma reta (resposta do
multiplicador ideal). Olhando bem a frmula acima nota-se que mesmo com os offsets e erros
na varivel K, deveriamos ter uma reta. Esta distoro responsabilidade de uma srie de
outros fatores que dependem do mtodo utilizado para a multiplicao e so agregados neste
fator nico.
Comportamento AC:
- settling time;
- slew-rate;
- freqncia de corte;
- xos e yos em funoda freqncia;
- no linearidade em funo da freqncia.
1) Tcnicas de Multiplicao
Tipos Quarter Square* Largura de Pulso Transcondutncia Log Antilog Mdia *
*Altura de pulso Varivel
Erro 0,20,5% 0,010,1% 0,52% 0,10,5% 0,1-0,5%
Erro C 0,03%/C 0,01%/C 0,02%/C 0,015%/C 0,03%/C
F corte 2MHz 200Hz 2MHz 250KHz 1KHZ
* Quadro DesatualizadoWong,1976
-Quarter Square:
(X + Y )2 (X Y )2 =
X2 + Y2 + 2 X Y X2 Y2 + 2 X Y 4 X Y
= = XY
4 4 4
Vo = (X + Y ) (X Y ) = X 2 + Y 2 + 2 X Y X 2 Y 2 + 2 X Y = 4 X Y
2 2
A menos de uma constante que pode ser retirada com um amplificador de ganho , este um
circuito multiplicador. O componente ou circuito com caracterstica parablica para a relao
entre tenso de entrada e sada um fator complicador do circuito.
Esta uma das tcnicas de multiplicao mais precisas. Tem baixa resposta em
freqncia (200Hz).
K1 K 2
e0 = e1 e2
Tp
Podemos mostrar que esta equao vale sempre se a testarmos para diferentes pontos chaves
da onda:
K 2T
= 1 (neste caso a equao funciona)
K T
0 2T
= 1 (neste caso a equao funciona)
K 2T
K
= 0 1 (neste caso a equao funciona)
K
Vy ( t ) dt = Vy (dt ) dt + Vy (t ) dt
1 T 1 T
Vo =
T 0 T 0
-Transcondutncia varivel.
Este circuito, como est, tem problemas: Variaes de IE devido a Vy causam uma grande
excurso da tenso de modo comum em Vo.
A tenso VBE do transistor da entrada Vy foi desconsiderado na deduo . Nem sempre esta
simplificao pode ser feita.
O manual da BurrBrown para o componente MPY100 mostra como solucionar o problema de
da tenso de modo comum.
A transcondutncia definida como sendo:
Ic
gm =
VT
onde VT = 25mV e corresponde a tenso trmica do transistor.
Vo = gm R L Vx
I
gm = E
2 VT
logo
Vy
gm se IERE>>VBE
2 VT R E
Vy
Assim Vo = Vx R L
2 VT R E
RL
ou Vo = Vx Vy
2 VT R E
Vy Vo
K T2
ln V3 V 2 =
Ry K T
V1 V 2 = 4
ln Ro
q I ES2 q I ES4
usando estas ltimas duas equaes chegamos a:
Vo Vy
K T4 K T2 Ry
V3 V1 = ln Ro + V2 ln V2
q I ES4 q I ES2
e se todos os transistores so mantidos a mesma temperatura alm de serem iguais, temos:
Vo
K T Ro
V3 V1 = ln
q Vy
Ry
mas tambem podemos chegar a uma relao entre V3 e V1 utilizando as duas primeiras
equaes:
Vz Vx
K T3 K T1
V3 V1 = ln Rz + ln Rx
q I ES3 q I ES1
Vx
K T Rx
V3 V1 = ln
q Vz
Rz
usando estas duas relaes para a diferena de tenso entre V3 e V1 chegamos a:
Vx Vo
Rx = Ro
Vz Vy
Rz Ry
Vx Vy Ro Rz
Vo =
Vz Rx Ry
se todas as resistncias tem o mesmo valor e Vz = 10V ento obtemos para a sada
Vx Vy
Vo =
10
Mdia Triangular
1 1 X Y
e1mdio = ( + )(V0 + X Y )
2 2 2V0
1 1 X +Y
e2 mdio = ( + )(V0 + X + Y )
2 2 2V0
1 1 X Y 1 X +Y XY
e1mdio + e2 mdio = [( + )(V0 + X Y ) ( + )(V0 + X + Y ) = Y
2 2 2V0 2 2V0 V0
x = 10 Vx
y = 10 Vy
xy 1 Vx Vy
= (100 10 Vx 10 Vy + Vx Vy ) = + 10 Vx Vy
10 10 10
e somando a este valor 10V, Vx e Vy temos
Vx Vy
Vo =
10
Divisor:
Sendo a corrente na entrada Vy igual a corrente que flui pela sada do multiplicador:
Vx Vo
10 = Vy
R R
Vx Vo
= Vy
10
Vy
Vo = 10
Vx
Vo 2 Vx
=
10 R R
Vo = 10 Vx
2
Vo = 10 Vx
obs: Note que neste caso a entrada deve ser negativa.
Vx
Vo = 10
Vo
Vo = 10 Vx
-Conversor RMS-DC
1 T 2
T 0
Erms = V ( t ) dt
Conversor Implcito
1 Vx 2
Vo = dt
RC Vo
onde o resistor em paralelo com o capacitor tem impedncia muito menor do que este
capacitor, ou seja o circuito est funcionando como um integrador. Se isto acontecer ento a
tenso eficaz que a tenso de sada deste circuito e que constante, pode ser retirada da
integral.
1
Vo 2 = Vx 2 dt
RC
1
Vo = Vx 2 dt
RC
I ES 2 I ES 4 F 3 R2 R3
E0 = E RMS
I ES1 I ES 3 F 1 R12
a) x = 1 : v1 = v2 = A (e0 p , v1 e v2 em curto)
R2 e1 R e R R e e
mVT ln( ) = mVT ln( 3 0 ) e0 = 0 2 1 3
R1 e2 R0 e3 R3 R1 e2
e1 e3
do circuito: e0 =
10 e2
1 R + Rb
b) x < 1 : v1 = A, v2 = B, v2 = v1 onde a = a
a Rb
R e 1 R e R R e
mVT ln( 3 0 ) = mVT ln( 2 1 ) e0 = 0 ( 2 )1/ a ( 1 )1/ a e3
R0 e3 a R1 e2 R3 R1 e2
1 e
do circuito: e0 = ( 1 )1 / a e3
10 e2
Ra + Rb
c) x > 1: v1 = B , v2 = A , v2 = av1 onde a =
Rb
R e R e R R e
mVT ln( 3 0 ) = amVT ln( 2 1 ) e0 = 0 ( 2 ) a ( 1 ) a e3
R0 e3 R1 e2 R3 R1 e2
1 e
do circuito: e0 = ( 1 ) a e3
10 e3
* OBS.: Note que o termistor para compensao de VT(T) no mais necessrio, pois a
variao de VT do conv. Anti-LOG compensa a variao de VT do conv. LOG, ou seja, os
coeficientes VT se cancelam!
FILTROS ATIVOS
Introduo:
Desvantanges
1 Necessitam de alimentao
2 So limitados a mxima freqncia de operao dos Amp. Ops.
3 No tem isolao galvnica
4 So mais ruidosos.
Passa Altas
Rejeita Faixa
Passa Faixa
K 0
H (s ) =
s + 0
1
Rf C
Vo(s) Rf
=
Vi (s ) Ri + 1
s
Rf C
A curva correspondente ao comportamento real deste filtro pode ser vista na figura a
cima. Nela vemos uma curva de ganho com corte em 0 e a partir deste ponto o ganho passa a
cair a uma taxa de 20 dB/dec ou 6 dB/oit. Para achar o ganho DC do filtro basta fazer s=0 na
equao da funo de transferncia do filtro. Quanto a sua fase percebe-se que cai do zero at
90 graus sendo de 45 graus na freqncia de corte do filtro.
A curva correspondente ao comportamento real deste filtro pode ser vista na figura a
cima. Nela vemos uma curva de ganho com corte em 0 e at este ponto o ganho aumenta a
uma taxa de 20 dB/dec ou 6 dB/oit. Para achar o ganho em altas freqncias basta fazer s=
na equao da funo de transferncia do filtro. Quanto a sua fase percebe-se que sobe de
menos 90 graus at zero sendo de menos 45 graus na freqncia de corte do filtro.
Filtros de 2a Ordem
Vo(s) K 20
= (passa baixas)
Vi (s )
s 2 + s 0 + 02
Q
Vo(s) K s2
= (passa altas)
Vi (s )
s 2 + s 0 + 02
Q
K s 0
Vo(s) Q
= (passa faixa)
Vi (s )
s 2 + s 0 + 02
Q
Vo(s)
=
(
K s + 20
2
) (rejeita faixa)
Vi (s )
s 2 + s 0 + 02
Q
Para os filtros passa baixa e passa altas valem as relaes e mostradas graficamente no
desenho abaixo.
x = 10 log Q
0 = 1 2
0
Q=
2 1
As freqncias 1 e 2 so as freqncias onde o ganho cai 3 dBs com relao ao
ganho da banda passante.
FTCT GIRM
Passa Baixas
FTCT
m
Vo(s)
= R1 C4 C3 R 2
Vi (s ) 1 1 m 1 1
s2 + s + +
R1 C 4 R 2 C4 R 2 C3 R1 R 2 C3 C4
1
Vo(s)
= R1 R 3 C 2 C5
Vi (s ) 1 1 1 1
s2 + s + + +
R1 C2 R 3 C 2 R 4 C2 R 3 R 4 C2 C5
2
Butterworth : Q = (linha cheia)
2
Chebychev : Q = 1,3 (tracejado)
3
Bessel : Q= (trao-ponto)
3
Passa Altas
FTCT
Vo(s) s2 m
=
Vi (s ) 1 1 m 1 1
s2 + s + +
R 3 C2 R 3 C1 R 4 C1 R 4 R 3 C1 C2
Para projetar o filtro:
C1 = C2 = C
R3 = R4 = Rx
1
Rx =
0 C
1
m = 3
Q
Q 0,5
m= K
GIRM
C1
s2
Vo(s) C4
=
Vi (s ) 1 1 1 1
s2 + s + + +
C 4 R 5 C3 R 5 C3 C 4 R 5 C3 C4 R 2 R 5
Para projetar o filtro:
C1 = C3 = C
C
C4 =
K
(2 K + 1)
Q
R5 =
0 C
K
R2 =
0 Q C (2 K + 1)
Passa Faixa
Estes filtros so bons para uso com Q<10. A escolha dos componentes fica muito
sensvel e o projeto torna-se crtico para Q elevados. A configurao GIRM apresenta
resultados melhores para este tipo de filtro j que os filtros FCTC tem srias restries de
sintonia e freqncia.
FTCT
m
s
Vo(s)
= R1 C5
Vi (s ) 1 1 1 m 1 R1 + R 4
s2 + s + + +
R1 C5 R 3 C 2 R 3 C5 R 4 C5 R1 R 3 R 4 C2 C5
Para projetar o filtro:
C2 = C5 = C
R1 = R3 = R4 = Rx
2
Rx =
0 C
2
m = 4
Q
2
Q
3
K = 1 2 Q 1
GIRM
1
s
Vo(s)
= R1 C4
Vi (s ) 1 1 1
s2 + s + +
C 4 R 5 C3 R 5 C3 C4 R1 R 5
Para projetar o filtro:
C3 = C4 = C
1
R1 =
2 0 Q C
2Q
R5 =
0 C
K = 2 Q2
Rejeita Faixa
Notch
O filtro notch um caso particular dos filtros rejeita faixa. Neste caso a faixa de
freqncias a ser filtrada muito estreita. Tipicamente este filtro utilizado para suprimir
uma nica freqncia. Isto muito utilizado para reduzir a interferncia de sinais de 60 Hz em
instrumentos de preciso. Abaixo mostrada uma configurao conhecida como filtro duplo
T ativo. Nele apenas um operacional utilizado mas montagens onde o transistor e seu
resistor de emissor so substituidos por um buffer feito com operacional so muito comuns.
Este montagem ativa do filtro duplo T serve para regular o Q deste filtro tornando-o menos
sensvel ao uso de componentes no casados.
Vo(s) s 2 + 20
=
Vi (s )
s 2 + s 0 + 02
Q
2
0 =
RC
2
Q=
6 (1 m )
Q > 0,5
2
m > 1
3
OBS.: O transistor est funcionando como buffer. Pode ser substituido por um Buffer a base
de amp. ops.
Variveis de Estado
Vantagens
Desvantagem
Implementao prtica:
KPf = K 4
2 K4
KPa = KPb =
1 + K4
Ec
0 =
10 R C
1 + K4
Q=
2
TCHEBYSHEFF
1) Normaliza-se WS e Wp em S e p
10 0,1AMin 1
arccos h
10 0 ,1AM x 1
2) n =
arccos h( s )
p
3) arredonda-se n para o prximo nmero inteiro superior
4) busca-se o polinmio correspondente a este n na tabela levando-se em conta o Amx.
5) desnormaliza-se:
S
a) Passa-Baixas: p = Wp ; s = Ws ; S =
Wp
Wp Wp
b) Passa-Altas: p = 1 ; s = S=
Ws s
W4 W3 S 2 + W02
c) Passa-Faixa: p = 1 ; s = S=
W2 W1 (W2 W1 )s
W0 = W1 W2 = W3 W4
W W1 (W2 W1 )S
d) Rejeita Faixa: p = 1 ; s = 2 S=
W3 W4 S 2 + W02
W0 = W1 W2 = W3 W4
3) Rejeita Faixa:
(W2 W1 )s
S=
S 2 + W02
W0 = W, W2 ou
W0 = W3 W4
Resumo:
Butterworth
1) normaliza-se Ws e Wp em s e p
10 0 ,1Amin 1
log( )
2
2) = 10 0 ,1AM x
1 n=
2
log(( s 2 ))
p
3) arredonda-se n para o prximo nmero inteiro superior.
4) busca-se o polinmio correspondente a este n na tabela
5) desnormaliza-se:
S
a) Passa-Baixas: p = Wp s = Ws S = 1/ n
Wp
Wp Wp
b) Passa-Altas: p = 1; s = S=
Ws s
W4 W3 S 2 + W02
c) Passa-Faixa: p = 1 ; s = S=
W2 W1 (W2 W1 )S
W0 = W1 W2 = W3 W4
W W1 (W2 W1 )S
d) Rejeita-Faixa: p = 1 ; s = 2 S=
W4 W3 S 2 + W02
W0 = W1 W2 = W3 W4
Normalizao e Transformaes
2
Os coeficientes de um filtro de segunda ordem. Butterworth, com W0 = 1 e Q = podem
2
ser extrados da tabela: (ou por substituio).
W0 1
G (s) = =
W 1
S 2 + 0 S + W02 S 2 + s+1
Q 0,707
Se a freqncia de corte desejada por 1Khz, ento:
W0 = 2fo = 2.10 3 = 6283 rad/s
(6280) 2
G ' (s) =
6280
S2 + s + (6280) 2
0,707
As tabelas contm valores para um filtro normalizado (Wc = 1rad / s ). Para qualquer outra
freqncia necessrio desnormalizar o filtro tabelado: multiplicar as velocidades angulares
por WDesejado .
Transformaes
As tabelas so para filtros com W0 = 1 na configurao passa baixas, para obter-se filtros
passa-banda ou rejeita banda realizamos uma mudana de variveis:
1) Passa-Altas:
P
S=
S
P
s =
S
p = 1
2) Passa-Faixa:
S 2 + W02
S=
(W2 W1 )S
W0 = W1 W2
ou
W0 = W3 W4
(para filtros simtricos)
S 2 + S +
G( s) =
AS 2 + BS + C
K PA S 2
E PA = 2
S + w0 / Q S + w02
K w /Q S
E PF = 2 PF 0
S + w0 / Q S + w02
K PB w02
E PB =
S 2 + w0 / Q S + w02
1 1+ K4
w0 = Q=
RC 2
2K 4
K PF = K 4 K PA = K PB =
1+ K4
RF K PA 2 RF w R K
( ) S + [(1 + ) 0 K PF ]S + F PB w02
E0 RA R A // RB Q RB
=
EI w
S 2 + 0 S + w02
Q
N ( s) = S 2 + S +
RF
2(1 + )K 4
2 RF K 4 R A // RB 2 RF K 4
= = =
R A (1 + K 4 ) (1 + K 4 ) RC RB (1 + K 4 ) R 2 C 2
S 2 +
Caso Prtico: Filtro Elptico G ( s ) = =0
AS 2 + BS + C
2 RF K 4 2 RF K 4
RA = RB =
(1 + K 4 ) (1 + K 4 ) R 2 C 2
E0 Kw1 w22
Passa Baixas =
Ei ( S + w1 )(S 2 + w2 / Q S + w22
R1 R 1 1
R2 R3C 2 C 3 (1 + ) + R1 R3C1C 3 (1 + 2 ) R1 R2 C1C 2 ( K 1) = + 2
R2 R3 Qw1 w2 w2
R R R 1 1
R1C1 + R3 C 3 (1 + 2 + 1 ) R2 C 2 (1 + 1 )( K 1) = +
R3 R3 R2 w1 Qw 2
1
R1 R2 R3C1C 2 C 3 =
w1 w22
E0 KS 3
Passa Altas =
Ei ( S + w1 )(S 2 + w2 / QS + w22 )
RC
Polinmios de Aproximao
Butterworth Mxima palavra
Chebyshev ripple igual
Elpticos ripple igual (atenuao mnima)
Bessel fase linear
1
N=2 Butterworth G( s) =
1
S2 + S + (1) 2
0,707
1
Chebyshev 0,5dB =
1,2313
S2 + S + (1,2313) 2
0,8687
S 2 + 7, 464
Elptico 0,5dB s = 2 =
1,2617
S2 + S + (1,2617) 2
1,0133
1
Bessel =
1
S2 + S + (1) 2
0,577
0, 20133( S 2 + 7,4641)
G2 ( s ) = 2 Amin = 13,9dB
S + 1,245045S + 1,59179
0,15424( S 2 + 5,15321)
G3 ( s ) = 2 31, 2dB
( S + 0,53787 S + 1,14849)(S + 0,69212)
Elptico, 0,5dB, s = 2
Efeitos do A. O. Real
AVOL AVOL ( S / w z + 1)
AVOL ( s ) = ou
S / wp + 1 ( S / wp1 + 1)( S / wp 2 + 1)
V
S PV = lim P 0 V = P V Y
= (ln Y)
P V P Y
P
(ln V )
S PV =
(ln P)
R'3 w0 R'3 1 / R3 1 1 1
S Rw'03 = = =
w0 R'3 R'3 / R3 R1C1 R2 C 2 2 R'3 2
R1C1 R2 C 2
1
S Rw30 = = S Rw10 = S Rw20 = S Cw10 = S Cw20
2
1 1 K3
S RQ' 4 = = S RQ4 S RQ4 = = S RQ'3
1 + R4 / R'4 2 w0
R1C1 (1 + K 4 )
Q
Normalizao e Transformao
w02 1 2
G( s) = = w0 = 1 , Q =
w 1 2
S 2 + 0 S + w02 S 2 + S +1
Q 0,707
(6.280) 2
G ' (s) =
6,280
S2 + + (6280) 2
0,707
As tabelas contm valores para um filtro normalizado ( wC = 1rad/s). Para qualquer outra
freqncia necessrio desnormalizar o filtro tabelado:
Multiplicar as velocidades angulares por wdesejado .
Transformaes: As tabelas so para filtros com w0 = 1 e PASSA BAIXAS. Dados as
caractersticas do filtro desejado como encontras o P. B. equivalente?
Ex.: Deseja-se um filtro P.A. com wC = 10 4 e ripple de 2dB.
1
Para encontrar o P.B. w ' = w ' = 10 4 rad/s
wC
(0,997227) 2
P.B. normalizado: G ( s ) =
0,997227
S2 + S + (0,997227) 2
1,12865
(0,997227 10 4 ) 2
P.B. desnormalizado: G ' (s ) =
0,997227 10 4
S2 + 4
S + (0,997227 10 4 ) 2
1,12865 10
1 (0,997227 10 4 ) 2
P.A. desejado: S Gd ( s ) =
p 1 0,997227 10 4 1
+ 4
+ (0,997227 10 4 ) 2
p 2
1,12865 10 p
(0,997227 10 4 ) 2 p 2
Gd ( s ) =
0,997227 10 4
1+ 4
p + (0,997227 10 4 ) 2 p 2
1,12865 10
p2
Gd ( s ) =
1,00278 104
p2 + p + (1,00278 10 4 ) 2
1,12865
Transformao
1
P.B. P. A. S
p
1
P.B. P.F . S p+
p
1 1
P.B. R.F . p+
S p
Table 6.4 Low - Pass 2dB Ripple Tchebysheff Filter Parameters; w0 = 1 rad/s . Is the
Frequency at Which the Gain Curve First Departs from the 2dB Ripple Band
N W1 Q1 W2 Q2 W3 Q3 W4 Q4
2 0.907227 1.12865
3 0.941326 2.55164 0.368911 Real pole
4 0.963678 4.59388 0.470711 0.929449
5 0.975790 7.23228 0.627017 1.77509 0.218308 Real pole
6 0.982828 10.4616 0.730027 2.84426 0.316111 0.901595
7 0.987226 14.2802 0.797114 4.11507 0.460853 1.64642 0.155340 Real pole
8 0.990141 18.6873 0.842486 5.58354 0.571925 2.532267 0.237699 0.892354
Normalizao e Transformaes
1
G( s) = w0 = 1 Q = 0,707
1
S +2
S + (1) 2
0,707
w' 0 = 2 10 3 rad / s
w02
w0 = 1 w' 0 = 6,28 10 3 G( s) =
w0
S2 + S + ( w0 ) 2
Q
(6,28 10 3 ) 2
G ' (s) =
(6,28 10 3 )
S2 + S + (6, 28 10 3 ) 2
0,707
1
PB PA S= w0 = 1
p
w02 w02 p2
G PB ( s ) = G ' ( s ) = =
S 2 + w0 / Q S + w02
PA
1 w 1 1
( ) 2 + 0 + w02 1 + p + p 2
p Q p Q
1
PB Passa - Banda S = p+
p
1 1 p
G PB ( s ) = G ' p.b. ( s ) = = 2
S +1
( p + ) +1 p +1+ p
1
p
1 1
PB RB =R+
S p
w' 0
PB PA S=
p
p 2 + w' 02 w' 0
PB p. banda S = B = wa wb = = faixa de passagem
Bp Q
Projeto de um Filtro
Projetar um filtro passa baixas com atenuao 3 dB em 3 KHz e 40dB em 5KHz com
ganho de 0dB na faixa de passagem.
1. Determinao da Complexidade
fmx 5000
F= = = 1,66 Butterworth 8 grau
f min 3000
Chebysheff 5 grau
w0 = 1rad/s.
{
w1 = 0 ,17753
w2 = 0 , 61401 Q2 = 2 ,137546 }cheb.
3dB 0,5
K (3346)(11574) 2 (18237) 2
G( s) =
11574 18237
( S + 3346)[ S 2 + S + (11574) 2 ][S 2 + S + (18237) 2 ]
2,1375 8,8178
3. Clculo dos Elementos R.C.
R1 = R3 = R C1 = C 2 = C
1 1
= 11574 C1 = 10nF R1 = = 8,64 K
R1C1 11574 10 8
5. Ajustes
w R ou C
Q R'4
K R ' '4
R4 // R ' ' 4 = valor adequado = 10 K
R' ' 4
K real = K desejado
R4 + R' ' 4
Parmetros para filtros de Butterworth. - 3dB em wo = 1 rad/s
N w1 Q1 w2 Q2 w3 Q3 w4 Q4
2 1, 00000 0, 707107
3 1,00000 1,00000 1, 00000 polo real
4 1,00000 1,30656 1,00000 0,541196
5 1, 00000 1, 61803 1, 00000 0, 618034 1, 00000 polo real
6 1, 00000 1, 93185 1, 00000 0,707107 1, 00000 0, 517638
7 1,00000 2,24698 1,00000 0,801938 1,00000 0,554958 1,00000 polo real
8 1,00000 2,56291 1,00000 0,899977, 1,00000 0,601345 1,00000 0,505991
2 1,00000 0,577350
3 1,07869 0,691047 0,985560 polo real
4 1,07890 0,805538 0,962319 0,5521935
5 1,08504 0,916478 0,962003 0,563536 0,928640 polo real
6 1,09270 1,02331 0,969010 0,611195 0,920141 0,510318
7 1,10034 1,12626 0,978443 0,660821 0,921478 0,522356 0,904336 polo real
8 1,10046 1,22567 0,982040 0,710853 0,921150 0,559609 0,894187 0,505991
2 1,23134 0,863721
3 1,06885 1,70619 0,626456 polo real
4 1,03127 2,94055 0,5977002 0,70511
5 1,01774 4,54496 0,690483 1,17781 0,362320 polo real
6 1,01145 6,51283 0,768121 1,81038 0,396229 0,683639
7 1,00802 8,84181 0,822729 2,57555 0,503863 1,09155 0,256170 polo real
8 1,00595 11,5308 0,861007 3,46568 0,598874 1,61068 0,296736 0,676575
N
2 0,977227 1,12865
3 0,941326 2,55164 0,368911 polo real
4 0,963678 4,59388 0,470711 0,929449
5 0,975790 7,23228 0,627071 1,77509 0,218308 polo real
6 0,982828 10,4616 0,730027 2,84426 0,316111 0,901595
7 0,987226 14,2802 0,797114 4,11507 0,460853 1,64642 0,155340 polo real
8 0,999141 18,6873 0,842486 5,58354 0,571925 2,532267 0,237699 0,892354
kw02
2 ordem: H(s)=
w
S 2 + S 0 + w02
Q
Desnormalizao
S
P.B. S=
wp
wp
P.A. S=
S
S 2 + w02
P.F. S=
( w2 w1 ) S
( w2 w1 ) S
R.F. S=
S 2 + w02